50b245da06dd9ed780e6cc8dd41f78d167c2a82d
[linux-2.6.git] / arch / mips / ddb5xxx / ddb5476 / setup.c
1 /*
2  *  arch/mips/ddb5476/setup.c -- NEC DDB Vrc-5476 setup routines
3  *
4  *  Copyright (C) 2000 Geert Uytterhoeven <geert@sonycom.com>
5  *                     Sony Software Development Center Europe (SDCE), Brussels
6  */
7 #include <linux/config.h>
8 #include <linux/init.h>
9 #include <linux/kbd_ll.h>
10 #include <linux/kernel.h>
11 #include <linux/kdev_t.h>
12 #include <linux/types.h>
13 #include <linux/sched.h>
14 #include <linux/pci.h>
15
16 #include <asm/addrspace.h>
17 #include <asm/bcache.h>
18 #include <asm/irq.h>
19 #include <asm/reboot.h>
20 #include <asm/gdb-stub.h>
21 #include <asm/time.h>
22 #include <asm/debug.h>
23 #include <asm/traps.h>
24
25 #include <asm/ddb5xxx/ddb5xxx.h>
26
27 // #define USE_CPU_COUNTER_TIMER        /* whether we use cpu counter */
28
29 #ifdef USE_CPU_COUNTER_TIMER
30
31 #define CPU_COUNTER_FREQUENCY           83000000
32 #else
33 /* otherwise we use general purpose timer */
34 #define TIMER_FREQUENCY                 83000000
35 #define TIMER_BASE                      DDB_T2CTRL
36 #define TIMER_IRQ                       (VRC5476_IRQ_BASE + VRC5476_IRQ_GPT)
37 #endif
38
39 static void (*back_to_prom) (void) = (void (*)(void)) 0xbfc00000;
40
41 static void ddb_machine_restart(char *command)
42 {
43         u32 t;
44
45         /* PCI cold reset */
46         t = ddb_in32(DDB_PCICTRL + 4);
47         t |= 0x40000000;
48         ddb_out32(DDB_PCICTRL + 4, t);
49         /* CPU cold reset */
50         t = ddb_in32(DDB_CPUSTAT);
51         t |= 1;
52         ddb_out32(DDB_CPUSTAT, t);
53         /* Call the PROM */
54         back_to_prom();
55 }
56
57 static void ddb_machine_halt(void)
58 {
59         printk(KERN_NOTICE "DDB Vrc-5476 halted.\n");
60         while (1);
61 }
62
63 static void ddb_machine_power_off(void)
64 {
65         printk(KERN_NOTICE "DDB Vrc-5476 halted. Please turn off the power.\n");
66         while (1);
67 }
68
69 extern void rtc_ds1386_init(unsigned long base);
70
71 static void __init ddb_time_init(void)
72 {
73 #if defined(USE_CPU_COUNTER_TIMER)
74         mips_hpt_frequency = CPU_COUNTER_FREQUENCY;
75 #endif
76
77         /* we have ds1396 RTC chip */
78         rtc_ds1386_init(KSEG1ADDR(DDB_PCI_MEM_BASE));
79 }
80
81
82 extern int setup_irq(unsigned int irq, struct irqaction *irqaction);
83 static void __init ddb_timer_setup(struct irqaction *irq)
84 {
85 #if defined(USE_CPU_COUNTER_TIMER)
86
87         unsigned int count;
88
89         /* we are using the cpu counter for timer interrupts */
90         setup_irq(CPU_IRQ_BASE + 7, irq);
91
92         /* to generate the first timer interrupt */
93         count = read_c0_count();
94         write_c0_compare(count + 1000);
95
96 #else
97
98         ddb_out32(TIMER_BASE, TIMER_FREQUENCY/HZ);
99         ddb_out32(TIMER_BASE+4, 0x1);   /* enable timer */
100         setup_irq(TIMER_IRQ, irq);
101 #endif
102 }
103
104 static struct {
105         struct resource dma1;
106         struct resource timer;
107         struct resource rtc;
108         struct resource dma_page_reg;
109         struct resource dma2;
110 } ddb5476_ioport = {
111         {
112         "dma1", 0x00, 0x1f, IORESOURCE_BUSY}, {
113         "timer", 0x40, 0x5f, IORESOURCE_BUSY}, {
114         "rtc", 0x70, 0x7f, IORESOURCE_BUSY}, {
115         "dma page reg", 0x80, 0x8f, IORESOURCE_BUSY}, {
116         "dma2", 0xc0, 0xdf, IORESOURCE_BUSY}
117 };
118
119 static struct {
120         struct resource nile4;
121 } ddb5476_iomem = {
122         { "Nile 4", DDB_BASE, DDB_BASE + DDB_SIZE - 1, IORESOURCE_BUSY}
123 };
124
125
126 static void ddb5476_board_init(void);
127
128 static void __init ddb5476_setup(void)
129 {
130         extern int panic_timeout;
131
132         set_io_port_base(KSEG1ADDR(DDB_PCI_IO_BASE));
133
134         board_time_init = ddb_time_init;
135         board_timer_setup = ddb_timer_setup;
136
137         _machine_restart = ddb_machine_restart;
138         _machine_halt = ddb_machine_halt;
139         _machine_power_off = ddb_machine_power_off;
140
141         /* request io port/mem resources  */
142         if (request_resource(&ioport_resource, &ddb5476_ioport.dma1) ||
143             request_resource(&ioport_resource, &ddb5476_ioport.timer) ||
144             request_resource(&ioport_resource, &ddb5476_ioport.rtc) ||
145             request_resource(&ioport_resource,
146                              &ddb5476_ioport.dma_page_reg)
147             || request_resource(&ioport_resource, &ddb5476_ioport.dma2)
148             || request_resource(&iomem_resource, &ddb5476_iomem.nile4)) {
149                 printk
150                     ("ddb_setup - requesting oo port resources failed.\n");
151                 for (;;);
152         }
153
154         /* Reboot on panic */
155         panic_timeout = 180;
156
157         /* [jsun] we need to set BAR0 so that SDRAM 0 appears at 0x0 in PCI */
158         /* *(long*)0xbfa00218 = 0x8; */
159
160         /* board initialization stuff */
161         ddb5476_board_init();
162 }
163
164 early_initcall(ddb5476_setup);
165
166 /*
167  * We don't trust bios.  We essentially does hardware re-initialization
168  * as complete as possible, as far as we know we can safely do.
169  */
170 static void ddb5476_board_init(void)
171 {
172         /* ----------- setup PDARs ------------ */
173         /* check SDRAM0, whether we are on MEM bus does not matter */
174         db_assert((ddb_in32(DDB_SDRAM0) & 0xffffffef) ==
175                   ddb_calc_pdar(DDB_SDRAM_BASE, DDB_SDRAM_SIZE, 32, 0, 1));
176
177         /* SDRAM1 should be turned off.  What is this for anyway ? */
178         db_assert( (ddb_in32(DDB_SDRAM1) & 0xf) == 0);
179
180         /* flash 1&2, DDB status, DDB control */
181         ddb_set_pdar(DDB_DCS2, DDB_DCS2_BASE, DDB_DCS2_SIZE, 16, 0, 0);
182         ddb_set_pdar(DDB_DCS3, DDB_DCS3_BASE, DDB_DCS3_SIZE, 16, 0, 0);
183         ddb_set_pdar(DDB_DCS4, DDB_DCS4_BASE, DDB_DCS4_SIZE, 8, 0, 0);
184         ddb_set_pdar(DDB_DCS5, DDB_DCS5_BASE, DDB_DCS5_SIZE, 8, 0, 0);
185
186         /* shut off other pdar so they don't accidentally get into the way */
187         ddb_set_pdar(DDB_DCS6, 0xffffffff, 0, 32, 0, 0);
188         ddb_set_pdar(DDB_DCS7, 0xffffffff, 0, 32, 0, 0);
189         ddb_set_pdar(DDB_DCS8, 0xffffffff, 0, 32, 0, 0);
190
191         /* verify VRC5477 base addr */
192         /* don't care about some details */
193         db_assert((ddb_in32(DDB_INTCS) & 0xffffff0f) ==
194                   ddb_calc_pdar(DDB_INTCS_BASE, DDB_INTCS_SIZE, 8, 0, 0));
195
196         /* verify BOOT ROM addr */
197         /* don't care about some details */
198         db_assert((ddb_in32(DDB_BOOTCS) & 0xffffff0f) ==
199                   ddb_calc_pdar(DDB_BOOTCS_BASE, DDB_BOOTCS_SIZE, 8, 0, 0));
200
201         /* setup PCI windows - window1 for MEM/config, window0 for IO */
202         ddb_set_pdar(DDB_PCIW0, DDB_PCI_IO_BASE, DDB_PCI_IO_SIZE, 32, 0, 1);
203         ddb_set_pmr(DDB_PCIINIT0, DDB_PCICMD_IO, 0, DDB_PCI_ACCESS_32);
204
205         ddb_set_pdar(DDB_PCIW1, DDB_PCI_MEM_BASE, DDB_PCI_MEM_SIZE, 32, 0, 1);
206         ddb_set_pmr(DDB_PCIINIT1, DDB_PCICMD_MEM, DDB_PCI_MEM_BASE, DDB_PCI_ACCESS_32);
207
208         /* ----------- setup PDARs ------------ */
209         /* this is problematic - it will reset Aladin which cause we loose
210          * serial port, and we don't know how to set up Aladin chip again.
211          */
212         // ddb_pci_reset_bus();
213
214         ddb_out32(DDB_BAR0, 0x00000008);
215
216         ddb_out32(DDB_BARC, 0xffffffff);
217         ddb_out32(DDB_BARB, 0xffffffff);
218         ddb_out32(DDB_BAR1, 0xffffffff);
219         ddb_out32(DDB_BAR2, 0xffffffff);
220         ddb_out32(DDB_BAR3, 0xffffffff);
221         ddb_out32(DDB_BAR4, 0xffffffff);
222         ddb_out32(DDB_BAR5, 0xffffffff);
223         ddb_out32(DDB_BAR6, 0xffffffff);
224         ddb_out32(DDB_BAR7, 0xffffffff);
225         ddb_out32(DDB_BAR8, 0xffffffff);
226
227         /* ----------- switch PCI1 to PCI CONFIG space  ------------ */
228         ddb_set_pdar(DDB_PCIW1, DDB_PCI_CONFIG_BASE, DDB_PCI_CONFIG_SIZE, 32, 0, 1);
229         ddb_set_pmr(DDB_PCIINIT1, DDB_PCICMD_CFG, 0x0, DDB_PCI_ACCESS_32);
230
231         /* ----- M1543 PCI setup ------ */
232
233         /* we know M1543 PCI-ISA controller is at addr:18 */
234         /* xxxx1010 makes USB at addr:13 and PMU at addr:14 */
235         *(volatile unsigned char *) 0xa8040072 &= 0xf0;
236         *(volatile unsigned char *) 0xa8040072 |= 0xa;
237
238         /* setup USB interrupt to IRQ 9, (bit 0:3 - 0001)
239          * no IOCHRDY signal, (bit 7 - 1)
240          * M1543C & M7101 VID and Subsys Device ID are read-only (bit 6 - 1)
241          * Make USB Master INTAJ level to edge conversion (bit 4 - 1)
242          */
243         *(unsigned char *) 0xa8040074 = 0xd1;
244
245         /* setup PMU(SCI to IRQ 10 (bit 0:3 - 0011)
246          * SCI routing to IRQ 13 disabled (bit 7 - 1)
247          * SCI interrupt level to edge conversion bypassed (bit 4 - 0)
248          */
249         *(unsigned char *) 0xa8040076 = 0x83;
250
251         /* setup IDE controller
252          * enable IDE controller (bit 6 - 1)
253          * IDE IDSEL to be addr:24 (bit 4:5 - 11)
254          * no IDE ATA Secondary Bus Signal Pad Control (bit 3 - 0)
255          * no IDE ATA Primary Bus Signal Pad Control (bit 2 - 0)
256          * primary IRQ is 14, secondary is 15 (bit 1:0 - 01
257          */
258         // *(unsigned char*)0xa8040058 = 0x71;
259         // *(unsigned char*)0xa8040058 = 0x79;
260         // *(unsigned char*)0xa8040058 = 0x74;              // use SIRQ, primary tri-state
261         *(unsigned char *) 0xa8040058 = 0x75;   // primary tri-state
262
263 #if 0
264         /* this is not necessary if M5229 does not use SIRQ */
265         *(unsigned char *) 0xa8040044 = 0x0d;   // primary to IRQ 14
266         *(unsigned char *) 0xa8040075 = 0x0d;   // secondary to IRQ 14
267 #endif
268
269         /* enable IDE in the M5229 config register 0x50 (bit 0 - 1) */
270         /* M5229 IDSEL is addr:24; see above setting */
271         *(unsigned char *) 0xa9000050 |= 0x1;
272
273         /* enable bus master (bit 2)  and IO decoding  (bit 0) */
274         *(unsigned char *) 0xa9000004 |= 0x5;
275
276         /* enable native, copied from arch/ppc/k2boot/head.S */
277         /* TODO - need volatile, need to be portable */
278         *(unsigned char *) 0xa9000009 = 0xff;
279
280         /* ----- end of M1543 PCI setup ------ */
281
282         /* ----- reset on-board ether chip  ------ */
283         *((volatile u32 *) 0xa8020004) |= 1;    /* decode I/O */
284         *((volatile u32 *) 0xa8020010) = 0;     /* set BAR address */
285
286         /* send reset command */
287         *((volatile u32 *) 0xa6000000) = 1;     /* do a soft reset */
288
289         /* disable ether chip */
290         *((volatile u32 *) 0xa8020004) = 0;     /* disable any decoding */
291
292         /* put it into sleep */
293         *((volatile u32 *) 0xa8020040) = 0x80000000;
294
295         /* ----- end of reset on-board ether chip  ------ */
296
297         /* ----------- switch PCI1 back to PCI MEM space  ------------ */
298         ddb_set_pdar(DDB_PCIW1, DDB_PCI_MEM_BASE, DDB_PCI_MEM_SIZE, 32, 0, 1);
299         ddb_set_pmr(DDB_PCIINIT1, DDB_PCICMD_MEM, DDB_PCI_MEM_BASE, DDB_PCI_ACCESS_32);
300 }