upgrade to linux 2.6.10-1.12_FC2
[linux-2.6.git] / drivers / ide / ide-dma.c
1 /*
2  *  linux/drivers/ide/ide-dma.c         Version 4.10    June 9, 2000
3  *
4  *  Copyright (c) 1999-2000     Andre Hedrick <andre@linux-ide.org>
5  *  May be copied or modified under the terms of the GNU General Public License
6  */
7
8 /*
9  *  Special Thanks to Mark for his Six years of work.
10  *
11  *  Copyright (c) 1995-1998  Mark Lord
12  *  May be copied or modified under the terms of the GNU General Public License
13  */
14
15 /*
16  * This module provides support for the bus-master IDE DMA functions
17  * of various PCI chipsets, including the Intel PIIX (i82371FB for
18  * the 430 FX chipset), the PIIX3 (i82371SB for the 430 HX/VX and 
19  * 440 chipsets), and the PIIX4 (i82371AB for the 430 TX chipset)
20  * ("PIIX" stands for "PCI ISA IDE Xcellerator").
21  *
22  * Pretty much the same code works for other IDE PCI bus-mastering chipsets.
23  *
24  * DMA is supported for all IDE devices (disk drives, cdroms, tapes, floppies).
25  *
26  * By default, DMA support is prepared for use, but is currently enabled only
27  * for drives which already have DMA enabled (UltraDMA or mode 2 multi/single),
28  * or which are recognized as "good" (see table below).  Drives with only mode0
29  * or mode1 (multi/single) DMA should also work with this chipset/driver
30  * (eg. MC2112A) but are not enabled by default.
31  *
32  * Use "hdparm -i" to view modes supported by a given drive.
33  *
34  * The hdparm-3.5 (or later) utility can be used for manually enabling/disabling
35  * DMA support, but must be (re-)compiled against this kernel version or later.
36  *
37  * To enable DMA, use "hdparm -d1 /dev/hd?" on a per-drive basis after booting.
38  * If problems arise, ide.c will disable DMA operation after a few retries.
39  * This error recovery mechanism works and has been extremely well exercised.
40  *
41  * IDE drives, depending on their vintage, may support several different modes
42  * of DMA operation.  The boot-time modes are indicated with a "*" in
43  * the "hdparm -i" listing, and can be changed with *knowledgeable* use of
44  * the "hdparm -X" feature.  There is seldom a need to do this, as drives
45  * normally power-up with their "best" PIO/DMA modes enabled.
46  *
47  * Testing has been done with a rather extensive number of drives,
48  * with Quantum & Western Digital models generally outperforming the pack,
49  * and Fujitsu & Conner (and some Seagate which are really Conner) drives
50  * showing more lackluster throughput.
51  *
52  * Keep an eye on /var/adm/messages for "DMA disabled" messages.
53  *
54  * Some people have reported trouble with Intel Zappa motherboards.
55  * This can be fixed by upgrading the AMI BIOS to version 1.00.04.BS0,
56  * available from ftp://ftp.intel.com/pub/bios/10004bs0.exe
57  * (thanks to Glen Morrell <glen@spin.Stanford.edu> for researching this).
58  *
59  * Thanks to "Christopher J. Reimer" <reimer@doe.carleton.ca> for
60  * fixing the problem with the BIOS on some Acer motherboards.
61  *
62  * Thanks to "Benoit Poulot-Cazajous" <poulot@chorus.fr> for testing
63  * "TX" chipset compatibility and for providing patches for the "TX" chipset.
64  *
65  * Thanks to Christian Brunner <chb@muc.de> for taking a good first crack
66  * at generic DMA -- his patches were referred to when preparing this code.
67  *
68  * Most importantly, thanks to Robert Bringman <rob@mars.trion.com>
69  * for supplying a Promise UDMA board & WD UDMA drive for this work!
70  *
71  * And, yes, Intel Zappa boards really *do* use both PIIX IDE ports.
72  *
73  * ATA-66/100 and recovery functions, I forgot the rest......
74  *
75  */
76
77 #include <linux/config.h>
78 #include <linux/module.h>
79 #include <linux/types.h>
80 #include <linux/kernel.h>
81 #include <linux/timer.h>
82 #include <linux/mm.h>
83 #include <linux/interrupt.h>
84 #include <linux/pci.h>
85 #include <linux/init.h>
86 #include <linux/ide.h>
87 #include <linux/delay.h>
88 #include <linux/scatterlist.h>
89
90 #include <asm/io.h>
91 #include <asm/irq.h>
92
93 struct drive_list_entry {
94         const char *id_model;
95         const char *id_firmware;
96 };
97
98 static const struct drive_list_entry drive_whitelist [] = {
99
100         { "Micropolis 2112A"    ,       "ALL"           },
101         { "CONNER CTMA 4000"    ,       "ALL"           },
102         { "CONNER CTT8000-A"    ,       "ALL"           },
103         { "ST34342A"            ,       "ALL"           },
104         { NULL                  ,       NULL            }
105 };
106
107 static const struct drive_list_entry drive_blacklist [] = {
108
109         { "WDC AC11000H"        ,       "ALL"           },
110         { "WDC AC22100H"        ,       "ALL"           },
111         { "WDC AC32500H"        ,       "ALL"           },
112         { "WDC AC33100H"        ,       "ALL"           },
113         { "WDC AC31600H"        ,       "ALL"           },
114         { "WDC AC32100H"        ,       "24.09P07"      },
115         { "WDC AC23200L"        ,       "21.10N21"      },
116         { "Compaq CRD-8241B"    ,       "ALL"           },
117         { "CRD-8400B"           ,       "ALL"           },
118         { "CRD-8480B",                  "ALL"           },
119         { "CRD-8480C",                  "ALL"           },
120         { "CRD-8482B",                  "ALL"           },
121         { "CRD-84"              ,       "ALL"           },
122         { "SanDisk SDP3B"       ,       "ALL"           },
123         { "SanDisk SDP3B-64"    ,       "ALL"           },
124         { "SANYO CD-ROM CRD"    ,       "ALL"           },
125         { "HITACHI CDR-8"       ,       "ALL"           },
126         { "HITACHI CDR-8335"    ,       "ALL"           },
127         { "HITACHI CDR-8435"    ,       "ALL"           },
128         { "Toshiba CD-ROM XM-6202B"     ,       "ALL"           },
129         { "CD-532E-A"           ,       "ALL"           },
130         { "E-IDE CD-ROM CR-840",        "ALL"           },
131         { "CD-ROM Drive/F5A",   "ALL"           },
132         { "WPI CDD-820",                "ALL"           },
133         { "SAMSUNG CD-ROM SC-148C",     "ALL"           },
134         { "SAMSUNG CD-ROM SC",  "ALL"           },
135         { "SanDisk SDP3B-64"    ,       "ALL"           },
136         { "ATAPI CD-ROM DRIVE 40X MAXIMUM",     "ALL"           },
137         { "_NEC DV5800A",               "ALL"           },  
138         { NULL                  ,       NULL            }
139
140 };
141
142 /**
143  *      in_drive_list   -       look for drive in black/white list
144  *      @id: drive identifier
145  *      @drive_table: list to inspect
146  *
147  *      Look for a drive in the blacklist and the whitelist tables
148  *      Returns 1 if the drive is found in the table.
149  */
150
151 static int in_drive_list(struct hd_driveid *id, const struct drive_list_entry *drive_table)
152 {
153         for ( ; drive_table->id_model ; drive_table++)
154                 if ((!strcmp(drive_table->id_model, id->model)) &&
155                     ((strstr(drive_table->id_firmware, id->fw_rev)) ||
156                      (!strcmp(drive_table->id_firmware, "ALL"))))
157                         return 1;
158         return 0;
159 }
160
161 #ifdef CONFIG_BLK_DEV_IDEDMA_PCI
162 /**
163  *      ide_dma_intr    -       IDE DMA interrupt handler
164  *      @drive: the drive the interrupt is for
165  *
166  *      Handle an interrupt completing a read/write DMA transfer on an 
167  *      IDE device
168  */
169  
170 ide_startstop_t ide_dma_intr (ide_drive_t *drive)
171 {
172         u8 stat = 0, dma_stat = 0;
173
174         dma_stat = HWIF(drive)->ide_dma_end(drive);
175         stat = HWIF(drive)->INB(IDE_STATUS_REG);        /* get drive status */
176         if (OK_STAT(stat,DRIVE_READY,drive->bad_wstat|DRQ_STAT)) {
177                 if (!dma_stat) {
178                         struct request *rq = HWGROUP(drive)->rq;
179
180                         DRIVER(drive)->end_request(drive, 1, rq->nr_sectors);
181                         return ide_stopped;
182                 }
183                 printk(KERN_ERR "%s: dma_intr: bad DMA status (dma_stat=%x)\n", 
184                        drive->name, dma_stat);
185         }
186         return DRIVER(drive)->error(drive, "dma_intr", stat);
187 }
188
189 EXPORT_SYMBOL_GPL(ide_dma_intr);
190
191 /**
192  *      ide_build_sglist        -       map IDE scatter gather for DMA I/O
193  *      @drive: the drive to build the DMA table for
194  *      @rq: the request holding the sg list
195  *
196  *      Perform the PCI mapping magic necessary to access the source or
197  *      target buffers of a request via PCI DMA. The lower layers of the
198  *      kernel provide the necessary cache management so that we can
199  *      operate in a portable fashion
200  */
201
202 int ide_build_sglist(ide_drive_t *drive, struct request *rq)
203 {
204         ide_hwif_t *hwif = HWIF(drive);
205         struct scatterlist *sg = hwif->sg_table;
206
207         if ((rq->flags & REQ_DRIVE_TASKFILE) && rq->nr_sectors > 256)
208                 BUG();
209
210         ide_map_sg(drive, rq);
211
212         if (rq_data_dir(rq) == READ)
213                 hwif->sg_dma_direction = PCI_DMA_FROMDEVICE;
214         else
215                 hwif->sg_dma_direction = PCI_DMA_TODEVICE;
216
217         return pci_map_sg(hwif->pci_dev, sg, hwif->sg_nents, hwif->sg_dma_direction);
218 }
219
220 EXPORT_SYMBOL_GPL(ide_build_sglist);
221
222 /**
223  *      ide_build_dmatable      -       build IDE DMA table
224  *
225  *      ide_build_dmatable() prepares a dma request. We map the command
226  *      to get the pci bus addresses of the buffers and then build up
227  *      the PRD table that the IDE layer wants to be fed. The code
228  *      knows about the 64K wrap bug in the CS5530.
229  *
230  *      Returns 0 if all went okay, returns 1 otherwise.
231  *      May also be invoked from trm290.c
232  */
233  
234 int ide_build_dmatable (ide_drive_t *drive, struct request *rq)
235 {
236         ide_hwif_t *hwif        = HWIF(drive);
237         unsigned int *table     = hwif->dmatable_cpu;
238         unsigned int is_trm290  = (hwif->chipset == ide_trm290) ? 1 : 0;
239         unsigned int count = 0;
240         int i;
241         struct scatterlist *sg;
242
243         hwif->sg_nents = i = ide_build_sglist(drive, rq);
244
245         if (!i)
246                 return 0;
247
248         sg = hwif->sg_table;
249         while (i) {
250                 u32 cur_addr;
251                 u32 cur_len;
252
253                 cur_addr = sg_dma_address(sg);
254                 cur_len = sg_dma_len(sg);
255
256                 /*
257                  * Fill in the dma table, without crossing any 64kB boundaries.
258                  * Most hardware requires 16-bit alignment of all blocks,
259                  * but the trm290 requires 32-bit alignment.
260                  */
261
262                 while (cur_len) {
263                         if (count++ >= PRD_ENTRIES) {
264                                 printk(KERN_ERR "%s: DMA table too small\n", drive->name);
265                                 goto use_pio_instead;
266                         } else {
267                                 u32 xcount, bcount = 0x10000 - (cur_addr & 0xffff);
268
269                                 if (bcount > cur_len)
270                                         bcount = cur_len;
271                                 *table++ = cpu_to_le32(cur_addr);
272                                 xcount = bcount & 0xffff;
273                                 if (is_trm290)
274                                         xcount = ((xcount >> 2) - 1) << 16;
275                                 if (xcount == 0x0000) {
276         /* 
277          * Most chipsets correctly interpret a length of 0x0000 as 64KB,
278          * but at least one (e.g. CS5530) misinterprets it as zero (!).
279          * So here we break the 64KB entry into two 32KB entries instead.
280          */
281                                         if (count++ >= PRD_ENTRIES) {
282                                                 printk(KERN_ERR "%s: DMA table too small\n", drive->name);
283                                                 goto use_pio_instead;
284                                         }
285                                         *table++ = cpu_to_le32(0x8000);
286                                         *table++ = cpu_to_le32(cur_addr + 0x8000);
287                                         xcount = 0x8000;
288                                 }
289                                 *table++ = cpu_to_le32(xcount);
290                                 cur_addr += bcount;
291                                 cur_len -= bcount;
292                         }
293                 }
294
295                 sg++;
296                 i--;
297         }
298
299         if (count) {
300                 if (!is_trm290)
301                         *--table |= cpu_to_le32(0x80000000);
302                 return count;
303         }
304         printk(KERN_ERR "%s: empty DMA table?\n", drive->name);
305 use_pio_instead:
306         pci_unmap_sg(hwif->pci_dev,
307                      hwif->sg_table,
308                      hwif->sg_nents,
309                      hwif->sg_dma_direction);
310         return 0; /* revert to PIO for this request */
311 }
312
313 EXPORT_SYMBOL_GPL(ide_build_dmatable);
314
315 /**
316  *      ide_destroy_dmatable    -       clean up DMA mapping
317  *      @drive: The drive to unmap
318  *
319  *      Teardown mappings after DMA has completed. This must be called
320  *      after the completion of each use of ide_build_dmatable and before
321  *      the next use of ide_build_dmatable. Failure to do so will cause
322  *      an oops as only one mapping can be live for each target at a given
323  *      time.
324  */
325  
326 void ide_destroy_dmatable (ide_drive_t *drive)
327 {
328         struct pci_dev *dev = HWIF(drive)->pci_dev;
329         struct scatterlist *sg = HWIF(drive)->sg_table;
330         int nents = HWIF(drive)->sg_nents;
331
332         pci_unmap_sg(dev, sg, nents, HWIF(drive)->sg_dma_direction);
333 }
334
335 EXPORT_SYMBOL_GPL(ide_destroy_dmatable);
336
337 /**
338  *      config_drive_for_dma    -       attempt to activate IDE DMA
339  *      @drive: the drive to place in DMA mode
340  *
341  *      If the drive supports at least mode 2 DMA or UDMA of any kind
342  *      then attempt to place it into DMA mode. Drives that are known to
343  *      support DMA but predate the DMA properties or that are known
344  *      to have DMA handling bugs are also set up appropriately based
345  *      on the good/bad drive lists.
346  */
347  
348 static int config_drive_for_dma (ide_drive_t *drive)
349 {
350         struct hd_driveid *id = drive->id;
351         ide_hwif_t *hwif = HWIF(drive);
352
353         if ((id->capability & 1) && hwif->autodma) {
354                 /*
355                  * Enable DMA on any drive that has
356                  * UltraDMA (mode 0/1/2/3/4/5/6) enabled
357                  */
358                 if ((id->field_valid & 4) && ((id->dma_ultra >> 8) & 0x7f))
359                         return hwif->ide_dma_on(drive);
360                 /*
361                  * Enable DMA on any drive that has mode2 DMA
362                  * (multi or single) enabled
363                  */
364                 if (id->field_valid & 2)        /* regular DMA */
365                         if ((id->dma_mword & 0x404) == 0x404 ||
366                             (id->dma_1word & 0x404) == 0x404)
367                                 return hwif->ide_dma_on(drive);
368
369                 /* Consult the list of known "good" drives */
370                 if (__ide_dma_good_drive(drive))
371                         return hwif->ide_dma_on(drive);
372         }
373 //      if (hwif->tuneproc != NULL) hwif->tuneproc(drive, 255);
374         return hwif->ide_dma_off_quietly(drive);
375 }
376
377 /**
378  *      dma_timer_expiry        -       handle a DMA timeout
379  *      @drive: Drive that timed out
380  *
381  *      An IDE DMA transfer timed out. In the event of an error we ask
382  *      the driver to resolve the problem, if a DMA transfer is still
383  *      in progress we continue to wait (arguably we need to add a 
384  *      secondary 'I don't care what the drive thinks' timeout here)
385  *      Finally if we have an interrupt we let it complete the I/O.
386  *      But only one time - we clear expiry and if it's still not
387  *      completed after WAIT_CMD, we error and retry in PIO.
388  *      This can occur if an interrupt is lost or due to hang or bugs.
389  */
390  
391 static int dma_timer_expiry (ide_drive_t *drive)
392 {
393         ide_hwif_t *hwif        = HWIF(drive);
394         u8 dma_stat             = hwif->INB(hwif->dma_status);
395
396         printk(KERN_WARNING "%s: dma_timer_expiry: dma status == 0x%02x\n",
397                 drive->name, dma_stat);
398
399         if ((dma_stat & 0x18) == 0x18)  /* BUSY Stupid Early Timer !! */
400                 return WAIT_CMD;
401
402         HWGROUP(drive)->expiry = NULL;  /* one free ride for now */
403
404         /* 1 dmaing, 2 error, 4 intr */
405         if (dma_stat & 2)       /* ERROR */
406                 return -1;
407
408         if (dma_stat & 1)       /* DMAing */
409                 return WAIT_CMD;
410
411         if (dma_stat & 4)       /* Got an Interrupt */
412                 return WAIT_CMD;
413
414         return 0;       /* Status is unknown -- reset the bus */
415 }
416
417 /**
418  *      __ide_dma_host_off      -       Generic DMA kill
419  *      @drive: drive to control
420  *
421  *      Perform the generic IDE controller DMA off operation. This
422  *      works for most IDE bus mastering controllers
423  */
424
425 int __ide_dma_host_off (ide_drive_t *drive)
426 {
427         ide_hwif_t *hwif        = HWIF(drive);
428         u8 unit                 = (drive->select.b.unit & 0x01);
429         u8 dma_stat             = hwif->INB(hwif->dma_status);
430
431         hwif->OUTB((dma_stat & ~(1<<(5+unit))), hwif->dma_status);
432         return 0;
433 }
434
435 EXPORT_SYMBOL(__ide_dma_host_off);
436
437 /**
438  *      __ide_dma_host_off_quietly      -       Generic DMA kill
439  *      @drive: drive to control
440  *
441  *      Turn off the current DMA on this IDE controller. 
442  */
443
444 int __ide_dma_off_quietly (ide_drive_t *drive)
445 {
446         drive->using_dma = 0;
447         ide_toggle_bounce(drive, 0);
448
449         if (HWIF(drive)->ide_dma_host_off(drive))
450                 return 1;
451
452         return 0;
453 }
454
455 EXPORT_SYMBOL(__ide_dma_off_quietly);
456 #endif /* CONFIG_BLK_DEV_IDEDMA_PCI */
457
458 /**
459  *      __ide_dma_off   -       disable DMA on a device
460  *      @drive: drive to disable DMA on
461  *
462  *      Disable IDE DMA for a device on this IDE controller.
463  *      Inform the user that DMA has been disabled.
464  */
465
466 int __ide_dma_off (ide_drive_t *drive)
467 {
468         printk(KERN_INFO "%s: DMA disabled\n", drive->name);
469         return HWIF(drive)->ide_dma_off_quietly(drive);
470 }
471
472 EXPORT_SYMBOL(__ide_dma_off);
473
474 #ifdef CONFIG_BLK_DEV_IDEDMA_PCI
475 /**
476  *      __ide_dma_host_on       -       Enable DMA on a host
477  *      @drive: drive to enable for DMA
478  *
479  *      Enable DMA on an IDE controller following generic bus mastering
480  *      IDE controller behaviour
481  */
482  
483 int __ide_dma_host_on (ide_drive_t *drive)
484 {
485         if (drive->using_dma) {
486                 ide_hwif_t *hwif        = HWIF(drive);
487                 u8 unit                 = (drive->select.b.unit & 0x01);
488                 u8 dma_stat             = hwif->INB(hwif->dma_status);
489
490                 hwif->OUTB((dma_stat|(1<<(5+unit))), hwif->dma_status);
491                 return 0;
492         }
493         return 1;
494 }
495
496 EXPORT_SYMBOL(__ide_dma_host_on);
497
498 /**
499  *      __ide_dma_on            -       Enable DMA on a device
500  *      @drive: drive to enable DMA on
501  *
502  *      Enable IDE DMA for a device on this IDE controller.
503  */
504  
505 int __ide_dma_on (ide_drive_t *drive)
506 {
507         /* consult the list of known "bad" drives */
508         if (__ide_dma_bad_drive(drive))
509                 return 1;
510
511         drive->using_dma = 1;
512         ide_toggle_bounce(drive, 1);
513
514         if (HWIF(drive)->ide_dma_host_on(drive))
515                 return 1;
516
517         return 0;
518 }
519
520 EXPORT_SYMBOL(__ide_dma_on);
521
522 /**
523  *      __ide_dma_check         -       check DMA setup
524  *      @drive: drive to check
525  *
526  *      Don't use - due for extermination
527  */
528  
529 int __ide_dma_check (ide_drive_t *drive)
530 {
531         return config_drive_for_dma(drive);
532 }
533
534 EXPORT_SYMBOL(__ide_dma_check);
535
536 /**
537  *      ide_dma_setup   -       begin a DMA phase
538  *      @drive: target device
539  *
540  *      Build an IDE DMA PRD (IDE speak for scatter gather table)
541  *      and then set up the DMA transfer registers for a device
542  *      that follows generic IDE PCI DMA behaviour. Controllers can
543  *      override this function if they need to
544  *
545  *      Returns 0 on success. If a PIO fallback is required then 1
546  *      is returned. 
547  */
548
549 int ide_dma_setup(ide_drive_t *drive)
550 {
551         ide_hwif_t *hwif = drive->hwif;
552         struct request *rq = HWGROUP(drive)->rq;
553         unsigned int reading;
554         u8 dma_stat;
555
556         if (rq_data_dir(rq))
557                 reading = 0;
558         else
559                 reading = 1 << 3;
560
561         /* fall back to pio! */
562         if (!ide_build_dmatable(drive, rq)) {
563                 ide_map_sg(drive, rq);
564                 return 1;
565         }
566
567         /* PRD table */
568         hwif->OUTL(hwif->dmatable_dma, hwif->dma_prdtable);
569
570         /* specify r/w */
571         hwif->OUTB(reading, hwif->dma_command);
572
573         /* read dma_status for INTR & ERROR flags */
574         dma_stat = hwif->INB(hwif->dma_status);
575
576         /* clear INTR & ERROR flags */
577         hwif->OUTB(dma_stat|6, hwif->dma_status);
578         drive->waiting_for_dma = 1;
579         return 0;
580 }
581
582 EXPORT_SYMBOL_GPL(ide_dma_setup);
583
584 static void ide_dma_exec_cmd(ide_drive_t *drive, u8 command)
585 {
586         /* issue cmd to drive */
587         ide_execute_command(drive, command, &ide_dma_intr, 2*WAIT_CMD, dma_timer_expiry);
588 }
589
590 void ide_dma_start(ide_drive_t *drive)
591 {
592         ide_hwif_t *hwif        = HWIF(drive);
593         u8 dma_cmd              = hwif->INB(hwif->dma_command);
594
595         /* Note that this is done *after* the cmd has
596          * been issued to the drive, as per the BM-IDE spec.
597          * The Promise Ultra33 doesn't work correctly when
598          * we do this part before issuing the drive cmd.
599          */
600         /* start DMA */
601         hwif->OUTB(dma_cmd|1, hwif->dma_command);
602         hwif->dma = 1;
603         wmb();
604 }
605
606 EXPORT_SYMBOL_GPL(ide_dma_start);
607
608 /* returns 1 on error, 0 otherwise */
609 int __ide_dma_end (ide_drive_t *drive)
610 {
611         ide_hwif_t *hwif        = HWIF(drive);
612         u8 dma_stat = 0, dma_cmd = 0;
613
614         drive->waiting_for_dma = 0;
615         /* get dma_command mode */
616         dma_cmd = hwif->INB(hwif->dma_command);
617         /* stop DMA */
618         hwif->OUTB(dma_cmd&~1, hwif->dma_command);
619         /* get DMA status */
620         dma_stat = hwif->INB(hwif->dma_status);
621         /* clear the INTR & ERROR bits */
622         hwif->OUTB(dma_stat|6, hwif->dma_status);
623         /* purge DMA mappings */
624         ide_destroy_dmatable(drive);
625         /* verify good DMA status */
626         hwif->dma = 0;
627         wmb();
628         return (dma_stat & 7) != 4 ? (0x10 | dma_stat) : 0;
629 }
630
631 EXPORT_SYMBOL(__ide_dma_end);
632
633 /* returns 1 if dma irq issued, 0 otherwise */
634 int __ide_dma_test_irq (ide_drive_t *drive)
635 {
636         ide_hwif_t *hwif        = HWIF(drive);
637         u8 dma_stat             = hwif->INB(hwif->dma_status);
638
639 #if 0  /* do not set unless you know what you are doing */
640         if (dma_stat & 4) {
641                 u8 stat = hwif->INB(IDE_STATUS_REG);
642                 hwif->OUTB(hwif->dma_status, dma_stat & 0xE4);
643         }
644 #endif
645         /* return 1 if INTR asserted */
646         if ((dma_stat & 4) == 4)
647                 return 1;
648         if (!drive->waiting_for_dma)
649                 printk(KERN_WARNING "%s: (%s) called while not waiting\n",
650                         drive->name, __FUNCTION__);
651         return 0;
652 }
653
654 EXPORT_SYMBOL(__ide_dma_test_irq);
655 #endif /* CONFIG_BLK_DEV_IDEDMA_PCI */
656
657 int __ide_dma_bad_drive (ide_drive_t *drive)
658 {
659         struct hd_driveid *id = drive->id;
660
661         int blacklist = in_drive_list(id, drive_blacklist);
662         if (blacklist) {
663                 printk(KERN_WARNING "%s: Disabling (U)DMA for %s (blacklisted)\n",
664                                     drive->name, id->model);
665                 return blacklist;
666         }
667         return 0;
668 }
669
670 EXPORT_SYMBOL(__ide_dma_bad_drive);
671
672 int __ide_dma_good_drive (ide_drive_t *drive)
673 {
674         struct hd_driveid *id = drive->id;
675         return in_drive_list(id, drive_whitelist);
676 }
677
678 EXPORT_SYMBOL(__ide_dma_good_drive);
679
680 int ide_use_dma(ide_drive_t *drive)
681 {
682         struct hd_driveid *id = drive->id;
683         ide_hwif_t *hwif = drive->hwif;
684
685         /* consult the list of known "bad" drives */
686         if (__ide_dma_bad_drive(drive))
687                 return 0;
688
689         /* capable of UltraDMA modes */
690         if (id->field_valid & 4) {
691                 if (hwif->ultra_mask & id->dma_ultra)
692                         return 1;
693         }
694
695         /* capable of regular DMA modes */
696         if (id->field_valid & 2) {
697                 if (hwif->mwdma_mask & id->dma_mword)
698                         return 1;
699                 if (hwif->swdma_mask & id->dma_1word)
700                         return 1;
701         }
702
703         /* consult the list of known "good" drives */
704         if (__ide_dma_good_drive(drive) && id->eide_dma_time < 150)
705                 return 1;
706
707         return 0;
708 }
709
710 EXPORT_SYMBOL_GPL(ide_use_dma);
711
712 void ide_dma_verbose(ide_drive_t *drive)
713 {
714         struct hd_driveid *id   = drive->id;
715         ide_hwif_t *hwif        = HWIF(drive);
716
717         if (id->field_valid & 4) {
718                 if ((id->dma_ultra >> 8) && (id->dma_mword >> 8))
719                         goto bug_dma_off;
720                 if (id->dma_ultra & ((id->dma_ultra >> 8) & hwif->ultra_mask)) {
721                         if (((id->dma_ultra >> 11) & 0x1F) &&
722                             eighty_ninty_three(drive)) {
723                                 if ((id->dma_ultra >> 15) & 1) {
724                                         printk(", UDMA(mode 7)");
725                                 } else if ((id->dma_ultra >> 14) & 1) {
726                                         printk(", UDMA(133)");
727                                 } else if ((id->dma_ultra >> 13) & 1) {
728                                         printk(", UDMA(100)");
729                                 } else if ((id->dma_ultra >> 12) & 1) {
730                                         printk(", UDMA(66)");
731                                 } else if ((id->dma_ultra >> 11) & 1) {
732                                         printk(", UDMA(44)");
733                                 } else
734                                         goto mode_two;
735                         } else {
736                 mode_two:
737                                 if ((id->dma_ultra >> 10) & 1) {
738                                         printk(", UDMA(33)");
739                                 } else if ((id->dma_ultra >> 9) & 1) {
740                                         printk(", UDMA(25)");
741                                 } else if ((id->dma_ultra >> 8) & 1) {
742                                         printk(", UDMA(16)");
743                                 }
744                         }
745                 } else {
746                         printk(", (U)DMA");     /* Can be BIOS-enabled! */
747                 }
748         } else if (id->field_valid & 2) {
749                 if ((id->dma_mword >> 8) && (id->dma_1word >> 8))
750                         goto bug_dma_off;
751                 printk(", DMA");
752         } else if (id->field_valid & 1) {
753                 printk(", BUG");
754         }
755         return;
756 bug_dma_off:
757         printk(", BUG DMA OFF");
758         hwif->ide_dma_off_quietly(drive);
759         return;
760 }
761
762 EXPORT_SYMBOL(ide_dma_verbose);
763
764 #ifdef CONFIG_BLK_DEV_IDEDMA_PCI
765 int __ide_dma_lostirq (ide_drive_t *drive)
766 {
767         printk("%s: DMA interrupt recovery\n", drive->name);
768         return 1;
769 }
770
771 EXPORT_SYMBOL(__ide_dma_lostirq);
772
773 int __ide_dma_timeout (ide_drive_t *drive)
774 {
775         printk(KERN_ERR "%s: timeout waiting for DMA\n", drive->name);
776         if (HWIF(drive)->ide_dma_test_irq(drive))
777                 return 0;
778
779         return HWIF(drive)->ide_dma_end(drive);
780 }
781
782 EXPORT_SYMBOL(__ide_dma_timeout);
783
784 /*
785  * Needed for allowing full modular support of ide-driver
786  */
787 int ide_release_dma_engine (ide_hwif_t *hwif)
788 {
789         if (hwif->dmatable_cpu) {
790                 pci_free_consistent(hwif->pci_dev,
791                                     PRD_ENTRIES * PRD_BYTES,
792                                     hwif->dmatable_cpu,
793                                     hwif->dmatable_dma);
794                 hwif->dmatable_cpu = NULL;
795         }
796         return 1;
797 }
798
799 int ide_release_iomio_dma (ide_hwif_t *hwif)
800 {
801         if ((hwif->dma_extra) && (hwif->channel == 0))
802                 release_region((hwif->dma_base + 16), hwif->dma_extra);
803         release_region(hwif->dma_base, 8);
804         if (hwif->dma_base2)
805                 release_region(hwif->dma_base, 8);
806         return 1;
807 }
808
809 /*
810  * Needed for allowing full modular support of ide-driver
811  */
812 int ide_release_dma (ide_hwif_t *hwif)
813 {
814         if (hwif->mmio == 2)
815                 return 1;
816         if (hwif->chipset == ide_etrax100)
817                 return 1;
818
819         ide_release_dma_engine(hwif);
820         return ide_release_iomio_dma(hwif);
821 }
822
823 int ide_allocate_dma_engine (ide_hwif_t *hwif)
824 {
825         hwif->dmatable_cpu = pci_alloc_consistent(hwif->pci_dev,
826                                                   PRD_ENTRIES * PRD_BYTES,
827                                                   &hwif->dmatable_dma);
828
829         if (hwif->dmatable_cpu)
830                 return 0;
831
832         printk(KERN_ERR "%s: -- Error, unable to allocate%s DMA table(s).\n",
833                 (hwif->dmatable_cpu == NULL) ? " CPU" : "",
834                 hwif->cds->name);
835
836         ide_release_dma_engine(hwif);
837         return 1;
838 }
839
840 int ide_mapped_mmio_dma (ide_hwif_t *hwif, unsigned long base, unsigned int ports)
841 {
842         printk(KERN_INFO "    %s: MMIO-DMA ", hwif->name);
843
844         hwif->dma_base = base;
845         if (hwif->cds->extra && hwif->channel == 0)
846                 hwif->dma_extra = hwif->cds->extra;
847
848         if(hwif->mate)
849                 hwif->dma_master = (hwif->channel) ? hwif->mate->dma_base : base;
850         else
851                 hwif->dma_master = base;
852         return 0;
853 }
854
855 int ide_iomio_dma (ide_hwif_t *hwif, unsigned long base, unsigned int ports)
856 {
857         printk(KERN_INFO "    %s: BM-DMA at 0x%04lx-0x%04lx",
858                 hwif->name, base, base + ports - 1);
859         if (!request_region(base, ports, hwif->name)) {
860                 printk(" -- Error, ports in use.\n");
861                 return 1;
862         }
863         hwif->dma_base = base;
864         if ((hwif->cds->extra) && (hwif->channel == 0)) {
865                 request_region(base+16, hwif->cds->extra, hwif->cds->name);
866                 hwif->dma_extra = hwif->cds->extra;
867         }
868         
869         if(hwif->mate)
870                 hwif->dma_master = (hwif->channel) ? hwif->mate->dma_base : base;
871         else
872                 hwif->dma_master = base;
873         if (hwif->dma_base2) {
874                 if (!request_region(hwif->dma_base2, ports, hwif->name))
875                 {
876                         printk(" -- Error, secondary ports in use.\n");
877                         release_region(base, ports);
878                         return 1;
879                 }
880         }
881         return 0;
882 }
883
884 /*
885  * 
886  */
887 int ide_dma_iobase (ide_hwif_t *hwif, unsigned long base, unsigned int ports)
888 {
889         if (hwif->mmio == 2)
890                 return ide_mapped_mmio_dma(hwif, base,ports);
891         BUG_ON(hwif->mmio == 1);
892         return ide_iomio_dma(hwif, base, ports);
893 }
894
895 /*
896  * This can be called for a dynamically installed interface. Don't __init it
897  */
898 void ide_setup_dma (ide_hwif_t *hwif, unsigned long dma_base, unsigned int num_ports)
899 {
900         if (ide_dma_iobase(hwif, dma_base, num_ports))
901                 return;
902
903         if (ide_allocate_dma_engine(hwif)) {
904                 ide_release_dma(hwif);
905                 return;
906         }
907
908         if (!(hwif->dma_command))
909                 hwif->dma_command       = hwif->dma_base;
910         if (!(hwif->dma_vendor1))
911                 hwif->dma_vendor1       = (hwif->dma_base + 1);
912         if (!(hwif->dma_status))
913                 hwif->dma_status        = (hwif->dma_base + 2);
914         if (!(hwif->dma_vendor3))
915                 hwif->dma_vendor3       = (hwif->dma_base + 3);
916         if (!(hwif->dma_prdtable))
917                 hwif->dma_prdtable      = (hwif->dma_base + 4);
918
919         if (!hwif->ide_dma_off_quietly)
920                 hwif->ide_dma_off_quietly = &__ide_dma_off_quietly;
921         if (!hwif->ide_dma_host_off)
922                 hwif->ide_dma_host_off = &__ide_dma_host_off;
923         if (!hwif->ide_dma_on)
924                 hwif->ide_dma_on = &__ide_dma_on;
925         if (!hwif->ide_dma_host_on)
926                 hwif->ide_dma_host_on = &__ide_dma_host_on;
927         if (!hwif->ide_dma_check)
928                 hwif->ide_dma_check = &__ide_dma_check;
929         if (!hwif->ide_dma_setup)
930                 hwif->ide_dma_setup = &ide_dma_setup;
931         if (!hwif->ide_dma_exec_cmd)
932                 hwif->ide_dma_exec_cmd = &ide_dma_exec_cmd;
933         if (!hwif->ide_dma_start)
934                 hwif->ide_dma_start = &ide_dma_start;
935         if (!hwif->ide_dma_end)
936                 hwif->ide_dma_end = &__ide_dma_end;
937         if (!hwif->ide_dma_test_irq)
938                 hwif->ide_dma_test_irq = &__ide_dma_test_irq;
939         if (!hwif->ide_dma_timeout)
940                 hwif->ide_dma_timeout = &__ide_dma_timeout;
941         if (!hwif->ide_dma_lostirq)
942                 hwif->ide_dma_lostirq = &__ide_dma_lostirq;
943
944         if (hwif->chipset != ide_trm290) {
945                 u8 dma_stat = hwif->INB(hwif->dma_status);
946                 printk(", BIOS settings: %s:%s, %s:%s",
947                        hwif->drives[0].name, (dma_stat & 0x20) ? "DMA" : "pio",
948                        hwif->drives[1].name, (dma_stat & 0x40) ? "DMA" : "pio");
949         }
950         printk("\n");
951
952         if (!(hwif->dma_master))
953                 BUG();
954 }
955
956 EXPORT_SYMBOL_GPL(ide_setup_dma);
957 #endif /* CONFIG_BLK_DEV_IDEDMA_PCI */