This commit was generated by cvs2svn to compensate for changes in r925,
[linux-2.6.git] / include / asm-xen / asm-i386 / pgtable.h
1 #ifndef _I386_PGTABLE_H
2 #define _I386_PGTABLE_H
3
4 #include <linux/config.h>
5 #include <asm-xen/hypervisor.h>
6
7 /*
8  * The Linux memory management assumes a three-level page table setup. On
9  * the i386, we use that, but "fold" the mid level into the top-level page
10  * table, so that we physically have the same two-level page table as the
11  * i386 mmu expects.
12  *
13  * This file contains the functions and defines necessary to modify and use
14  * the i386 page table tree.
15  */
16 #ifndef __ASSEMBLY__
17 #include <asm/processor.h>
18 #include <asm/fixmap.h>
19 #include <linux/threads.h>
20
21 #ifndef _I386_BITOPS_H
22 #include <asm/bitops.h>
23 #endif
24
25 #include <linux/slab.h>
26 #include <linux/list.h>
27 #include <linux/spinlock.h>
28
29 /*
30  * ZERO_PAGE is a global shared page that is always zero: used
31  * for zero-mapped memory areas etc..
32  */
33 #define ZERO_PAGE(vaddr) (virt_to_page(empty_zero_page))
34 extern unsigned long empty_zero_page[1024];
35 extern pgd_t swapper_pg_dir[1024];
36 extern kmem_cache_t *pgd_cache;
37 extern kmem_cache_t *pmd_cache;
38 extern kmem_cache_t *pte_cache;
39 extern spinlock_t pgd_lock;
40 extern struct page *pgd_list;
41
42 void pte_ctor(void *, kmem_cache_t *, unsigned long);
43 void pte_dtor(void *, kmem_cache_t *, unsigned long);
44 void pmd_ctor(void *, kmem_cache_t *, unsigned long);
45 void pgd_ctor(void *, kmem_cache_t *, unsigned long);
46 void pgd_dtor(void *, kmem_cache_t *, unsigned long);
47 void pgtable_cache_init(void);
48 void paging_init(void);
49
50 /*
51  * The Linux x86 paging architecture is 'compile-time dual-mode', it
52  * implements both the traditional 2-level x86 page tables and the
53  * newer 3-level PAE-mode page tables.
54  */
55 #ifdef CONFIG_X86_PAE
56 # include <asm/pgtable-3level-defs.h>
57 # define PMD_SIZE       (1UL << PMD_SHIFT)
58 # define PMD_MASK       (~(PMD_SIZE-1))
59 #else
60 # include <asm/pgtable-2level-defs.h>
61 #endif
62
63 #define PGDIR_SIZE      (1UL << PGDIR_SHIFT)
64 #define PGDIR_MASK      (~(PGDIR_SIZE-1))
65
66 #define USER_PTRS_PER_PGD       (TASK_SIZE/PGDIR_SIZE)
67 #define FIRST_USER_ADDRESS  0
68
69 #define USER_PGD_PTRS (PAGE_OFFSET >> PGDIR_SHIFT)
70 #define KERNEL_PGD_PTRS (PTRS_PER_PGD-USER_PGD_PTRS)
71
72 #define TWOLEVEL_PGDIR_SHIFT    22
73 #define BOOT_USER_PGD_PTRS (__PAGE_OFFSET >> TWOLEVEL_PGDIR_SHIFT)
74 #define BOOT_KERNEL_PGD_PTRS (1024-BOOT_USER_PGD_PTRS)
75
76 /* Just any arbitrary offset to the start of the vmalloc VM area: the
77  * current 8MB value just means that there will be a 8MB "hole" after the
78  * physical memory until the kernel virtual memory starts.  That means that
79  * any out-of-bounds memory accesses will hopefully be caught.
80  * The vmalloc() routines leaves a hole of 4kB between each vmalloced
81  * area for the same reason. ;)
82  */
83 #define VMALLOC_OFFSET  (8*1024*1024)
84 #define VMALLOC_START   (((unsigned long) high_memory + vmalloc_earlyreserve + \
85                         2*VMALLOC_OFFSET-1) & ~(VMALLOC_OFFSET-1))
86 #ifdef CONFIG_HIGHMEM
87 # define VMALLOC_END    (PKMAP_BASE-2*PAGE_SIZE)
88 #else
89 # define VMALLOC_END    (FIXADDR_START-2*PAGE_SIZE)
90 #endif
91
92 /*
93  * The 4MB page is guessing..  Detailed in the infamous "Chapter H"
94  * of the Pentium details, but assuming intel did the straightforward
95  * thing, this bit set in the page directory entry just means that
96  * the page directory entry points directly to a 4MB-aligned block of
97  * memory. 
98  */
99 #define _PAGE_BIT_PRESENT       0
100 #define _PAGE_BIT_RW            1
101 #define _PAGE_BIT_USER          2
102 #define _PAGE_BIT_PWT           3
103 #define _PAGE_BIT_PCD           4
104 #define _PAGE_BIT_ACCESSED      5
105 #define _PAGE_BIT_DIRTY         6
106 #define _PAGE_BIT_PSE           7       /* 4 MB (or 2MB) page, Pentium+, if present.. */
107 #define _PAGE_BIT_GLOBAL        8       /* Global TLB entry PPro+ */
108 #define _PAGE_BIT_UNUSED1       9       /* available for programmer */
109 #define _PAGE_BIT_UNUSED2       10
110 #define _PAGE_BIT_UNUSED3       11
111 #define _PAGE_BIT_NX            63
112
113 #define _PAGE_PRESENT   0x001
114 #define _PAGE_RW        0x002
115 #define _PAGE_USER      0x004
116 #define _PAGE_PWT       0x008
117 #define _PAGE_PCD       0x010
118 #define _PAGE_ACCESSED  0x020
119 #define _PAGE_DIRTY     0x040
120 #define _PAGE_PSE       0x080   /* 4 MB (or 2MB) page, Pentium+, if present.. */
121 #define _PAGE_GLOBAL    0x100   /* Global TLB entry PPro+ */
122 #define _PAGE_UNUSED1   0x200   /* available for programmer */
123 #define _PAGE_UNUSED2   0x400
124 #define _PAGE_UNUSED3   0x800
125
126 #define _PAGE_FILE      0x040   /* set:pagecache unset:swap */
127 #define _PAGE_PROTNONE  0x080   /* If not present */
128 #ifdef CONFIG_X86_PAE
129 #define _PAGE_NX        (1ULL<<_PAGE_BIT_NX)
130 #else
131 #define _PAGE_NX        0
132 #endif
133
134 #define _PAGE_TABLE     (_PAGE_PRESENT | _PAGE_RW | _PAGE_USER | _PAGE_ACCESSED | _PAGE_DIRTY)
135 #define _KERNPG_TABLE   (_PAGE_PRESENT | _PAGE_RW | _PAGE_ACCESSED | _PAGE_DIRTY)
136 #define _PAGE_CHG_MASK  (PTE_MASK | _PAGE_ACCESSED | _PAGE_DIRTY)
137
138 #define PAGE_NONE \
139         __pgprot(_PAGE_PROTNONE | _PAGE_ACCESSED)
140 #define PAGE_SHARED \
141         __pgprot(_PAGE_PRESENT | _PAGE_RW | _PAGE_USER | _PAGE_ACCESSED)
142
143 #define PAGE_SHARED_EXEC \
144         __pgprot(_PAGE_PRESENT | _PAGE_RW | _PAGE_USER | _PAGE_ACCESSED)
145 #define PAGE_COPY_NOEXEC \
146         __pgprot(_PAGE_PRESENT | _PAGE_USER | _PAGE_ACCESSED | _PAGE_NX)
147 #define PAGE_COPY_EXEC \
148         __pgprot(_PAGE_PRESENT | _PAGE_USER | _PAGE_ACCESSED)
149 #define PAGE_COPY \
150         PAGE_COPY_NOEXEC
151 #define PAGE_READONLY \
152         __pgprot(_PAGE_PRESENT | _PAGE_USER | _PAGE_ACCESSED | _PAGE_NX)
153 #define PAGE_READONLY_EXEC \
154         __pgprot(_PAGE_PRESENT | _PAGE_USER | _PAGE_ACCESSED)
155
156 #define _PAGE_KERNEL \
157         (_PAGE_PRESENT | _PAGE_RW | _PAGE_DIRTY | _PAGE_ACCESSED | _PAGE_NX)
158 #define _PAGE_KERNEL_EXEC \
159         (_PAGE_PRESENT | _PAGE_RW | _PAGE_DIRTY | _PAGE_ACCESSED)
160
161 extern unsigned long long __PAGE_KERNEL, __PAGE_KERNEL_EXEC;
162 #define __PAGE_KERNEL_RO                (__PAGE_KERNEL & ~_PAGE_RW)
163 #define __PAGE_KERNEL_NOCACHE           (__PAGE_KERNEL | _PAGE_PCD)
164 #define __PAGE_KERNEL_LARGE             (__PAGE_KERNEL | _PAGE_PSE)
165 #define __PAGE_KERNEL_LARGE_EXEC        (__PAGE_KERNEL_EXEC | _PAGE_PSE)
166
167 #define PAGE_KERNEL             __pgprot(__PAGE_KERNEL)
168 #define PAGE_KERNEL_RO          __pgprot(__PAGE_KERNEL_RO)
169 #define PAGE_KERNEL_EXEC        __pgprot(__PAGE_KERNEL_EXEC)
170 #define PAGE_KERNEL_NOCACHE     __pgprot(__PAGE_KERNEL_NOCACHE)
171 #define PAGE_KERNEL_LARGE       __pgprot(__PAGE_KERNEL_LARGE)
172 #define PAGE_KERNEL_LARGE_EXEC  __pgprot(__PAGE_KERNEL_LARGE_EXEC)
173
174 /*
175  * The i386 can't do page protection for execute, and considers that
176  * the same are read. Also, write permissions imply read permissions.
177  * This is the closest we can get..
178  */
179 #define __P000  PAGE_NONE
180 #define __P001  PAGE_READONLY
181 #define __P010  PAGE_COPY
182 #define __P011  PAGE_COPY
183 #define __P100  PAGE_READONLY_EXEC
184 #define __P101  PAGE_READONLY_EXEC
185 #define __P110  PAGE_COPY_EXEC
186 #define __P111  PAGE_COPY_EXEC
187
188 #define __S000  PAGE_NONE
189 #define __S001  PAGE_READONLY
190 #define __S010  PAGE_SHARED
191 #define __S011  PAGE_SHARED
192 #define __S100  PAGE_READONLY_EXEC
193 #define __S101  PAGE_READONLY_EXEC
194 #define __S110  PAGE_SHARED_EXEC
195 #define __S111  PAGE_SHARED_EXEC
196
197 /*
198  * Define this if things work differently on an i386 and an i486:
199  * it will (on an i486) warn about kernel memory accesses that are
200  * done without a 'verify_area(VERIFY_WRITE,..)'
201  */
202 #undef TEST_VERIFY_AREA
203
204 /* The boot page tables (all created as a single array) */
205 extern unsigned long pg0[];
206
207 #define pte_present(x)  ((x).pte_low & (_PAGE_PRESENT | _PAGE_PROTNONE))
208 #define set_pte_at(mm,addr,xp,entry)  set_pte(xp,entry)
209 #define pte_clear(mm,addr,xp)   do { set_pte_at(mm, addr, xp, __pte(0)); } while (0)
210
211 #define pmd_none(x)     (!pmd_val(x))
212 /* pmd_present doesn't just test the _PAGE_PRESENT bit since wr.p.t.
213    can temporarily clear it. */
214 #define pmd_present(x)  (pmd_val(x))
215 #define pmd_clear(xp)   do { set_pmd(xp, __pmd(0)); } while (0)
216 #define pmd_bad(x)      ((pmd_val(x) & (~PAGE_MASK & ~_PAGE_USER & ~_PAGE_PRESENT)) != (_KERNPG_TABLE & ~_PAGE_PRESENT))
217
218
219 #define pages_to_mb(x) ((x) >> (20-PAGE_SHIFT))
220
221 /*
222  * The following only work if pte_present() is true.
223  * Undefined behaviour if not..
224  */
225 static inline int pte_user(pte_t pte)           { return (pte).pte_low & _PAGE_USER; }
226 static inline int pte_read(pte_t pte)           { return (pte).pte_low & _PAGE_USER; }
227 static inline int pte_dirty(pte_t pte)          { return (pte).pte_low & _PAGE_DIRTY; }
228 static inline int pte_young(pte_t pte)          { return (pte).pte_low & _PAGE_ACCESSED; }
229 static inline int pte_write(pte_t pte)          { return (pte).pte_low & _PAGE_RW; }
230
231 /*
232  * The following only works if pte_present() is not true.
233  */
234 static inline int pte_file(pte_t pte)           { return (pte).pte_low & _PAGE_FILE; }
235
236 static inline pte_t pte_rdprotect(pte_t pte)    { (pte).pte_low &= ~_PAGE_USER; return pte; }
237 static inline pte_t pte_exprotect(pte_t pte)    { (pte).pte_low &= ~_PAGE_USER; return pte; }
238 static inline pte_t pte_mkclean(pte_t pte)      { (pte).pte_low &= ~_PAGE_DIRTY; return pte; }
239 static inline pte_t pte_mkold(pte_t pte)        { (pte).pte_low &= ~_PAGE_ACCESSED; return pte; }
240 static inline pte_t pte_wrprotect(pte_t pte)    { (pte).pte_low &= ~_PAGE_RW; return pte; }
241 static inline pte_t pte_mkread(pte_t pte)       { (pte).pte_low |= _PAGE_USER; return pte; }
242 static inline pte_t pte_mkexec(pte_t pte)       { (pte).pte_low |= _PAGE_USER; return pte; }
243 static inline pte_t pte_mkdirty(pte_t pte)      { (pte).pte_low |= _PAGE_DIRTY; return pte; }
244 static inline pte_t pte_mkyoung(pte_t pte)      { (pte).pte_low |= _PAGE_ACCESSED; return pte; }
245 static inline pte_t pte_mkwrite(pte_t pte)      { (pte).pte_low |= _PAGE_RW; return pte; }
246
247 #ifdef CONFIG_X86_PAE
248 # include <asm/pgtable-3level.h>
249 #else
250 # include <asm/pgtable-2level.h>
251 #endif
252
253 static inline int ptep_test_and_clear_dirty(struct vm_area_struct *vma, unsigned long addr, pte_t *ptep)
254 {
255         if (!pte_dirty(*ptep))
256                 return 0;
257         return test_and_clear_bit(_PAGE_BIT_DIRTY, &ptep->pte_low);
258 }
259
260 static inline int ptep_test_and_clear_young(struct vm_area_struct *vma, unsigned long addr, pte_t *ptep)
261 {
262         if (!pte_young(*ptep))
263                 return 0;
264         return test_and_clear_bit(_PAGE_BIT_ACCESSED, &ptep->pte_low);
265 }
266
267 static inline void ptep_set_wrprotect(struct mm_struct * mm, unsigned long addr, pte_t *ptep)
268 {
269         if (pte_write(*ptep))
270                 clear_bit(_PAGE_BIT_RW, &ptep->pte_low);
271 }
272
273 static inline void ptep_mkdirty(pte_t *ptep)
274 {
275         if (!pte_dirty(*ptep))
276                 set_bit(_PAGE_BIT_DIRTY, &ptep->pte_low);
277 }
278
279 /*
280  * Macro to mark a page protection value as "uncacheable".  On processors which do not support
281  * it, this is a no-op.
282  */
283 #define pgprot_noncached(prot)  ((boot_cpu_data.x86 > 3)                                          \
284                                  ? (__pgprot(pgprot_val(prot) | _PAGE_PCD | _PAGE_PWT)) : (prot))
285
286 /*
287  * Conversion functions: convert a page and protection to a page entry,
288  * and a page entry and page directory to the page they refer to.
289  */
290
291 #define mk_pte(page, pgprot)    pfn_pte(page_to_pfn(page), (pgprot))
292 #define mk_pte_huge(entry) ((entry).pte_low |= _PAGE_PRESENT | _PAGE_PSE)
293
294 static inline pte_t pte_modify(pte_t pte, pgprot_t newprot)
295 {
296         pte.pte_low &= _PAGE_CHG_MASK;
297         pte.pte_low |= pgprot_val(newprot);
298 #ifdef CONFIG_X86_PAE
299         /*
300          * Chop off the NX bit (if present), and add the NX portion of
301          * the newprot (if present):
302          */
303         pte.pte_high &= ~(1 << (_PAGE_BIT_NX - 32));
304         pte.pte_high |= (pgprot_val(newprot) >> 32) & \
305                                         (__supported_pte_mask >> 32);
306 #endif
307         return pte;
308 }
309
310 #define page_pte(page) page_pte_prot(page, __pgprot(0))
311
312 #define pmd_large(pmd) \
313 ((pmd_val(pmd) & (_PAGE_PSE|_PAGE_PRESENT)) == (_PAGE_PSE|_PAGE_PRESENT))
314
315 /*
316  * the pgd page can be thought of an array like this: pgd_t[PTRS_PER_PGD]
317  *
318  * this macro returns the index of the entry in the pgd page which would
319  * control the given virtual address
320  */
321 #define pgd_index(address) (((address) >> PGDIR_SHIFT) & (PTRS_PER_PGD-1))
322 #define pgd_index_k(addr) pgd_index(addr)
323
324 /*
325  * pgd_offset() returns a (pgd_t *)
326  * pgd_index() is used get the offset into the pgd page's array of pgd_t's;
327  */
328 #define pgd_offset(mm, address) ((mm)->pgd+pgd_index(address))
329
330 /*
331  * a shortcut which implies the use of the kernel's pgd, instead
332  * of a process's
333  */
334 #define pgd_offset_k(address) pgd_offset(&init_mm, address)
335
336 /*
337  * the pmd page can be thought of an array like this: pmd_t[PTRS_PER_PMD]
338  *
339  * this macro returns the index of the entry in the pmd page which would
340  * control the given virtual address
341  */
342 #define pmd_index(address) \
343                 (((address) >> PMD_SHIFT) & (PTRS_PER_PMD-1))
344
345 /*
346  * the pte page can be thought of an array like this: pte_t[PTRS_PER_PTE]
347  *
348  * this macro returns the index of the entry in the pte page which would
349  * control the given virtual address
350  */
351 #define pte_index(address) \
352                 (((address) >> PAGE_SHIFT) & (PTRS_PER_PTE - 1))
353 #define pte_offset_kernel(dir, address) \
354         ((pte_t *) pmd_page_kernel(*(dir)) +  pte_index(address))
355
356 /*
357  * Helper function that returns the kernel pagetable entry controlling
358  * the virtual address 'address'. NULL means no pagetable entry present.
359  * NOTE: the return type is pte_t but if the pmd is PSE then we return it
360  * as a pte too.
361  */
362 extern pte_t *lookup_address(unsigned long address);
363
364 /*
365  * Make a given kernel text page executable/non-executable.
366  * Returns the previous executability setting of that page (which
367  * is used to restore the previous state). Used by the SMP bootup code.
368  * NOTE: this is an __init function for security reasons.
369  */
370 #ifdef CONFIG_X86_PAE
371  extern int set_kernel_exec(unsigned long vaddr, int enable);
372 #else
373  static inline int set_kernel_exec(unsigned long vaddr, int enable) { return 0;}
374 #endif
375
376 extern void noexec_setup(const char *str);
377
378 #if defined(CONFIG_HIGHPTE)
379 #define pte_offset_map(dir, address) \
380         ((pte_t *)kmap_atomic_pte(pmd_page(*(dir)),KM_PTE0) + \
381          pte_index(address))
382 #define pte_offset_map_nested(dir, address) \
383         ((pte_t *)kmap_atomic_pte(pmd_page(*(dir)),KM_PTE1) + \
384          pte_index(address))
385 #define pte_unmap(pte) kunmap_atomic(pte, KM_PTE0)
386 #define pte_unmap_nested(pte) kunmap_atomic(pte, KM_PTE1)
387 #else
388 #define pte_offset_map(dir, address) \
389         ((pte_t *)page_address(pmd_page(*(dir))) + pte_index(address))
390 #define pte_offset_map_nested(dir, address) pte_offset_map(dir, address)
391 #define pte_unmap(pte) do { } while (0)
392 #define pte_unmap_nested(pte) do { } while (0)
393 #endif
394
395 /*
396  * The i386 doesn't have any external MMU info: the kernel page
397  * tables contain all the necessary information.
398  *
399  * Also, we only update the dirty/accessed state if we set
400  * the dirty bit by hand in the kernel, since the hardware
401  * will do the accessed bit for us, and we don't want to
402  * race with other CPU's that might be updating the dirty
403  * bit at the same time.
404  */
405 #define update_mmu_cache(vma,address,pte) do { } while (0)
406 #define  __HAVE_ARCH_PTEP_SET_ACCESS_FLAGS
407 #define ptep_set_access_flags(__vma, __address, __ptep, __entry, __dirty) \
408         do {                                                              \
409                 if (__dirty) {                                            \
410                         if ( likely((__vma)->vm_mm == current->mm) ) {    \
411                             HYPERVISOR_update_va_mapping((__address), (__entry), UVMF_INVLPG|UVMF_MULTI|(unsigned long)((__vma)->vm_mm->cpu_vm_mask.bits)); \
412                         } else {                                          \
413                             xen_l1_entry_update((__ptep), (__entry).pte_low); \
414                             flush_tlb_page((__vma), (__address));         \
415                         }                                                 \
416                 }                                                         \
417         } while (0)
418
419 #define __HAVE_ARCH_PTEP_ESTABLISH
420 #define ptep_establish(__vma, __address, __ptep, __entry)               \
421 do {                                                                    \
422         ptep_set_access_flags(__vma, __address, __ptep, __entry, 1);    \
423 } while (0)
424
425 #define __HAVE_ARCH_PTEP_ESTABLISH_NEW
426 #define ptep_establish_new(__vma, __address, __ptep, __entry)           \
427 do {                                                                    \
428         if (likely((__vma)->vm_mm == current->mm)) {                    \
429                 HYPERVISOR_update_va_mapping((__address),               \
430                                              __entry, 0);               \
431         } else {                                                        \
432                 xen_l1_entry_update((__ptep), (__entry).pte_low);       \
433         }                                                               \
434 } while (0)
435
436 #define set_pte_at_new(__mm, __address, __ptep, __entry)                \
437 do {                                                                    \
438         if (likely((__mm) == current->mm)) {                            \
439                 HYPERVISOR_update_va_mapping((__address),               \
440                                                 __entry, 0);            \
441         } else {                                                        \
442                 xen_l1_entry_update((__ptep), (__entry).pte_low);       \
443         }                                                               \
444 } while (0)
445
446 #ifndef CONFIG_XEN_SHADOW_MODE
447 void make_lowmem_page_readonly(void *va);
448 void make_lowmem_page_writable(void *va);
449 void make_page_readonly(void *va);
450 void make_page_writable(void *va);
451 void make_pages_readonly(void *va, unsigned int nr);
452 void make_pages_writable(void *va, unsigned int nr);
453 #else
454 #define make_lowmem_page_readonly(_va) ((void)0)
455 #define make_lowmem_page_writable(_va) ((void)0)
456 #define make_page_readonly(_va)        ((void)0)
457 #define make_page_writable(_va)        ((void)0)
458 #define make_pages_readonly(_va, _nr)  ((void)0)
459 #define make_pages_writable(_va, _nr)  ((void)0)
460 #endif
461
462 #define arbitrary_virt_to_machine(__va)                                 \
463 ({                                                                      \
464         pgd_t *__pgd = pgd_offset_k((unsigned long)(__va));             \
465         pud_t *__pud = pud_offset(__pgd, (unsigned long)(__va));        \
466         pmd_t *__pmd = pmd_offset(__pud, (unsigned long)(__va));        \
467         pte_t *__pte = pte_offset_kernel(__pmd, (unsigned long)(__va)); \
468         unsigned long __pa = (*(unsigned long *)__pte) & PAGE_MASK;     \
469         __pa | ((unsigned long)(__va) & (PAGE_SIZE-1));                 \
470 })
471
472 #endif /* !__ASSEMBLY__ */
473
474 #ifndef CONFIG_DISCONTIGMEM
475 #define kern_addr_valid(addr)   (1)
476 #endif /* !CONFIG_DISCONTIGMEM */
477
478 int direct_remap_area_pages(struct mm_struct *mm,
479                             unsigned long address, 
480                             unsigned long machine_addr,
481                             unsigned long size, 
482                             pgprot_t prot,
483                             domid_t  domid);
484 int __direct_remap_area_pages(struct mm_struct *mm,
485                               unsigned long address, 
486                               unsigned long size, 
487                               mmu_update_t *v);
488
489 #define io_remap_page_range(vma,from,phys,size,prot) \
490 direct_remap_area_pages(vma->vm_mm,from,phys,size,prot,DOMID_IO)
491
492 #define io_remap_pfn_range(vma,from,pfn,size,prot) \
493 direct_remap_area_pages(vma->vm_mm,from,pfn<<PAGE_SHIFT,size,prot,DOMID_IO)
494
495 #define __HAVE_ARCH_PTEP_TEST_AND_CLEAR_YOUNG
496 #define __HAVE_ARCH_PTEP_TEST_AND_CLEAR_DIRTY
497 #define __HAVE_ARCH_PTEP_GET_AND_CLEAR
498 #define __HAVE_ARCH_PTEP_SET_WRPROTECT
499 #define __HAVE_ARCH_PTEP_MKDIRTY
500 #define __HAVE_ARCH_PTE_SAME
501 #include <asm-generic/pgtable.h>
502
503 #endif /* _I386_PGTABLE_H */