ftp://ftp.kernel.org/pub/linux/kernel/v2.6/linux-2.6.6.tar.bz2
[linux-2.6.git] / arch / arm / mach-s3c2410 / mach-vr1000.c
1 /* linux/arch/arm/mach-s3c2410/mach-vr1000.c
2  *
3  * Copyright (c) 2003 Simtec Electronics
4  *   Ben Dooks <ben@simtec.co.uk>
5  *
6  * http://www.simtec.co.uk/
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License version 2 as
10  * published by the Free Software Foundation.
11  *
12  * Modifications:
13  *     16-May-2003 BJD  Created initial version
14  *     16-Aug-2003 BJD  Fixed header files and copyright, added URL
15  *     05-Sep-2003 BJD  Moved to v2.6 kernel
16  *     06-Jan-2003 BJD  Updates for <arch/map.h>
17  *     18-Jan-2003 BJD  Added serial port configuration
18  *     05-Apr-2004 BJD  Copied to make mach-vr1000.c
19 */
20
21 #include <linux/kernel.h>
22 #include <linux/types.h>
23 #include <linux/interrupt.h>
24 #include <linux/list.h>
25 #include <linux/timer.h>
26 #include <linux/init.h>
27
28 #include <asm/mach/arch.h>
29 #include <asm/mach/map.h>
30 #include <asm/mach/irq.h>
31
32 #include <asm/arch/bast-map.h>
33 #include <asm/arch/vr1000-map.h>
34
35 #include <asm/hardware.h>
36 #include <asm/io.h>
37 #include <asm/irq.h>
38 #include <asm/mach-types.h>
39
40 //#include <asm/debug-ll.h>
41 #include <asm/arch/regs-serial.h>
42
43 #include "s3c2410.h"
44
45 /* macros for virtual address mods for the io space entries */
46 #define VA_C5(item) ((item) + BAST_VAM_CS5)
47 #define VA_C4(item) ((item) + BAST_VAM_CS4)
48 #define VA_C3(item) ((item) + BAST_VAM_CS3)
49 #define VA_C2(item) ((item) + BAST_VAM_CS2)
50
51 /* macros to modify the physical addresses for io space */
52
53 #define PA_CS2(item) ((item) + S3C2410_CS2)
54 #define PA_CS3(item) ((item) + S3C2410_CS3)
55 #define PA_CS4(item) ((item) + S3C2410_CS4)
56 #define PA_CS5(item) ((item) + S3C2410_CS5)
57
58 static struct map_desc vr1000_iodesc[] __initdata = {
59   /* ISA IO areas */
60
61   { S3C2410_VA_ISA_BYTE, PA_CS2(BAST_PA_ISAIO),    SZ_16M, MT_DEVICE },
62   { S3C2410_VA_ISA_WORD, PA_CS3(BAST_PA_ISAIO),    SZ_16M, MT_DEVICE },
63
64   /* we could possibly compress the next set down into a set of smaller tables
65    * pagetables, but that would mean using an L2 section, and it still means
66    * we cannot actually feed the same register to an LDR due to 16K spacing
67    */
68
69   /* bast CPLD control registers, and external interrupt controls */
70   { VR1000_VA_CTRL1, VR1000_PA_CTRL1,                  SZ_1M, MT_DEVICE },
71   { VR1000_VA_CTRL2, VR1000_PA_CTRL2,                  SZ_1M, MT_DEVICE },
72   { VR1000_VA_CTRL3, VR1000_PA_CTRL3,                  SZ_1M, MT_DEVICE },
73   { VR1000_VA_CTRL4, VR1000_PA_CTRL4,                  SZ_1M, MT_DEVICE },
74
75   /* peripheral space... one for each of fast/slow/byte/16bit */
76   /* note, ide is only decoded in word space, even though some registers
77    * are only 8bit */
78
79   /* slow, byte */
80   { VA_C2(VR1000_VA_DM9000),  PA_CS2(VR1000_PA_DM9000),   SZ_1M,  MT_DEVICE },
81   { VA_C2(VR1000_VA_IDEPRI),  PA_CS3(VR1000_PA_IDEPRI),   SZ_1M,  MT_DEVICE },
82   { VA_C2(VR1000_VA_IDESEC),  PA_CS3(VR1000_PA_IDESEC),   SZ_1M,  MT_DEVICE },
83   { VA_C2(VR1000_VA_IDEPRIAUX), PA_CS3(VR1000_PA_IDEPRIAUX), SZ_1M, MT_DEVICE },
84   { VA_C2(VR1000_VA_IDESECAUX), PA_CS3(VR1000_PA_IDESECAUX), SZ_1M, MT_DEVICE },
85
86   /* slow, word */
87   { VA_C3(VR1000_VA_DM9000),  PA_CS3(VR1000_PA_DM9000),   SZ_1M,  MT_DEVICE },
88   { VA_C3(VR1000_VA_IDEPRI),  PA_CS3(VR1000_PA_IDEPRI),   SZ_1M,  MT_DEVICE },
89   { VA_C3(VR1000_VA_IDESEC),  PA_CS3(VR1000_PA_IDESEC),   SZ_1M,  MT_DEVICE },
90   { VA_C3(VR1000_VA_IDEPRIAUX), PA_CS3(VR1000_PA_IDEPRIAUX), SZ_1M, MT_DEVICE },
91   { VA_C3(VR1000_VA_IDESECAUX), PA_CS3(VR1000_PA_IDESECAUX), SZ_1M, MT_DEVICE },
92
93   /* fast, byte */
94   { VA_C4(VR1000_VA_DM9000),  PA_CS4(VR1000_PA_DM9000),   SZ_1M,  MT_DEVICE },
95   { VA_C4(VR1000_VA_IDEPRI),  PA_CS5(VR1000_PA_IDEPRI),   SZ_1M,  MT_DEVICE },
96   { VA_C4(VR1000_VA_IDESEC),  PA_CS5(VR1000_PA_IDESEC),   SZ_1M,  MT_DEVICE },
97   { VA_C4(VR1000_VA_IDEPRIAUX), PA_CS5(VR1000_PA_IDEPRIAUX), SZ_1M, MT_DEVICE },
98   { VA_C4(VR1000_VA_IDESECAUX), PA_CS5(VR1000_PA_IDESECAUX), SZ_1M, MT_DEVICE },
99
100   /* fast, word */
101   { VA_C5(VR1000_VA_DM9000),  PA_CS5(VR1000_PA_DM9000),   SZ_1M,  MT_DEVICE },
102   { VA_C5(VR1000_VA_IDEPRI),  PA_CS5(VR1000_PA_IDEPRI),   SZ_1M,  MT_DEVICE },
103   { VA_C5(VR1000_VA_IDESEC),  PA_CS5(VR1000_PA_IDESEC),   SZ_1M,  MT_DEVICE },
104   { VA_C5(VR1000_VA_IDEPRIAUX), PA_CS5(VR1000_PA_IDEPRIAUX), SZ_1M, MT_DEVICE },
105   { VA_C5(VR1000_VA_IDESECAUX), PA_CS5(VR1000_PA_IDESECAUX), SZ_1M, MT_DEVICE },
106 };
107
108 #define UCON S3C2410_UCON_DEFAULT | S3C2410_UCON_UCLK
109 #define ULCON S3C2410_LCON_CS8 | S3C2410_LCON_PNONE | S3C2410_LCON_STOPB
110 #define UFCON S3C2410_UFCON_RXTRIG8 | S3C2410_UFCON_FIFOMODE
111
112 /* base baud rate for all our UARTs */
113 static unsigned long vr1000_serial_clock = 3692307;
114
115 static struct s3c2410_uartcfg vr1000_uartcfgs[] = {
116         [0] = {
117                 .hwport      = 0,
118                 .flags       = 0,
119                 .clock       = &vr1000_serial_clock,
120                 .ucon        = UCON,
121                 .ulcon       = ULCON,
122                 .ufcon       = UFCON,
123         },
124         [1] = {
125                 .hwport      = 1,
126                 .flags       = 0,
127                 .clock       = &vr1000_serial_clock,
128                 .ucon        = UCON,
129                 .ulcon       = ULCON,
130                 .ufcon       = UFCON,
131         },
132         /* port 2 is not actually used */
133         [2] = {
134                 .hwport      = 2,
135                 .flags       = 0,
136                 .clock       = &vr1000_serial_clock,
137                 .ucon        = UCON,
138                 .ulcon       = ULCON,
139                 .ufcon       = UFCON,
140         }
141 };
142
143
144 void __init vr1000_map_io(void)
145 {
146         s3c2410_map_io(vr1000_iodesc, ARRAY_SIZE(vr1000_iodesc));
147         s3c2410_uartcfgs = vr1000_uartcfgs;
148 }
149
150 void __init vr1000_init_irq(void)
151 {
152         //llprintk("vr1000init_irq:\n");
153
154         s3c2410_init_irq();
155
156 }
157
158 MACHINE_START(VR1000, "Simtec-VR1000")
159      MAINTAINER("Ben Dooks <ben@simtec.co.uk>")
160      BOOT_MEM(S3C2410_SDRAM_PA, S3C2410_PA_UART, S3C2410_VA_UART)
161      BOOT_PARAMS(S3C2410_SDRAM_PA + 0x100)
162      MAPIO(vr1000_map_io)
163      INITIRQ(vr1000_init_irq)
164 MACHINE_END