vserver 1.9.3
[linux-2.6.git] / arch / ia64 / kernel / setup.c
1 /*
2  * Architecture-specific setup.
3  *
4  * Copyright (C) 1998-2001, 2003 Hewlett-Packard Co
5  *      David Mosberger-Tang <davidm@hpl.hp.com>
6  *      Stephane Eranian <eranian@hpl.hp.com>
7  * Copyright (C) 2000, Rohit Seth <rohit.seth@intel.com>
8  * Copyright (C) 1999 VA Linux Systems
9  * Copyright (C) 1999 Walt Drummond <drummond@valinux.com>
10  *
11  * 11/12/01 D.Mosberger Convert get_cpuinfo() to seq_file based show_cpuinfo().
12  * 04/04/00 D.Mosberger renamed cpu_initialized to cpu_online_map
13  * 03/31/00 R.Seth      cpu_initialized and current->processor fixes
14  * 02/04/00 D.Mosberger some more get_cpuinfo fixes...
15  * 02/01/00 R.Seth      fixed get_cpuinfo for SMP
16  * 01/07/99 S.Eranian   added the support for command line argument
17  * 06/24/99 W.Drummond  added boot_cpu_data.
18  */
19 #include <linux/config.h>
20 #include <linux/module.h>
21 #include <linux/init.h>
22
23 #include <linux/acpi.h>
24 #include <linux/bootmem.h>
25 #include <linux/console.h>
26 #include <linux/delay.h>
27 #include <linux/kernel.h>
28 #include <linux/reboot.h>
29 #include <linux/sched.h>
30 #include <linux/seq_file.h>
31 #include <linux/string.h>
32 #include <linux/threads.h>
33 #include <linux/tty.h>
34 #include <linux/serial.h>
35 #include <linux/serial_core.h>
36 #include <linux/efi.h>
37 #include <linux/initrd.h>
38
39 #include <asm/ia32.h>
40 #include <asm/machvec.h>
41 #include <asm/mca.h>
42 #include <asm/meminit.h>
43 #include <asm/page.h>
44 #include <asm/patch.h>
45 #include <asm/pgtable.h>
46 #include <asm/processor.h>
47 #include <asm/sal.h>
48 #include <asm/sections.h>
49 #include <asm/serial.h>
50 #include <asm/setup.h>
51 #include <asm/smp.h>
52 #include <asm/system.h>
53 #include <asm/unistd.h>
54
55 #if defined(CONFIG_SMP) && (IA64_CPU_SIZE > PAGE_SIZE)
56 # error "struct cpuinfo_ia64 too big!"
57 #endif
58
59 #ifdef CONFIG_SMP
60 unsigned long __per_cpu_offset[NR_CPUS];
61 EXPORT_SYMBOL(__per_cpu_offset);
62 #endif
63
64 DEFINE_PER_CPU(struct cpuinfo_ia64, cpu_info);
65 DEFINE_PER_CPU(unsigned long, local_per_cpu_offset);
66 DEFINE_PER_CPU(unsigned long, ia64_phys_stacked_size_p8);
67 unsigned long ia64_cycles_per_usec;
68 struct ia64_boot_param *ia64_boot_param;
69 struct screen_info screen_info;
70
71 unsigned long ia64_max_cacheline_size;
72 unsigned long ia64_iobase;      /* virtual address for I/O accesses */
73 EXPORT_SYMBOL(ia64_iobase);
74 struct io_space io_space[MAX_IO_SPACES];
75 EXPORT_SYMBOL(io_space);
76 unsigned int num_io_spaces;
77
78 unsigned char aux_device_present = 0xaa;        /* XXX remove this when legacy I/O is gone */
79
80 /*
81  * The merge_mask variable needs to be set to (max(iommu_page_size(iommu)) - 1).  This
82  * mask specifies a mask of address bits that must be 0 in order for two buffers to be
83  * mergeable by the I/O MMU (i.e., the end address of the first buffer and the start
84  * address of the second buffer must be aligned to (merge_mask+1) in order to be
85  * mergeable).  By default, we assume there is no I/O MMU which can merge physically
86  * discontiguous buffers, so we set the merge_mask to ~0UL, which corresponds to a iommu
87  * page-size of 2^64.
88  */
89 unsigned long ia64_max_iommu_merge_mask = ~0UL;
90 EXPORT_SYMBOL(ia64_max_iommu_merge_mask);
91
92 /*
93  * We use a special marker for the end of memory and it uses the extra (+1) slot
94  */
95 struct rsvd_region rsvd_region[IA64_MAX_RSVD_REGIONS + 1];
96 int num_rsvd_regions;
97
98
99 /*
100  * Filter incoming memory segments based on the primitive map created from the boot
101  * parameters. Segments contained in the map are removed from the memory ranges. A
102  * caller-specified function is called with the memory ranges that remain after filtering.
103  * This routine does not assume the incoming segments are sorted.
104  */
105 int
106 filter_rsvd_memory (unsigned long start, unsigned long end, void *arg)
107 {
108         unsigned long range_start, range_end, prev_start;
109         void (*func)(unsigned long, unsigned long, int);
110         int i;
111
112 #if IGNORE_PFN0
113         if (start == PAGE_OFFSET) {
114                 printk(KERN_WARNING "warning: skipping physical page 0\n");
115                 start += PAGE_SIZE;
116                 if (start >= end) return 0;
117         }
118 #endif
119         /*
120          * lowest possible address(walker uses virtual)
121          */
122         prev_start = PAGE_OFFSET;
123         func = arg;
124
125         for (i = 0; i < num_rsvd_regions; ++i) {
126                 range_start = max(start, prev_start);
127                 range_end   = min(end, rsvd_region[i].start);
128
129                 if (range_start < range_end)
130                         call_pernode_memory(__pa(range_start), range_end - range_start, func);
131
132                 /* nothing more available in this segment */
133                 if (range_end == end) return 0;
134
135                 prev_start = rsvd_region[i].end;
136         }
137         /* end of memory marker allows full processing inside loop body */
138         return 0;
139 }
140
141 static void
142 sort_regions (struct rsvd_region *rsvd_region, int max)
143 {
144         int j;
145
146         /* simple bubble sorting */
147         while (max--) {
148                 for (j = 0; j < max; ++j) {
149                         if (rsvd_region[j].start > rsvd_region[j+1].start) {
150                                 struct rsvd_region tmp;
151                                 tmp = rsvd_region[j];
152                                 rsvd_region[j] = rsvd_region[j + 1];
153                                 rsvd_region[j + 1] = tmp;
154                         }
155                 }
156         }
157 }
158
159 /**
160  * reserve_memory - setup reserved memory areas
161  *
162  * Setup the reserved memory areas set aside for the boot parameters,
163  * initrd, etc.  There are currently %IA64_MAX_RSVD_REGIONS defined,
164  * see include/asm-ia64/meminit.h if you need to define more.
165  */
166 void
167 reserve_memory (void)
168 {
169         int n = 0;
170
171         /*
172          * none of the entries in this table overlap
173          */
174         rsvd_region[n].start = (unsigned long) ia64_boot_param;
175         rsvd_region[n].end   = rsvd_region[n].start + sizeof(*ia64_boot_param);
176         n++;
177
178         rsvd_region[n].start = (unsigned long) __va(ia64_boot_param->efi_memmap);
179         rsvd_region[n].end   = rsvd_region[n].start + ia64_boot_param->efi_memmap_size;
180         n++;
181
182         rsvd_region[n].start = (unsigned long) __va(ia64_boot_param->command_line);
183         rsvd_region[n].end   = (rsvd_region[n].start
184                                 + strlen(__va(ia64_boot_param->command_line)) + 1);
185         n++;
186
187         rsvd_region[n].start = (unsigned long) ia64_imva((void *)KERNEL_START);
188         rsvd_region[n].end   = (unsigned long) ia64_imva(_end);
189         n++;
190
191 #ifdef CONFIG_BLK_DEV_INITRD
192         if (ia64_boot_param->initrd_start) {
193                 rsvd_region[n].start = (unsigned long)__va(ia64_boot_param->initrd_start);
194                 rsvd_region[n].end   = rsvd_region[n].start + ia64_boot_param->initrd_size;
195                 n++;
196         }
197 #endif
198
199         /* end of memory marker */
200         rsvd_region[n].start = ~0UL;
201         rsvd_region[n].end   = ~0UL;
202         n++;
203
204         num_rsvd_regions = n;
205
206         sort_regions(rsvd_region, num_rsvd_regions);
207 }
208
209 /**
210  * find_initrd - get initrd parameters from the boot parameter structure
211  *
212  * Grab the initrd start and end from the boot parameter struct given us by
213  * the boot loader.
214  */
215 void
216 find_initrd (void)
217 {
218 #ifdef CONFIG_BLK_DEV_INITRD
219         if (ia64_boot_param->initrd_start) {
220                 initrd_start = (unsigned long)__va(ia64_boot_param->initrd_start);
221                 initrd_end   = initrd_start+ia64_boot_param->initrd_size;
222
223                 printk(KERN_INFO "Initial ramdisk at: 0x%lx (%lu bytes)\n",
224                        initrd_start, ia64_boot_param->initrd_size);
225         }
226 #endif
227 }
228
229 static void __init
230 io_port_init (void)
231 {
232         extern unsigned long ia64_iobase;
233         unsigned long phys_iobase;
234
235         /*
236          *  Set `iobase' to the appropriate address in region 6 (uncached access range).
237          *
238          *  The EFI memory map is the "preferred" location to get the I/O port space base,
239          *  rather the relying on AR.KR0. This should become more clear in future SAL
240          *  specs. We'll fall back to getting it out of AR.KR0 if no appropriate entry is
241          *  found in the memory map.
242          */
243         phys_iobase = efi_get_iobase();
244         if (phys_iobase)
245                 /* set AR.KR0 since this is all we use it for anyway */
246                 ia64_set_kr(IA64_KR_IO_BASE, phys_iobase);
247         else {
248                 phys_iobase = ia64_get_kr(IA64_KR_IO_BASE);
249                 printk(KERN_INFO "No I/O port range found in EFI memory map, falling back "
250                        "to AR.KR0\n");
251                 printk(KERN_INFO "I/O port base = 0x%lx\n", phys_iobase);
252         }
253         ia64_iobase = (unsigned long) ioremap(phys_iobase, 0);
254
255         /* setup legacy IO port space */
256         io_space[0].mmio_base = ia64_iobase;
257         io_space[0].sparse = 1;
258         num_io_spaces = 1;
259 }
260
261 #ifdef CONFIG_SERIAL_8250_CONSOLE
262 static void __init
263 setup_serial_legacy (void)
264 {
265         struct uart_port port;
266         unsigned int i, iobase[] = {0x3f8, 0x2f8};
267
268         printk(KERN_INFO "Registering legacy COM ports for serial console\n");
269         memset(&port, 0, sizeof(port));
270         port.iotype = SERIAL_IO_PORT;
271         port.uartclk = BASE_BAUD * 16;
272         for (i = 0; i < ARRAY_SIZE(iobase); i++) {
273                 port.line = i;
274                 port.iobase = iobase[i];
275                 early_serial_setup(&port);
276         }
277 }
278 #endif
279
280 /**
281  * early_console_setup - setup debugging console
282  *
283  * Consoles started here require little enough setup that we can start using
284  * them very early in the boot process, either right after the machine
285  * vector initialization, or even before if the drivers can detect their hw.
286  *
287  * Returns non-zero if a console couldn't be setup.
288  */
289 static inline int __init
290 early_console_setup (void)
291 {
292 #ifdef CONFIG_SERIAL_SGI_L1_CONSOLE
293         {
294                 extern int sn_serial_console_early_setup(void);
295                 if(!sn_serial_console_early_setup())
296                         return 0;
297         }
298 #endif
299
300         return -1;
301 }
302
303 void __init
304 setup_arch (char **cmdline_p)
305 {
306         unw_init();
307
308         ia64_patch_vtop((u64) __start___vtop_patchlist, (u64) __end___vtop_patchlist);
309
310         *cmdline_p = __va(ia64_boot_param->command_line);
311         strlcpy(saved_command_line, *cmdline_p, COMMAND_LINE_SIZE);
312
313         efi_init();
314         io_port_init();
315
316 #ifdef CONFIG_IA64_GENERIC
317         machvec_init(acpi_get_sysname());
318 #endif
319
320 #ifdef CONFIG_SMP
321         /* If we register an early console, allow CPU 0 to printk */
322         if (!early_console_setup())
323                 cpu_set(smp_processor_id(), cpu_online_map);
324 #endif
325
326 #ifdef CONFIG_ACPI_BOOT
327         /* Initialize the ACPI boot-time table parser */
328         acpi_table_init();
329 # ifdef CONFIG_ACPI_NUMA
330         acpi_numa_init();
331 # endif
332 #else
333 # ifdef CONFIG_SMP
334         smp_build_cpu_map();    /* happens, e.g., with the Ski simulator */
335 # endif
336 #endif /* CONFIG_APCI_BOOT */
337
338         find_memory();
339
340         /* process SAL system table: */
341         ia64_sal_init(efi.sal_systab);
342
343 #ifdef CONFIG_SMP
344         cpu_physical_id(0) = hard_smp_processor_id();
345 #endif
346
347         cpu_init();     /* initialize the bootstrap CPU */
348
349 #ifdef CONFIG_ACPI_BOOT
350         acpi_boot_init();
351 #endif
352 #ifdef CONFIG_EFI_PCDP
353         efi_setup_pcdp_console(*cmdline_p);
354 #endif
355 #ifdef CONFIG_SERIAL_8250_CONSOLE
356         if (!efi.hcdp)
357                 setup_serial_legacy();
358 #endif
359
360 #ifdef CONFIG_VT
361         if (!conswitchp) {
362 # if defined(CONFIG_DUMMY_CONSOLE)
363                 conswitchp = &dummy_con;
364 # endif
365 # if defined(CONFIG_VGA_CONSOLE)
366                 /*
367                  * Non-legacy systems may route legacy VGA MMIO range to system
368                  * memory.  vga_con probes the MMIO hole, so memory looks like
369                  * a VGA device to it.  The EFI memory map can tell us if it's
370                  * memory so we can avoid this problem.
371                  */
372                 if (efi_mem_type(0xA0000) != EFI_CONVENTIONAL_MEMORY)
373                         conswitchp = &vga_con;
374 # endif
375         }
376 #endif
377
378         /* enable IA-64 Machine Check Abort Handling unless disabled */
379         if (!strstr(saved_command_line, "nomca"))
380                 ia64_mca_init();
381         
382         platform_setup(cmdline_p);
383         paging_init();
384 }
385
386 /*
387  * Display cpu info for all cpu's.
388  */
389 static int
390 show_cpuinfo (struct seq_file *m, void *v)
391 {
392 #ifdef CONFIG_SMP
393 #       define lpj      c->loops_per_jiffy
394 #       define cpunum   c->cpu
395 #else
396 #       define lpj      loops_per_jiffy
397 #       define cpunum   0
398 #endif
399         static struct {
400                 unsigned long mask;
401                 const char *feature_name;
402         } feature_bits[] = {
403                 { 1UL << 0, "branchlong" },
404                 { 1UL << 1, "spontaneous deferral"},
405                 { 1UL << 2, "16-byte atomic ops" }
406         };
407         char family[32], features[128], *cp, sep;
408         struct cpuinfo_ia64 *c = v;
409         unsigned long mask;
410         int i;
411
412         mask = c->features;
413
414         switch (c->family) {
415               case 0x07:        memcpy(family, "Itanium", 8); break;
416               case 0x1f:        memcpy(family, "Itanium 2", 10); break;
417               default:          sprintf(family, "%u", c->family); break;
418         }
419
420         /* build the feature string: */
421         memcpy(features, " standard", 10);
422         cp = features;
423         sep = 0;
424         for (i = 0; i < (int) ARRAY_SIZE(feature_bits); ++i) {
425                 if (mask & feature_bits[i].mask) {
426                         if (sep)
427                                 *cp++ = sep;
428                         sep = ',';
429                         *cp++ = ' ';
430                         strcpy(cp, feature_bits[i].feature_name);
431                         cp += strlen(feature_bits[i].feature_name);
432                         mask &= ~feature_bits[i].mask;
433                 }
434         }
435         if (mask) {
436                 /* print unknown features as a hex value: */
437                 if (sep)
438                         *cp++ = sep;
439                 sprintf(cp, " 0x%lx", mask);
440         }
441
442         seq_printf(m,
443                    "processor  : %d\n"
444                    "vendor     : %s\n"
445                    "arch       : IA-64\n"
446                    "family     : %s\n"
447                    "model      : %u\n"
448                    "revision   : %u\n"
449                    "archrev    : %u\n"
450                    "features   :%s\n"   /* don't change this---it _is_ right! */
451                    "cpu number : %lu\n"
452                    "cpu regs   : %u\n"
453                    "cpu MHz    : %lu.%06lu\n"
454                    "itc MHz    : %lu.%06lu\n"
455                    "BogoMIPS   : %lu.%02lu\n\n",
456                    cpunum, c->vendor, family, c->model, c->revision, c->archrev,
457                    features, c->ppn, c->number,
458                    c->proc_freq / 1000000, c->proc_freq % 1000000,
459                    c->itc_freq / 1000000, c->itc_freq % 1000000,
460                    lpj*HZ/500000, (lpj*HZ/5000) % 100);
461         return 0;
462 }
463
464 static void *
465 c_start (struct seq_file *m, loff_t *pos)
466 {
467 #ifdef CONFIG_SMP
468         while (*pos < NR_CPUS && !cpu_isset(*pos, cpu_online_map))
469                 ++*pos;
470 #endif
471         return *pos < NR_CPUS ? cpu_data(*pos) : NULL;
472 }
473
474 static void *
475 c_next (struct seq_file *m, void *v, loff_t *pos)
476 {
477         ++*pos;
478         return c_start(m, pos);
479 }
480
481 static void
482 c_stop (struct seq_file *m, void *v)
483 {
484 }
485
486 struct seq_operations cpuinfo_op = {
487         .start =        c_start,
488         .next =         c_next,
489         .stop =         c_stop,
490         .show =         show_cpuinfo
491 };
492
493 void
494 identify_cpu (struct cpuinfo_ia64 *c)
495 {
496         union {
497                 unsigned long bits[5];
498                 struct {
499                         /* id 0 & 1: */
500                         char vendor[16];
501
502                         /* id 2 */
503                         u64 ppn;                /* processor serial number */
504
505                         /* id 3: */
506                         unsigned number         :  8;
507                         unsigned revision       :  8;
508                         unsigned model          :  8;
509                         unsigned family         :  8;
510                         unsigned archrev        :  8;
511                         unsigned reserved       : 24;
512
513                         /* id 4: */
514                         u64 features;
515                 } field;
516         } cpuid;
517         pal_vm_info_1_u_t vm1;
518         pal_vm_info_2_u_t vm2;
519         pal_status_t status;
520         unsigned long impl_va_msb = 50, phys_addr_size = 44;    /* Itanium defaults */
521         int i;
522
523         for (i = 0; i < 5; ++i)
524                 cpuid.bits[i] = ia64_get_cpuid(i);
525
526         memcpy(c->vendor, cpuid.field.vendor, 16);
527 #ifdef CONFIG_SMP
528         c->cpu = smp_processor_id();
529 #endif
530         c->ppn = cpuid.field.ppn;
531         c->number = cpuid.field.number;
532         c->revision = cpuid.field.revision;
533         c->model = cpuid.field.model;
534         c->family = cpuid.field.family;
535         c->archrev = cpuid.field.archrev;
536         c->features = cpuid.field.features;
537
538         status = ia64_pal_vm_summary(&vm1, &vm2);
539         if (status == PAL_STATUS_SUCCESS) {
540                 impl_va_msb = vm2.pal_vm_info_2_s.impl_va_msb;
541                 phys_addr_size = vm1.pal_vm_info_1_s.phys_add_size;
542         }
543         c->unimpl_va_mask = ~((7L<<61) | ((1L << (impl_va_msb + 1)) - 1));
544         c->unimpl_pa_mask = ~((1L<<63) | ((1L << phys_addr_size) - 1));
545 }
546
547 void
548 setup_per_cpu_areas (void)
549 {
550         /* start_kernel() requires this... */
551 }
552
553 static void
554 get_max_cacheline_size (void)
555 {
556         unsigned long line_size, max = 1;
557         u64 l, levels, unique_caches;
558         pal_cache_config_info_t cci;
559         s64 status;
560
561         status = ia64_pal_cache_summary(&levels, &unique_caches);
562         if (status != 0) {
563                 printk(KERN_ERR "%s: ia64_pal_cache_summary() failed (status=%ld)\n",
564                        __FUNCTION__, status);
565                 max = SMP_CACHE_BYTES;
566                 goto out;
567         }
568
569         for (l = 0; l < levels; ++l) {
570                 status = ia64_pal_cache_config_info(l, /* cache_type (data_or_unified)= */ 2,
571                                                     &cci);
572                 if (status != 0) {
573                         printk(KERN_ERR
574                                "%s: ia64_pal_cache_config_info(l=%lu) failed (status=%ld)\n",
575                                __FUNCTION__, l, status);
576                         max = SMP_CACHE_BYTES;
577                 }
578                 line_size = 1 << cci.pcci_line_size;
579                 if (line_size > max)
580                         max = line_size;
581         }
582   out:
583         if (max > ia64_max_cacheline_size)
584                 ia64_max_cacheline_size = max;
585 }
586
587 /*
588  * cpu_init() initializes state that is per-CPU.  This function acts
589  * as a 'CPU state barrier', nothing should get across.
590  */
591 void
592 cpu_init (void)
593 {
594         extern void __devinit ia64_mmu_init (void *);
595         unsigned long num_phys_stacked;
596         pal_vm_info_2_u_t vmi;
597         unsigned int max_ctx;
598         struct cpuinfo_ia64 *cpu_info;
599         void *cpu_data;
600
601         cpu_data = per_cpu_init();
602
603         get_max_cacheline_size();
604
605         /*
606          * We can't pass "local_cpu_data" to identify_cpu() because we haven't called
607          * ia64_mmu_init() yet.  And we can't call ia64_mmu_init() first because it
608          * depends on the data returned by identify_cpu().  We break the dependency by
609          * accessing cpu_data() through the canonical per-CPU address.
610          */
611         cpu_info = cpu_data + ((char *) &__ia64_per_cpu_var(cpu_info) - __per_cpu_start);
612         identify_cpu(cpu_info);
613
614 #ifdef CONFIG_MCKINLEY
615         {
616 #               define FEATURE_SET 16
617                 struct ia64_pal_retval iprv;
618
619                 if (cpu_info->family == 0x1f) {
620                         PAL_CALL_PHYS(iprv, PAL_PROC_GET_FEATURES, 0, FEATURE_SET, 0);
621                         if ((iprv.status == 0) && (iprv.v0 & 0x80) && (iprv.v2 & 0x80))
622                                 PAL_CALL_PHYS(iprv, PAL_PROC_SET_FEATURES,
623                                               (iprv.v1 | 0x80), FEATURE_SET, 0);
624                 }
625         }
626 #endif
627
628         /* Clear the stack memory reserved for pt_regs: */
629         memset(ia64_task_regs(current), 0, sizeof(struct pt_regs));
630
631         ia64_set_kr(IA64_KR_FPU_OWNER, 0);
632
633         /*
634          * Initialize default control register to defer all speculative faults.  The
635          * kernel MUST NOT depend on a particular setting of these bits (in other words,
636          * the kernel must have recovery code for all speculative accesses).  Turn on
637          * dcr.lc as per recommendation by the architecture team.  Most IA-32 apps
638          * shouldn't be affected by this (moral: keep your ia32 locks aligned and you'll
639          * be fine).
640          */
641         ia64_setreg(_IA64_REG_CR_DCR,  (  IA64_DCR_DP | IA64_DCR_DK | IA64_DCR_DX | IA64_DCR_DR
642                                         | IA64_DCR_DA | IA64_DCR_DD | IA64_DCR_LC));
643         atomic_inc(&init_mm.mm_count);
644         current->active_mm = &init_mm;
645         if (current->mm)
646                 BUG();
647
648         ia64_mmu_init(ia64_imva(cpu_data));
649
650 #ifdef CONFIG_IA32_SUPPORT
651         ia32_cpu_init();
652 #endif
653
654         /* Clear ITC to eliminiate sched_clock() overflows in human time.  */
655         ia64_set_itc(0);
656
657         /* disable all local interrupt sources: */
658         ia64_set_itv(1 << 16);
659         ia64_set_lrr0(1 << 16);
660         ia64_set_lrr1(1 << 16);
661         ia64_setreg(_IA64_REG_CR_PMV, 1 << 16);
662         ia64_setreg(_IA64_REG_CR_CMCV, 1 << 16);
663
664         /* clear TPR & XTP to enable all interrupt classes: */
665         ia64_setreg(_IA64_REG_CR_TPR, 0);
666 #ifdef CONFIG_SMP
667         normal_xtp();
668 #endif
669
670         /* set ia64_ctx.max_rid to the maximum RID that is supported by all CPUs: */
671         if (ia64_pal_vm_summary(NULL, &vmi) == 0)
672                 max_ctx = (1U << (vmi.pal_vm_info_2_s.rid_size - 3)) - 1;
673         else {
674                 printk(KERN_WARNING "cpu_init: PAL VM summary failed, assuming 18 RID bits\n");
675                 max_ctx = (1U << 15) - 1;       /* use architected minimum */
676         }
677         while (max_ctx < ia64_ctx.max_ctx) {
678                 unsigned int old = ia64_ctx.max_ctx;
679                 if (cmpxchg(&ia64_ctx.max_ctx, old, max_ctx) == old)
680                         break;
681         }
682
683         if (ia64_pal_rse_info(&num_phys_stacked, NULL) != 0) {
684                 printk(KERN_WARNING "cpu_init: PAL RSE info failed; assuming 96 physical "
685                        "stacked regs\n");
686                 num_phys_stacked = 96;
687         }
688         /* size of physical stacked register partition plus 8 bytes: */
689         __get_cpu_var(ia64_phys_stacked_size_p8) = num_phys_stacked*8 + 8;
690         platform_cpu_init();
691 }
692
693 void
694 check_bugs (void)
695 {
696         ia64_patch_mckinley_e9((unsigned long) __start___mckinley_e9_bundles,
697                                (unsigned long) __end___mckinley_e9_bundles);
698 }