ftp://ftp.kernel.org/pub/linux/kernel/v2.6/linux-2.6.6.tar.bz2
[linux-2.6.git] / arch / ppc / mm / 44x_mmu.c
1 /*
2  * Modifications by Matt Porter (mporter@mvista.com) to support
3  * PPC44x Book E processors.
4  *
5  * This file contains the routines for initializing the MMU
6  * on the 4xx series of chips.
7  *  -- paulus
8  *
9  *  Derived from arch/ppc/mm/init.c:
10  *    Copyright (C) 1995-1996 Gary Thomas (gdt@linuxppc.org)
11  *
12  *  Modifications by Paul Mackerras (PowerMac) (paulus@cs.anu.edu.au)
13  *  and Cort Dougan (PReP) (cort@cs.nmt.edu)
14  *    Copyright (C) 1996 Paul Mackerras
15  *  Amiga/APUS changes by Jesper Skov (jskov@cygnus.co.uk).
16  *
17  *  Derived from "arch/i386/mm/init.c"
18  *    Copyright (C) 1991, 1992, 1993, 1994  Linus Torvalds
19  *
20  *  This program is free software; you can redistribute it and/or
21  *  modify it under the terms of the GNU General Public License
22  *  as published by the Free Software Foundation; either version
23  *  2 of the License, or (at your option) any later version.
24  *
25  */
26
27 #include <linux/config.h>
28 #include <linux/signal.h>
29 #include <linux/sched.h>
30 #include <linux/kernel.h>
31 #include <linux/errno.h>
32 #include <linux/string.h>
33 #include <linux/types.h>
34 #include <linux/ptrace.h>
35 #include <linux/mman.h>
36 #include <linux/mm.h>
37 #include <linux/swap.h>
38 #include <linux/stddef.h>
39 #include <linux/vmalloc.h>
40 #include <linux/init.h>
41 #include <linux/delay.h>
42 #include <linux/bootmem.h>
43 #include <linux/highmem.h>
44
45 #include <asm/pgalloc.h>
46 #include <asm/prom.h>
47 #include <asm/io.h>
48 #include <asm/mmu_context.h>
49 #include <asm/pgtable.h>
50 #include <asm/mmu.h>
51 #include <asm/uaccess.h>
52 #include <asm/smp.h>
53 #include <asm/bootx.h>
54 #include <asm/machdep.h>
55 #include <asm/setup.h>
56
57 #include "mmu_decl.h"
58 #include "mem_pieces.h"
59
60 extern char etext[], _stext[];
61 extern struct mem_pieces phys_avail;
62
63 /* Used by the 44x TLB replacement exception handler.
64  * Just needed it declared someplace.
65  */
66 unsigned int tlb_44x_index = 0;
67 unsigned int tlb_44x_hwater = 62;
68
69 /*
70  * "Pins" a 256MB TLB entry in AS0 for kernel lowmem
71  */
72 static void __init
73 ppc44x_pin_tlb(int slot, unsigned int virt, unsigned int phys)
74 {
75         unsigned long attrib;
76
77         __asm__ __volatile__("\
78         clrrwi  %2,%2,10\n\
79         ori     %2,%2,%4\n\
80         clrrwi  %1,%1,10\n\
81         li      %0,0\n\
82         ori     %0,%0,%5\n\
83         tlbwe   %2,%3,%6\n\
84         tlbwe   %1,%3,%7\n\
85         tlbwe   %0,%3,%8"
86         :
87         : "r" (attrib), "r" (phys), "r" (virt), "r" (slot),
88           "i" (PPC44x_TLB_VALID | PPC44x_TLB_256M),
89           "i" (PPC44x_TLB_SW | PPC44x_TLB_SR | PPC44x_TLB_SX | PPC44x_TLB_G),
90           "i" (PPC44x_TLB_PAGEID),
91           "i" (PPC44x_TLB_XLAT),
92           "i" (PPC44x_TLB_ATTRIB));
93 }
94
95 /*
96  * Configure PPC44x TLB for AS0 exception processing.
97  */
98 static void __init
99 ppc44x_tlb_config(void)
100 {
101         unsigned int pinned_tlbs = 1;
102         int i;
103
104         /*
105          * If lowmem is not on a pin tlb entry size boundary,
106          * then reserve the last page of system memory. This
107          * eliminates the possibility of a speculative dcache
108          * fetch past the end of system memory that would
109          * result in a machine check exception.
110          */
111         if (total_lowmem | (PPC44x_PIN_SIZE - 1))
112                 mem_pieces_remove(&phys_avail, total_lowmem - PAGE_SIZE, PAGE_SIZE, 1);
113
114         /* Determine number of entries necessary to cover lowmem */
115         pinned_tlbs = (unsigned int)
116                 (_ALIGN(total_lowmem, PPC44x_PIN_SIZE) >> PPC44x_PIN_SHIFT);
117
118         /* Write upper watermark to save location */
119         tlb_44x_hwater = PPC44x_LOW_SLOT - pinned_tlbs;
120
121         /* If necessary, set additional pinned TLBs */
122         if (pinned_tlbs > 1)
123                 for (i = (PPC44x_LOW_SLOT-(pinned_tlbs-1)); i < PPC44x_LOW_SLOT; i++) {
124                         unsigned int phys_addr = (PPC44x_LOW_SLOT-i) * PPC44x_PIN_SIZE;
125                         ppc44x_pin_tlb(i, phys_addr+PAGE_OFFSET, phys_addr);
126                 }
127 }
128
129 /*
130  * MMU_init_hw does the chip-specific initialization of the MMU hardware.
131  */
132 void __init MMU_init_hw(void)
133 {
134         flush_instruction_cache();
135
136         ppc44x_tlb_config();
137 }
138
139 /* TODO: Add large page lowmem mapping support */
140 unsigned long __init mmu_mapin_ram(void)
141 {
142         unsigned long v, s, f = _PAGE_GUARDED;
143         phys_addr_t p;
144
145         v = KERNELBASE;
146         p = PPC_MEMSTART;
147
148         for (s = 0; s < total_lowmem; s += PAGE_SIZE) {
149                 if ((char *) v >= _stext && (char *) v < etext)
150                         f |= _PAGE_RAM_TEXT;
151                 else
152                         f |= _PAGE_RAM;
153                 map_page(v, p, f);
154                 v += PAGE_SIZE;
155                 p += PAGE_SIZE;
156         }
157
158         if (ppc_md.progress)
159                 ppc_md.progress("MMU:mmu_mapin_ram done", 0x401);
160
161         return s;
162 }