ftp://ftp.kernel.org/pub/linux/kernel/v2.6/linux-2.6.6.tar.bz2
[linux-2.6.git] / arch / ppc / platforms / 4xx / cpci405.c
1 /*
2  * arch/ppc/platforms/cpci405.c
3  *
4  * Board setup routines for the esd CPCI-405 cPCI Board.
5  *
6  * Author: Stefan Roese
7  *         stefan.roese@esd-electronics.com
8  *
9  * Copyright 2001 esd electronic system design - hannover germany
10  *
11  * This program is free software; you can redistribute  it and/or modify it
12  * under  the terms of  the GNU General  Public License as published by the
13  * Free Software Foundation;  either version 2 of the  License, or (at your
14  * option) any later version.
15  *
16  */
17
18 #include <linux/config.h>
19 #include <linux/init.h>
20 #include <linux/pci.h>
21 #include <asm/system.h>
22 #include <asm/pci-bridge.h>
23 #include <asm/machdep.h>
24 #include <asm/todc.h>
25
26 void *cpci405_nvram;
27
28 /*
29  * Some IRQs unique to CPCI-405.
30  */
31 int __init
32 ppc405_map_irq(struct pci_dev *dev, unsigned char idsel, unsigned char pin)
33 {
34         static char pci_irq_table[][4] =
35         /*
36          *      PCI IDSEL/INTPIN->INTLINE
37          *      A       B       C       D
38          */
39         {
40                 {28,    28,     28,     28},    /* IDSEL 15 - cPCI slot 8 */
41                 {29,    29,     29,     29},    /* IDSEL 16 - cPCI slot 7 */
42                 {30,    30,     30,     30},    /* IDSEL 17 - cPCI slot 6 */
43                 {27,    27,     27,     27},    /* IDSEL 18 - cPCI slot 5 */
44                 {28,    28,     28,     28},    /* IDSEL 19 - cPCI slot 4 */
45                 {29,    29,     29,     29},    /* IDSEL 20 - cPCI slot 3 */
46                 {30,    30,     30,     30},    /* IDSEL 21 - cPCI slot 2 */
47         };
48         const long min_idsel = 15, max_idsel = 21, irqs_per_slot = 4;
49         return PCI_IRQ_TABLE_LOOKUP;
50 };
51
52 void __init
53 cpci405_setup_arch(void)
54 {
55         ppc4xx_setup_arch();
56         TODC_INIT(TODC_TYPE_MK48T35, cpci405_nvram, cpci405_nvram, cpci405_nvram, 8);
57 }
58
59 void __init
60 cpci405_map_io(void)
61 {
62         ppc4xx_map_io();
63         cpci405_nvram = ioremap(CPCI405_NVRAM_PADDR, CPCI405_NVRAM_SIZE);
64 }
65
66 void __init
67 platform_init(unsigned long r3, unsigned long r4, unsigned long r5,
68               unsigned long r6, unsigned long r7)
69 {
70         ppc4xx_init(r3, r4, r5, r6, r7);
71
72         ppc_md.setup_arch = cpci405_setup_arch;
73         ppc_md.setup_io_mappings = cpci405_map_io;
74
75         ppc_md.time_init = todc_time_init;
76         ppc_md.set_rtc_time = todc_set_rtc_time;
77         ppc_md.get_rtc_time = todc_get_rtc_time;
78         ppc_md.nvram_read_val = todc_direct_read_val;
79         ppc_md.nvram_write_val = todc_direct_write_val;
80 }