vserver 1.9.3
[linux-2.6.git] / arch / ppc / platforms / pmac_feature.c
1 /*
2  *  arch/ppc/platforms/pmac_feature.c
3  *
4  *  Copyright (C) 1996-2001 Paul Mackerras (paulus@cs.anu.edu.au)
5  *                          Ben. Herrenschmidt (benh@kernel.crashing.org)
6  *
7  *  This program is free software; you can redistribute it and/or
8  *  modify it under the terms of the GNU General Public License
9  *  as published by the Free Software Foundation; either version
10  *  2 of the License, or (at your option) any later version.
11  *
12  *  TODO:
13  *
14  *   - Replace mdelay with some schedule loop if possible
15  *   - Shorten some obfuscated delays on some routines (like modem
16  *     power)
17  *   - Refcount some clocks (see darwin)
18  *   - Split split split...
19  *
20  */
21 #include <linux/config.h>
22 #include <linux/types.h>
23 #include <linux/init.h>
24 #include <linux/delay.h>
25 #include <linux/kernel.h>
26 #include <linux/sched.h>
27 #include <linux/spinlock.h>
28 #include <linux/adb.h>
29 #include <linux/pmu.h>
30 #include <linux/ioport.h>
31 #include <linux/pci.h>
32 #include <asm/sections.h>
33 #include <asm/errno.h>
34 #include <asm/ohare.h>
35 #include <asm/heathrow.h>
36 #include <asm/keylargo.h>
37 #include <asm/uninorth.h>
38 #include <asm/io.h>
39 #include <asm/prom.h>
40 #include <asm/machdep.h>
41 #include <asm/pmac_feature.h>
42 #include <asm/dbdma.h>
43 #include <asm/pci-bridge.h>
44 #include <asm/pmac_low_i2c.h>
45
46 #undef DEBUG_FEATURE
47
48 #ifdef DEBUG_FEATURE
49 #define DBG(fmt,...) printk(KERN_DEBUG fmt)
50 #else
51 #define DBG(fmt,...)
52 #endif
53
54 #ifdef CONFIG_6xx
55 extern int powersave_lowspeed;
56 #endif
57
58 extern int powersave_nap;
59 extern struct pci_dev *k2_skiplist[2];
60
61
62 /*
63  * We use a single global lock to protect accesses. Each driver has
64  * to take care of its own locking
65  */
66 static spinlock_t feature_lock  __pmacdata = SPIN_LOCK_UNLOCKED;
67
68 #define LOCK(flags)     spin_lock_irqsave(&feature_lock, flags);
69 #define UNLOCK(flags)   spin_unlock_irqrestore(&feature_lock, flags);
70
71
72 /*
73  * Instance of some macio stuffs
74  */
75 struct macio_chip macio_chips[MAX_MACIO_CHIPS]  __pmacdata;
76
77 struct macio_chip* __pmac
78 macio_find(struct device_node* child, int type)
79 {
80         while(child) {
81                 int     i;
82
83                 for (i=0; i < MAX_MACIO_CHIPS && macio_chips[i].of_node; i++)
84                         if (child == macio_chips[i].of_node &&
85                             (!type || macio_chips[i].type == type))
86                                 return &macio_chips[i];
87                 child = child->parent;
88         }
89         return NULL;
90 }
91
92 static const char* macio_names[] __pmacdata =
93 {
94         "Unknown",
95         "Grand Central",
96         "OHare",
97         "OHareII",
98         "Heathrow",
99         "Gatwick",
100         "Paddington",
101         "Keylargo",
102         "Pangea",
103         "Intrepid",
104         "K2"
105 };
106
107
108
109 /*
110  * Uninorth reg. access. Note that Uni-N regs are big endian
111  */
112
113 #define UN_REG(r)       (uninorth_base + ((r) >> 2))
114 #define UN_IN(r)        (in_be32(UN_REG(r)))
115 #define UN_OUT(r,v)     (out_be32(UN_REG(r), (v)))
116 #define UN_BIS(r,v)     (UN_OUT((r), UN_IN(r) | (v)))
117 #define UN_BIC(r,v)     (UN_OUT((r), UN_IN(r) & ~(v)))
118
119 static struct device_node* uninorth_node __pmacdata;
120 static u32* uninorth_base __pmacdata;
121 static u32 uninorth_rev __pmacdata;
122 static int uninorth_u3 __pmacdata;
123 static void *u3_ht;
124
125 /*
126  * For each motherboard family, we have a table of functions pointers
127  * that handle the various features.
128  */
129
130 typedef long (*feature_call)(struct device_node* node, long param, long value);
131
132 struct feature_table_entry {
133         unsigned int    selector;
134         feature_call    function;
135 };
136
137 struct pmac_mb_def
138 {
139         const char*                     model_string;
140         const char*                     model_name;
141         int                             model_id;
142         struct feature_table_entry*     features;
143         unsigned long                   board_flags;
144 };
145 static struct pmac_mb_def pmac_mb __pmacdata;
146
147 /*
148  * Here are the chip specific feature functions
149  */
150
151 static inline int __pmac
152 simple_feature_tweak(struct device_node* node, int type, int reg, u32 mask, int value)
153 {
154         struct macio_chip*      macio;
155         unsigned long           flags;
156
157         macio = macio_find(node, type);
158         if (!macio)
159                 return -ENODEV;
160         LOCK(flags);
161         if (value)
162                 MACIO_BIS(reg, mask);
163         else
164                 MACIO_BIC(reg, mask);
165         (void)MACIO_IN32(reg);
166         UNLOCK(flags);
167
168         return 0;
169 }
170
171 #ifndef CONFIG_POWER4
172
173 static long __pmac
174 ohare_htw_scc_enable(struct device_node* node, long param, long value)
175 {
176         struct macio_chip*      macio;
177         unsigned long           chan_mask;
178         unsigned long           fcr;
179         unsigned long           flags;
180         int                     htw, trans;
181         unsigned long           rmask;
182
183         macio = macio_find(node, 0);
184         if (!macio)
185                 return -ENODEV;
186         if (!strcmp(node->name, "ch-a"))
187                 chan_mask = MACIO_FLAG_SCCA_ON;
188         else if (!strcmp(node->name, "ch-b"))
189                 chan_mask = MACIO_FLAG_SCCB_ON;
190         else
191                 return -ENODEV;
192
193         htw = (macio->type == macio_heathrow || macio->type == macio_paddington
194                 || macio->type == macio_gatwick);
195         /* On these machines, the HRW_SCC_TRANS_EN_N bit mustn't be touched */
196         trans = (pmac_mb.model_id != PMAC_TYPE_YOSEMITE &&
197                  pmac_mb.model_id != PMAC_TYPE_YIKES);
198         if (value) {
199 #ifdef CONFIG_ADB_PMU
200                 if ((param & 0xfff) == PMAC_SCC_IRDA)
201                         pmu_enable_irled(1);
202 #endif /* CONFIG_ADB_PMU */
203                 LOCK(flags);
204                 fcr = MACIO_IN32(OHARE_FCR);
205                 /* Check if scc cell need enabling */
206                 if (!(fcr & OH_SCC_ENABLE)) {
207                         fcr |= OH_SCC_ENABLE;
208                         if (htw) {
209                                 /* Side effect: this will also power up the
210                                  * modem, but it's too messy to figure out on which
211                                  * ports this controls the tranceiver and on which
212                                  * it controls the modem
213                                  */
214                                 if (trans)
215                                         fcr &= ~HRW_SCC_TRANS_EN_N;
216                                 MACIO_OUT32(OHARE_FCR, fcr);
217                                 fcr |= (rmask = HRW_RESET_SCC);
218                                 MACIO_OUT32(OHARE_FCR, fcr);
219                         } else {
220                                 fcr |= (rmask = OH_SCC_RESET);
221                                 MACIO_OUT32(OHARE_FCR, fcr);
222                         }
223                         UNLOCK(flags);
224                         (void)MACIO_IN32(OHARE_FCR);
225                         mdelay(15);
226                         LOCK(flags);
227                         fcr &= ~rmask;
228                         MACIO_OUT32(OHARE_FCR, fcr);
229                 }
230                 if (chan_mask & MACIO_FLAG_SCCA_ON)
231                         fcr |= OH_SCCA_IO;
232                 if (chan_mask & MACIO_FLAG_SCCB_ON)
233                         fcr |= OH_SCCB_IO;
234                 MACIO_OUT32(OHARE_FCR, fcr);
235                 macio->flags |= chan_mask;
236                 UNLOCK(flags);
237                 if (param & PMAC_SCC_FLAG_XMON)
238                         macio->flags |= MACIO_FLAG_SCC_LOCKED;
239         } else {
240                 if (macio->flags & MACIO_FLAG_SCC_LOCKED)
241                         return -EPERM;
242                 LOCK(flags);
243                 fcr = MACIO_IN32(OHARE_FCR);
244                 if (chan_mask & MACIO_FLAG_SCCA_ON)
245                         fcr &= ~OH_SCCA_IO;
246                 if (chan_mask & MACIO_FLAG_SCCB_ON)
247                         fcr &= ~OH_SCCB_IO;
248                 MACIO_OUT32(OHARE_FCR, fcr);
249                 if ((fcr & (OH_SCCA_IO | OH_SCCB_IO)) == 0) {
250                         fcr &= ~OH_SCC_ENABLE;
251                         if (htw && trans)
252                                 fcr |= HRW_SCC_TRANS_EN_N;
253                         MACIO_OUT32(OHARE_FCR, fcr);
254                 }
255                 macio->flags &= ~(chan_mask);
256                 UNLOCK(flags);
257                 mdelay(10);
258 #ifdef CONFIG_ADB_PMU
259                 if ((param & 0xfff) == PMAC_SCC_IRDA)
260                         pmu_enable_irled(0);
261 #endif /* CONFIG_ADB_PMU */
262         }
263         return 0;
264 }
265
266 static long __pmac
267 ohare_floppy_enable(struct device_node* node, long param, long value)
268 {
269         return simple_feature_tweak(node, macio_ohare,
270                 OHARE_FCR, OH_FLOPPY_ENABLE, value);
271 }
272
273 static long __pmac
274 ohare_mesh_enable(struct device_node* node, long param, long value)
275 {
276         return simple_feature_tweak(node, macio_ohare,
277                 OHARE_FCR, OH_MESH_ENABLE, value);
278 }
279
280 static long __pmac
281 ohare_ide_enable(struct device_node* node, long param, long value)
282 {
283         switch(param) {
284             case 0:
285                 /* For some reason, setting the bit in set_initial_features()
286                  * doesn't stick. I'm still investigating... --BenH.
287                  */
288                 if (value)
289                         simple_feature_tweak(node, macio_ohare,
290                                 OHARE_FCR, OH_IOBUS_ENABLE, 1);
291                 return simple_feature_tweak(node, macio_ohare,
292                         OHARE_FCR, OH_IDE0_ENABLE, value);
293             case 1:
294                 return simple_feature_tweak(node, macio_ohare,
295                         OHARE_FCR, OH_BAY_IDE_ENABLE, value);
296             default:
297                 return -ENODEV;
298         }
299 }
300
301 static long __pmac
302 ohare_ide_reset(struct device_node* node, long param, long value)
303 {
304         switch(param) {
305             case 0:
306                 return simple_feature_tweak(node, macio_ohare,
307                         OHARE_FCR, OH_IDE0_RESET_N, !value);
308             case 1:
309                 return simple_feature_tweak(node, macio_ohare,
310                         OHARE_FCR, OH_IDE1_RESET_N, !value);
311             default:
312                 return -ENODEV;
313         }
314 }
315
316 static long __pmac
317 ohare_sleep_state(struct device_node* node, long param, long value)
318 {
319         struct macio_chip*      macio = &macio_chips[0];
320
321         if ((pmac_mb.board_flags & PMAC_MB_CAN_SLEEP) == 0)
322                 return -EPERM;
323         if (value == 1) {
324                 MACIO_BIC(OHARE_FCR, OH_IOBUS_ENABLE);
325         } else if (value == 0) {
326                 MACIO_BIS(OHARE_FCR, OH_IOBUS_ENABLE);
327         }
328
329         return 0;
330 }
331
332 static long __pmac
333 heathrow_modem_enable(struct device_node* node, long param, long value)
334 {
335         struct macio_chip*      macio;
336         u8                      gpio;
337         unsigned long           flags;
338
339         macio = macio_find(node, macio_unknown);
340         if (!macio)
341                 return -ENODEV;
342         gpio = MACIO_IN8(HRW_GPIO_MODEM_RESET) & ~1;
343         if (!value) {
344                 LOCK(flags);
345                 MACIO_OUT8(HRW_GPIO_MODEM_RESET, gpio);
346                 UNLOCK(flags);
347                 (void)MACIO_IN8(HRW_GPIO_MODEM_RESET);
348                 mdelay(250);
349         }
350         if (pmac_mb.model_id != PMAC_TYPE_YOSEMITE &&
351             pmac_mb.model_id != PMAC_TYPE_YIKES) {
352                 LOCK(flags);
353                 if (value)
354                         MACIO_BIC(HEATHROW_FCR, HRW_SCC_TRANS_EN_N);
355                 else
356                         MACIO_BIS(HEATHROW_FCR, HRW_SCC_TRANS_EN_N);
357                 UNLOCK(flags);
358                 (void)MACIO_IN32(HEATHROW_FCR);
359                 mdelay(250);
360         }
361         if (value) {
362                 LOCK(flags);
363                 MACIO_OUT8(HRW_GPIO_MODEM_RESET, gpio | 1);
364                 (void)MACIO_IN8(HRW_GPIO_MODEM_RESET);
365                 UNLOCK(flags); mdelay(250); LOCK(flags);
366                 MACIO_OUT8(HRW_GPIO_MODEM_RESET, gpio);
367                 (void)MACIO_IN8(HRW_GPIO_MODEM_RESET);
368                 UNLOCK(flags); mdelay(250); LOCK(flags);
369                 MACIO_OUT8(HRW_GPIO_MODEM_RESET, gpio | 1);
370                 (void)MACIO_IN8(HRW_GPIO_MODEM_RESET);
371                 UNLOCK(flags); mdelay(250);
372         }
373         return 0;
374 }
375
376 static long __pmac
377 heathrow_floppy_enable(struct device_node* node, long param, long value)
378 {
379         return simple_feature_tweak(node, macio_unknown,
380                 HEATHROW_FCR,
381                 HRW_SWIM_ENABLE|HRW_BAY_FLOPPY_ENABLE,
382                 value);
383 }
384
385 static long __pmac
386 heathrow_mesh_enable(struct device_node* node, long param, long value)
387 {
388         struct macio_chip*      macio;
389         unsigned long           flags;
390
391         macio = macio_find(node, macio_unknown);
392         if (!macio)
393                 return -ENODEV;
394         LOCK(flags);
395         /* Set clear mesh cell enable */
396         if (value)
397                 MACIO_BIS(HEATHROW_FCR, HRW_MESH_ENABLE);
398         else
399                 MACIO_BIC(HEATHROW_FCR, HRW_MESH_ENABLE);
400         (void)MACIO_IN32(HEATHROW_FCR);
401         udelay(10);
402         /* Set/Clear termination power */
403         if (value)
404                 MACIO_BIC(HEATHROW_MBCR, 0x04000000);
405         else
406                 MACIO_BIS(HEATHROW_MBCR, 0x04000000);
407         (void)MACIO_IN32(HEATHROW_MBCR);
408         udelay(10);
409         UNLOCK(flags);
410
411         return 0;
412 }
413
414 static long __pmac
415 heathrow_ide_enable(struct device_node* node, long param, long value)
416 {
417         switch(param) {
418             case 0:
419                 return simple_feature_tweak(node, macio_unknown,
420                         HEATHROW_FCR, HRW_IDE0_ENABLE, value);
421             case 1:
422                 return simple_feature_tweak(node, macio_unknown,
423                         HEATHROW_FCR, HRW_BAY_IDE_ENABLE, value);
424             default:
425                 return -ENODEV;
426         }
427 }
428
429 static long __pmac
430 heathrow_ide_reset(struct device_node* node, long param, long value)
431 {
432         switch(param) {
433             case 0:
434                 return simple_feature_tweak(node, macio_unknown,
435                         HEATHROW_FCR, HRW_IDE0_RESET_N, !value);
436             case 1:
437                 return simple_feature_tweak(node, macio_unknown,
438                         HEATHROW_FCR, HRW_IDE1_RESET_N, !value);
439             default:
440                 return -ENODEV;
441         }
442 }
443
444 static long __pmac
445 heathrow_bmac_enable(struct device_node* node, long param, long value)
446 {
447         struct macio_chip*      macio;
448         unsigned long           flags;
449
450         macio = macio_find(node, 0);
451         if (!macio)
452                 return -ENODEV;
453         if (value) {
454                 LOCK(flags);
455                 MACIO_BIS(HEATHROW_FCR, HRW_BMAC_IO_ENABLE);
456                 MACIO_BIS(HEATHROW_FCR, HRW_BMAC_RESET);
457                 UNLOCK(flags);
458                 (void)MACIO_IN32(HEATHROW_FCR);
459                 mdelay(10);
460                 LOCK(flags);
461                 MACIO_BIC(HEATHROW_FCR, HRW_BMAC_RESET);
462                 UNLOCK(flags);
463                 (void)MACIO_IN32(HEATHROW_FCR);
464                 mdelay(10);
465         } else {
466                 LOCK(flags);
467                 MACIO_BIC(HEATHROW_FCR, HRW_BMAC_IO_ENABLE);
468                 UNLOCK(flags);
469         }
470         return 0;
471 }
472
473 static long __pmac
474 heathrow_sound_enable(struct device_node* node, long param, long value)
475 {
476         struct macio_chip*      macio;
477         unsigned long           flags;
478
479         /* B&W G3 and Yikes don't support that properly (the
480          * sound appear to never come back after beeing shut down).
481          */
482         if (pmac_mb.model_id == PMAC_TYPE_YOSEMITE ||
483             pmac_mb.model_id == PMAC_TYPE_YIKES)
484                 return 0;
485
486         macio = macio_find(node, 0);
487         if (!macio)
488                 return -ENODEV;
489         if (value) {
490                 LOCK(flags);
491                 MACIO_BIS(HEATHROW_FCR, HRW_SOUND_CLK_ENABLE);
492                 MACIO_BIC(HEATHROW_FCR, HRW_SOUND_POWER_N);
493                 UNLOCK(flags);
494                 (void)MACIO_IN32(HEATHROW_FCR);
495         } else {
496                 LOCK(flags);
497                 MACIO_BIS(HEATHROW_FCR, HRW_SOUND_POWER_N);
498                 MACIO_BIC(HEATHROW_FCR, HRW_SOUND_CLK_ENABLE);
499                 UNLOCK(flags);
500         }
501         return 0;
502 }
503
504 static u32 save_fcr[6] __pmacdata;
505 static u32 save_mbcr __pmacdata;
506 static u32 save_gpio_levels[2] __pmacdata;
507 static u8 save_gpio_extint[KEYLARGO_GPIO_EXTINT_CNT] __pmacdata;
508 static u8 save_gpio_normal[KEYLARGO_GPIO_CNT] __pmacdata;
509 static u32 save_unin_clock_ctl __pmacdata;
510 static struct dbdma_regs save_dbdma[13] __pmacdata;
511 static struct dbdma_regs save_alt_dbdma[13] __pmacdata;
512
513 static void __pmac
514 dbdma_save(struct macio_chip* macio, struct dbdma_regs* save)
515 {
516         int i;
517
518         /* Save state & config of DBDMA channels */
519         for (i=0; i<13; i++) {
520                 volatile struct dbdma_regs* chan = (volatile struct dbdma_regs*)
521                         (macio->base + ((0x8000+i*0x100)>>2));
522                 save[i].cmdptr_hi = in_le32(&chan->cmdptr_hi);
523                 save[i].cmdptr = in_le32(&chan->cmdptr);
524                 save[i].intr_sel = in_le32(&chan->intr_sel);
525                 save[i].br_sel = in_le32(&chan->br_sel);
526                 save[i].wait_sel = in_le32(&chan->wait_sel);
527         }
528 }
529
530 static void __pmac
531 dbdma_restore(struct macio_chip* macio, struct dbdma_regs* save)
532 {
533         int i;
534
535         /* Save state & config of DBDMA channels */
536         for (i=0; i<13; i++) {
537                 volatile struct dbdma_regs* chan = (volatile struct dbdma_regs*)
538                         (macio->base + ((0x8000+i*0x100)>>2));
539                 out_le32(&chan->control, (ACTIVE|DEAD|WAKE|FLUSH|PAUSE|RUN)<<16);
540                 while (in_le32(&chan->status) & ACTIVE)
541                         mb();
542                 out_le32(&chan->cmdptr_hi, save[i].cmdptr_hi);
543                 out_le32(&chan->cmdptr, save[i].cmdptr);
544                 out_le32(&chan->intr_sel, save[i].intr_sel);
545                 out_le32(&chan->br_sel, save[i].br_sel);
546                 out_le32(&chan->wait_sel, save[i].wait_sel);
547         }
548 }
549
550 static void __pmac
551 heathrow_sleep(struct macio_chip* macio, int secondary)
552 {
553         if (secondary) {
554                 dbdma_save(macio, save_alt_dbdma);
555                 save_fcr[2] = MACIO_IN32(0x38);
556                 save_fcr[3] = MACIO_IN32(0x3c);
557         } else {
558                 dbdma_save(macio, save_dbdma);
559                 save_fcr[0] = MACIO_IN32(0x38);
560                 save_fcr[1] = MACIO_IN32(0x3c);
561                 save_mbcr = MACIO_IN32(0x34);
562                 /* Make sure sound is shut down */
563                 MACIO_BIS(HEATHROW_FCR, HRW_SOUND_POWER_N);
564                 MACIO_BIC(HEATHROW_FCR, HRW_SOUND_CLK_ENABLE);
565                 /* This seems to be necessary as well or the fan
566                  * keeps coming up and battery drains fast */
567                 MACIO_BIC(HEATHROW_FCR, HRW_IOBUS_ENABLE);
568                 MACIO_BIC(HEATHROW_FCR, HRW_IDE0_RESET_N);
569                 /* Make sure eth is down even if module or sleep
570                  * won't work properly */
571                 MACIO_BIC(HEATHROW_FCR, HRW_BMAC_IO_ENABLE | HRW_BMAC_RESET);
572         }
573         /* Make sure modem is shut down */
574         MACIO_OUT8(HRW_GPIO_MODEM_RESET,
575                 MACIO_IN8(HRW_GPIO_MODEM_RESET) & ~1);
576         MACIO_BIS(HEATHROW_FCR, HRW_SCC_TRANS_EN_N);
577         MACIO_BIC(HEATHROW_FCR, OH_SCCA_IO|OH_SCCB_IO|HRW_SCC_ENABLE);
578
579         /* Let things settle */
580         (void)MACIO_IN32(HEATHROW_FCR);
581 }
582
583 static void __pmac
584 heathrow_wakeup(struct macio_chip* macio, int secondary)
585 {
586         if (secondary) {
587                 MACIO_OUT32(0x38, save_fcr[2]);
588                 (void)MACIO_IN32(0x38);
589                 mdelay(1);
590                 MACIO_OUT32(0x3c, save_fcr[3]);
591                 (void)MACIO_IN32(0x38);
592                 mdelay(10);
593                 dbdma_restore(macio, save_alt_dbdma);
594         } else {
595                 MACIO_OUT32(0x38, save_fcr[0] | HRW_IOBUS_ENABLE);
596                 (void)MACIO_IN32(0x38);
597                 mdelay(1);
598                 MACIO_OUT32(0x3c, save_fcr[1]);
599                 (void)MACIO_IN32(0x38);
600                 mdelay(1);
601                 MACIO_OUT32(0x34, save_mbcr);
602                 (void)MACIO_IN32(0x38);
603                 mdelay(10);
604                 dbdma_restore(macio, save_dbdma);
605         }
606 }
607
608 static long __pmac
609 heathrow_sleep_state(struct device_node* node, long param, long value)
610 {
611         if ((pmac_mb.board_flags & PMAC_MB_CAN_SLEEP) == 0)
612                 return -EPERM;
613         if (value == 1) {
614                 if (macio_chips[1].type == macio_gatwick)
615                         heathrow_sleep(&macio_chips[0], 1);
616                 heathrow_sleep(&macio_chips[0], 0);
617         } else if (value == 0) {
618                 heathrow_wakeup(&macio_chips[0], 0);
619                 if (macio_chips[1].type == macio_gatwick)
620                         heathrow_wakeup(&macio_chips[0], 1);
621         }
622         return 0;
623 }
624
625 static long __pmac
626 core99_scc_enable(struct device_node* node, long param, long value)
627 {
628         struct macio_chip*      macio;
629         unsigned long           flags;
630         unsigned long           chan_mask;
631         u32                     fcr;
632
633         macio = macio_find(node, 0);
634         if (!macio)
635                 return -ENODEV;
636         if (!strcmp(node->name, "ch-a"))
637                 chan_mask = MACIO_FLAG_SCCA_ON;
638         else if (!strcmp(node->name, "ch-b"))
639                 chan_mask = MACIO_FLAG_SCCB_ON;
640         else
641                 return -ENODEV;
642
643         if (value) {
644                 int need_reset_scc = 0;
645                 int need_reset_irda = 0;
646
647                 LOCK(flags);
648                 fcr = MACIO_IN32(KEYLARGO_FCR0);
649                 /* Check if scc cell need enabling */
650                 if (!(fcr & KL0_SCC_CELL_ENABLE)) {
651                         fcr |= KL0_SCC_CELL_ENABLE;
652                         need_reset_scc = 1;
653                 }
654                 if (chan_mask & MACIO_FLAG_SCCA_ON) {
655                         fcr |= KL0_SCCA_ENABLE;
656                         /* Don't enable line drivers for I2S modem */
657                         if ((param & 0xfff) == PMAC_SCC_I2S1)
658                                 fcr &= ~KL0_SCC_A_INTF_ENABLE;
659                         else
660                                 fcr |= KL0_SCC_A_INTF_ENABLE;
661                 }
662                 if (chan_mask & MACIO_FLAG_SCCB_ON) {
663                         fcr |= KL0_SCCB_ENABLE;
664                         /* Perform irda specific inits */
665                         if ((param & 0xfff) == PMAC_SCC_IRDA) {
666                                 fcr &= ~KL0_SCC_B_INTF_ENABLE;
667                                 fcr |= KL0_IRDA_ENABLE;
668                                 fcr |= KL0_IRDA_CLK32_ENABLE | KL0_IRDA_CLK19_ENABLE;
669                                 fcr |= KL0_IRDA_SOURCE1_SEL;
670                                 fcr &= ~(KL0_IRDA_FAST_CONNECT|KL0_IRDA_DEFAULT1|KL0_IRDA_DEFAULT0);
671                                 fcr &= ~(KL0_IRDA_SOURCE2_SEL|KL0_IRDA_HIGH_BAND);
672                                 need_reset_irda = 1;
673                         } else
674                                 fcr |= KL0_SCC_B_INTF_ENABLE;
675                 }
676                 MACIO_OUT32(KEYLARGO_FCR0, fcr);
677                 macio->flags |= chan_mask;
678                 if (need_reset_scc)  {
679                         MACIO_BIS(KEYLARGO_FCR0, KL0_SCC_RESET);
680                         (void)MACIO_IN32(KEYLARGO_FCR0);
681                         UNLOCK(flags);
682                         mdelay(15);
683                         LOCK(flags);
684                         MACIO_BIC(KEYLARGO_FCR0, KL0_SCC_RESET);
685                 }
686                 if (need_reset_irda)  {
687                         MACIO_BIS(KEYLARGO_FCR0, KL0_IRDA_RESET);
688                         (void)MACIO_IN32(KEYLARGO_FCR0);
689                         UNLOCK(flags);
690                         mdelay(15);
691                         LOCK(flags);
692                         MACIO_BIC(KEYLARGO_FCR0, KL0_IRDA_RESET);
693                 }
694                 UNLOCK(flags);
695                 if (param & PMAC_SCC_FLAG_XMON)
696                         macio->flags |= MACIO_FLAG_SCC_LOCKED;
697         } else {
698                 if (macio->flags & MACIO_FLAG_SCC_LOCKED)
699                         return -EPERM;
700                 LOCK(flags);
701                 fcr = MACIO_IN32(KEYLARGO_FCR0);
702                 if (chan_mask & MACIO_FLAG_SCCA_ON)
703                         fcr &= ~KL0_SCCA_ENABLE;
704                 if (chan_mask & MACIO_FLAG_SCCB_ON) {
705                         fcr &= ~KL0_SCCB_ENABLE;
706                         /* Perform irda specific clears */
707                         if ((param & 0xfff) == PMAC_SCC_IRDA) {
708                                 fcr &= ~KL0_IRDA_ENABLE;
709                                 fcr &= ~(KL0_IRDA_CLK32_ENABLE | KL0_IRDA_CLK19_ENABLE);
710                                 fcr &= ~(KL0_IRDA_FAST_CONNECT|KL0_IRDA_DEFAULT1|KL0_IRDA_DEFAULT0);
711                                 fcr &= ~(KL0_IRDA_SOURCE1_SEL|KL0_IRDA_SOURCE2_SEL|KL0_IRDA_HIGH_BAND);
712                         }
713                 }
714                 MACIO_OUT32(KEYLARGO_FCR0, fcr);
715                 if ((fcr & (KL0_SCCA_ENABLE | KL0_SCCB_ENABLE)) == 0) {
716                         fcr &= ~KL0_SCC_CELL_ENABLE;
717                         MACIO_OUT32(KEYLARGO_FCR0, fcr);
718                 }
719                 macio->flags &= ~(chan_mask);
720                 UNLOCK(flags);
721                 mdelay(10);
722         }
723         return 0;
724 }
725
726 static long __pmac
727 core99_modem_enable(struct device_node* node, long param, long value)
728 {
729         struct macio_chip*      macio;
730         u8                      gpio;
731         unsigned long           flags;
732
733         /* Hack for internal USB modem */
734         if (node == NULL) {
735                 if (macio_chips[0].type != macio_keylargo)
736                         return -ENODEV;
737                 node = macio_chips[0].of_node;
738         }
739         macio = macio_find(node, 0);
740         if (!macio)
741                 return -ENODEV;
742         gpio = MACIO_IN8(KL_GPIO_MODEM_RESET);
743         gpio |= KEYLARGO_GPIO_OUTPUT_ENABLE;
744         gpio &= ~KEYLARGO_GPIO_OUTOUT_DATA;
745
746         if (!value) {
747                 LOCK(flags);
748                 MACIO_OUT8(KL_GPIO_MODEM_RESET, gpio);
749                 UNLOCK(flags);
750                 (void)MACIO_IN8(KL_GPIO_MODEM_RESET);
751                 mdelay(250);
752         }
753         LOCK(flags);
754         if (value) {
755                 MACIO_BIC(KEYLARGO_FCR2, KL2_ALT_DATA_OUT);
756                 UNLOCK(flags);
757                 (void)MACIO_IN32(KEYLARGO_FCR2);
758                 mdelay(250);
759         } else {
760                 MACIO_BIS(KEYLARGO_FCR2, KL2_ALT_DATA_OUT);
761                 UNLOCK(flags);
762         }
763         if (value) {
764                 LOCK(flags);
765                 MACIO_OUT8(KL_GPIO_MODEM_RESET, gpio | KEYLARGO_GPIO_OUTOUT_DATA);
766                 (void)MACIO_IN8(KL_GPIO_MODEM_RESET);
767                 UNLOCK(flags); mdelay(250); LOCK(flags);
768                 MACIO_OUT8(KL_GPIO_MODEM_RESET, gpio);
769                 (void)MACIO_IN8(KL_GPIO_MODEM_RESET);
770                 UNLOCK(flags); mdelay(250); LOCK(flags);
771                 MACIO_OUT8(KL_GPIO_MODEM_RESET, gpio | KEYLARGO_GPIO_OUTOUT_DATA);
772                 (void)MACIO_IN8(KL_GPIO_MODEM_RESET);
773                 UNLOCK(flags); mdelay(250);
774         }
775         return 0;
776 }
777
778 static long __pmac
779 pangea_modem_enable(struct device_node* node, long param, long value)
780 {
781         struct macio_chip*      macio;
782         u8                      gpio;
783         unsigned long           flags;
784
785         /* Hack for internal USB modem */
786         if (node == NULL) {
787                 if (macio_chips[0].type != macio_pangea &&
788                     macio_chips[0].type != macio_intrepid)
789                         return -ENODEV;
790                 node = macio_chips[0].of_node;
791         }
792         macio = macio_find(node, 0);
793         if (!macio)
794                 return -ENODEV;
795         gpio = MACIO_IN8(KL_GPIO_MODEM_RESET);
796         gpio |= KEYLARGO_GPIO_OUTPUT_ENABLE;
797         gpio &= ~KEYLARGO_GPIO_OUTOUT_DATA;
798
799         if (!value) {
800                 LOCK(flags);
801                 MACIO_OUT8(KL_GPIO_MODEM_RESET, gpio);
802                 UNLOCK(flags);
803                 (void)MACIO_IN8(KL_GPIO_MODEM_RESET);
804                 mdelay(250);
805         }
806         LOCK(flags);
807         if (value) {
808                 MACIO_OUT8(KL_GPIO_MODEM_POWER,
809                         KEYLARGO_GPIO_OUTPUT_ENABLE);
810                 UNLOCK(flags);
811                 (void)MACIO_IN32(KEYLARGO_FCR2);
812                 mdelay(250);
813         } else {
814                 MACIO_OUT8(KL_GPIO_MODEM_POWER,
815                         KEYLARGO_GPIO_OUTPUT_ENABLE | KEYLARGO_GPIO_OUTOUT_DATA);
816                 UNLOCK(flags);
817         }
818         if (value) {
819                 LOCK(flags);
820                 MACIO_OUT8(KL_GPIO_MODEM_RESET, gpio | KEYLARGO_GPIO_OUTOUT_DATA);
821                 (void)MACIO_IN8(KL_GPIO_MODEM_RESET);
822                 UNLOCK(flags); mdelay(250); LOCK(flags);
823                 MACIO_OUT8(KL_GPIO_MODEM_RESET, gpio);
824                 (void)MACIO_IN8(KL_GPIO_MODEM_RESET);
825                 UNLOCK(flags); mdelay(250); LOCK(flags);
826                 MACIO_OUT8(KL_GPIO_MODEM_RESET, gpio | KEYLARGO_GPIO_OUTOUT_DATA);
827                 (void)MACIO_IN8(KL_GPIO_MODEM_RESET);
828                 UNLOCK(flags); mdelay(250);
829         }
830         return 0;
831 }
832
833 static long __pmac
834 core99_ata100_enable(struct device_node* node, long value)
835 {
836         unsigned long flags;
837         struct pci_dev *pdev = NULL;
838         u8 pbus, pid;
839
840         if (uninorth_rev < 0x24)
841                 return -ENODEV;
842
843         LOCK(flags);
844         if (value)
845                 UN_BIS(UNI_N_CLOCK_CNTL, UNI_N_CLOCK_CNTL_ATA100);
846         else
847                 UN_BIC(UNI_N_CLOCK_CNTL, UNI_N_CLOCK_CNTL_ATA100);
848         (void)UN_IN(UNI_N_CLOCK_CNTL);
849         UNLOCK(flags);
850         udelay(20);
851
852         if (value) {
853                 if (pci_device_from_OF_node(node, &pbus, &pid) == 0)
854                         pdev = pci_find_slot(pbus, pid);
855                 if (pdev == NULL)
856                         return 0;
857                 pci_enable_device(pdev);
858                 pci_set_master(pdev);
859         }
860         return 0;
861 }
862
863 static long __pmac
864 core99_ide_enable(struct device_node* node, long param, long value)
865 {
866         /* Bus ID 0 to 2 are KeyLargo based IDE, busID 3 is U2
867          * based ata-100
868          */
869         switch(param) {
870             case 0:
871                 return simple_feature_tweak(node, macio_unknown,
872                         KEYLARGO_FCR1, KL1_EIDE0_ENABLE, value);
873             case 1:
874                 return simple_feature_tweak(node, macio_unknown,
875                         KEYLARGO_FCR1, KL1_EIDE1_ENABLE, value);
876             case 2:
877                 return simple_feature_tweak(node, macio_unknown,
878                         KEYLARGO_FCR1, KL1_UIDE_ENABLE, value);
879             case 3:
880                 return core99_ata100_enable(node, value);
881             default:
882                 return -ENODEV;
883         }
884 }
885
886 static long __pmac
887 core99_ide_reset(struct device_node* node, long param, long value)
888 {
889         switch(param) {
890             case 0:
891                 return simple_feature_tweak(node, macio_unknown,
892                         KEYLARGO_FCR1, KL1_EIDE0_RESET_N, !value);
893             case 1:
894                 return simple_feature_tweak(node, macio_unknown,
895                         KEYLARGO_FCR1, KL1_EIDE1_RESET_N, !value);
896             case 2:
897                 return simple_feature_tweak(node, macio_unknown,
898                         KEYLARGO_FCR1, KL1_UIDE_RESET_N, !value);
899             default:
900                 return -ENODEV;
901         }
902 }
903
904 static long __pmac
905 core99_gmac_enable(struct device_node* node, long param, long value)
906 {
907         unsigned long flags;
908
909         LOCK(flags);
910         if (value)
911                 UN_BIS(UNI_N_CLOCK_CNTL, UNI_N_CLOCK_CNTL_GMAC);
912         else
913                 UN_BIC(UNI_N_CLOCK_CNTL, UNI_N_CLOCK_CNTL_GMAC);
914         (void)UN_IN(UNI_N_CLOCK_CNTL);
915         UNLOCK(flags);
916         udelay(20);
917
918         return 0;
919 }
920
921 static long __pmac
922 core99_gmac_phy_reset(struct device_node* node, long param, long value)
923 {
924         unsigned long flags;
925         struct macio_chip* macio;
926
927         macio = &macio_chips[0];
928         if (macio->type != macio_keylargo && macio->type != macio_pangea &&
929             macio->type != macio_intrepid)
930                 return -ENODEV;
931
932         LOCK(flags);
933         MACIO_OUT8(KL_GPIO_ETH_PHY_RESET, KEYLARGO_GPIO_OUTPUT_ENABLE);
934         (void)MACIO_IN8(KL_GPIO_ETH_PHY_RESET);
935         UNLOCK(flags);
936         mdelay(10);
937         LOCK(flags);
938         MACIO_OUT8(KL_GPIO_ETH_PHY_RESET, /*KEYLARGO_GPIO_OUTPUT_ENABLE | */
939                 KEYLARGO_GPIO_OUTOUT_DATA);
940         UNLOCK(flags);
941         mdelay(10);
942
943         return 0;
944 }
945
946 static long __pmac
947 core99_sound_chip_enable(struct device_node* node, long param, long value)
948 {
949         struct macio_chip*      macio;
950         unsigned long           flags;
951
952         macio = macio_find(node, 0);
953         if (!macio)
954                 return -ENODEV;
955
956         /* Do a better probe code, screamer G4 desktops &
957          * iMacs can do that too, add a recalibrate  in
958          * the driver as well
959          */
960         if (pmac_mb.model_id == PMAC_TYPE_PISMO ||
961             pmac_mb.model_id == PMAC_TYPE_TITANIUM) {
962                 LOCK(flags);
963                 if (value)
964                         MACIO_OUT8(KL_GPIO_SOUND_POWER,
965                                 KEYLARGO_GPIO_OUTPUT_ENABLE |
966                                 KEYLARGO_GPIO_OUTOUT_DATA);
967                 else
968                         MACIO_OUT8(KL_GPIO_SOUND_POWER,
969                                 KEYLARGO_GPIO_OUTPUT_ENABLE);
970                 (void)MACIO_IN8(KL_GPIO_SOUND_POWER);
971                 UNLOCK(flags);
972         }
973         return 0;
974 }
975
976 static long __pmac
977 core99_airport_enable(struct device_node* node, long param, long value)
978 {
979         struct macio_chip*      macio;
980         unsigned long           flags;
981         int                     state;
982
983         macio = macio_find(node, 0);
984         if (!macio)
985                 return -ENODEV;
986
987         /* Hint: we allow passing of macio itself for the sake of the
988          * sleep code
989          */
990         if (node != macio->of_node &&
991             (!node->parent || node->parent != macio->of_node))
992                 return -ENODEV;
993         state = (macio->flags & MACIO_FLAG_AIRPORT_ON) != 0;
994         if (value == state)
995                 return 0;
996         if (value) {
997                 /* This code is a reproduction of OF enable-cardslot
998                  * and init-wireless methods, slightly hacked until
999                  * I got it working.
1000                  */
1001                 LOCK(flags);
1002                 MACIO_OUT8(KEYLARGO_GPIO_0+0xf, 5);
1003                 (void)MACIO_IN8(KEYLARGO_GPIO_0+0xf);
1004                 UNLOCK(flags);
1005                 mdelay(10);
1006                 LOCK(flags);
1007                 MACIO_OUT8(KEYLARGO_GPIO_0+0xf, 4);
1008                 (void)MACIO_IN8(KEYLARGO_GPIO_0+0xf);
1009                 UNLOCK(flags);
1010
1011                 mdelay(10);
1012
1013                 LOCK(flags);
1014                 MACIO_BIC(KEYLARGO_FCR2, KL2_CARDSEL_16);
1015                 (void)MACIO_IN32(KEYLARGO_FCR2);
1016                 udelay(10);
1017                 MACIO_OUT8(KEYLARGO_GPIO_EXTINT_0+0xb, 0);
1018                 (void)MACIO_IN8(KEYLARGO_GPIO_EXTINT_0+0xb);
1019                 udelay(10);
1020                 MACIO_OUT8(KEYLARGO_GPIO_EXTINT_0+0xa, 0x28);
1021                 (void)MACIO_IN8(KEYLARGO_GPIO_EXTINT_0+0xa);
1022                 udelay(10);
1023                 MACIO_OUT8(KEYLARGO_GPIO_EXTINT_0+0xd, 0x28);
1024                 (void)MACIO_IN8(KEYLARGO_GPIO_EXTINT_0+0xd);
1025                 udelay(10);
1026                 MACIO_OUT8(KEYLARGO_GPIO_0+0xd, 0x28);
1027                 (void)MACIO_IN8(KEYLARGO_GPIO_0+0xd);
1028                 udelay(10);
1029                 MACIO_OUT8(KEYLARGO_GPIO_0+0xe, 0x28);
1030                 (void)MACIO_IN8(KEYLARGO_GPIO_0+0xe);
1031                 UNLOCK(flags);
1032                 udelay(10);
1033                 MACIO_OUT32(0x1c000, 0);
1034                 mdelay(1);
1035                 MACIO_OUT8(0x1a3e0, 0x41);
1036                 (void)MACIO_IN8(0x1a3e0);
1037                 udelay(10);
1038                 LOCK(flags);
1039                 MACIO_BIS(KEYLARGO_FCR2, KL2_CARDSEL_16);
1040                 (void)MACIO_IN32(KEYLARGO_FCR2);
1041                 UNLOCK(flags);
1042                 mdelay(100);
1043
1044                 macio->flags |= MACIO_FLAG_AIRPORT_ON;
1045         } else {
1046                 LOCK(flags);
1047                 MACIO_BIC(KEYLARGO_FCR2, KL2_CARDSEL_16);
1048                 (void)MACIO_IN32(KEYLARGO_FCR2);
1049                 MACIO_OUT8(KL_GPIO_AIRPORT_0, 0);
1050                 MACIO_OUT8(KL_GPIO_AIRPORT_1, 0);
1051                 MACIO_OUT8(KL_GPIO_AIRPORT_2, 0);
1052                 MACIO_OUT8(KL_GPIO_AIRPORT_3, 0);
1053                 MACIO_OUT8(KL_GPIO_AIRPORT_4, 0);
1054                 (void)MACIO_IN8(KL_GPIO_AIRPORT_4);
1055                 UNLOCK(flags);
1056
1057                 macio->flags &= ~MACIO_FLAG_AIRPORT_ON;
1058         }
1059         return 0;
1060 }
1061
1062 #ifdef CONFIG_SMP
1063 static long __pmac
1064 core99_reset_cpu(struct device_node* node, long param, long value)
1065 {
1066         unsigned int reset_io = 0;
1067         unsigned long flags;
1068         struct macio_chip* macio;
1069         struct device_node* np;
1070         const int dflt_reset_lines[] = {        KL_GPIO_RESET_CPU0,
1071                                                 KL_GPIO_RESET_CPU1,
1072                                                 KL_GPIO_RESET_CPU2,
1073                                                 KL_GPIO_RESET_CPU3 };
1074
1075         macio = &macio_chips[0];
1076         if (macio->type != macio_keylargo)
1077                 return -ENODEV;
1078
1079         np = find_path_device("/cpus");
1080         if (np == NULL)
1081                 return -ENODEV;
1082         for (np = np->child; np != NULL; np = np->sibling) {
1083                 u32* num = (u32 *)get_property(np, "reg", NULL);
1084                 u32* rst = (u32 *)get_property(np, "soft-reset", NULL);
1085                 if (num == NULL || rst == NULL)
1086                         continue;
1087                 if (param == *num) {
1088                         reset_io = *rst;
1089                         break;
1090                 }
1091         }
1092         if (np == NULL || reset_io == 0)
1093                 reset_io = dflt_reset_lines[param];
1094
1095         LOCK(flags);
1096         MACIO_OUT8(reset_io, KEYLARGO_GPIO_OUTPUT_ENABLE);
1097         (void)MACIO_IN8(reset_io);
1098         udelay(1);
1099         MACIO_OUT8(reset_io, 0);
1100         (void)MACIO_IN8(reset_io);
1101         UNLOCK(flags);
1102
1103         return 0;
1104 }
1105 #endif /* CONFIG_SMP */
1106
1107 static long __pmac
1108 core99_usb_enable(struct device_node* node, long param, long value)
1109 {
1110         struct macio_chip* macio;
1111         unsigned long flags;
1112         char* prop;
1113         int number;
1114         u32 reg;
1115
1116         macio = &macio_chips[0];
1117         if (macio->type != macio_keylargo && macio->type != macio_pangea &&
1118             macio->type != macio_intrepid)
1119                 return -ENODEV;
1120
1121         prop = (char *)get_property(node, "AAPL,clock-id", NULL);
1122         if (!prop)
1123                 return -ENODEV;
1124         if (strncmp(prop, "usb0u048", 8) == 0)
1125                 number = 0;
1126         else if (strncmp(prop, "usb1u148", 8) == 0)
1127                 number = 2;
1128         else if (strncmp(prop, "usb2u248", 8) == 0)
1129                 number = 4;
1130         else
1131                 return -ENODEV;
1132
1133         /* Sorry for the brute-force locking, but this is only used during
1134          * sleep and the timing seem to be critical
1135          */
1136         LOCK(flags);
1137         if (value) {
1138                 /* Turn ON */
1139                 if (number == 0) {
1140                         MACIO_BIC(KEYLARGO_FCR0, (KL0_USB0_PAD_SUSPEND0 | KL0_USB0_PAD_SUSPEND1));
1141                         (void)MACIO_IN32(KEYLARGO_FCR0);
1142                         UNLOCK(flags);
1143                         mdelay(1);
1144                         LOCK(flags);
1145                         MACIO_BIS(KEYLARGO_FCR0, KL0_USB0_CELL_ENABLE);
1146                 } else if (number == 2) {
1147                         MACIO_BIC(KEYLARGO_FCR0, (KL0_USB1_PAD_SUSPEND0 | KL0_USB1_PAD_SUSPEND1));
1148                         UNLOCK(flags);
1149                         (void)MACIO_IN32(KEYLARGO_FCR0);
1150                         mdelay(1);
1151                         LOCK(flags);
1152                         MACIO_BIS(KEYLARGO_FCR0, KL0_USB1_CELL_ENABLE);
1153                 } else if (number == 4) {
1154                         MACIO_BIC(KEYLARGO_FCR1, (KL1_USB2_PAD_SUSPEND0 | KL1_USB2_PAD_SUSPEND1));
1155                         UNLOCK(flags);
1156                         (void)MACIO_IN32(KEYLARGO_FCR1);
1157                         mdelay(1);
1158                         LOCK(flags);
1159                         MACIO_BIS(KEYLARGO_FCR1, KL1_USB2_CELL_ENABLE);
1160                 }
1161                 if (number < 4) {
1162                         reg = MACIO_IN32(KEYLARGO_FCR4);
1163                         reg &=  ~(KL4_PORT_WAKEUP_ENABLE(number) | KL4_PORT_RESUME_WAKE_EN(number) |
1164                                 KL4_PORT_CONNECT_WAKE_EN(number) | KL4_PORT_DISCONNECT_WAKE_EN(number));
1165                         reg &=  ~(KL4_PORT_WAKEUP_ENABLE(number+1) | KL4_PORT_RESUME_WAKE_EN(number+1) |
1166                                 KL4_PORT_CONNECT_WAKE_EN(number+1) | KL4_PORT_DISCONNECT_WAKE_EN(number+1));
1167                         MACIO_OUT32(KEYLARGO_FCR4, reg);
1168                         (void)MACIO_IN32(KEYLARGO_FCR4);
1169                         udelay(10);
1170                 } else {
1171                         reg = MACIO_IN32(KEYLARGO_FCR3);
1172                         reg &=  ~(KL3_IT_PORT_WAKEUP_ENABLE(0) | KL3_IT_PORT_RESUME_WAKE_EN(0) |
1173                                 KL3_IT_PORT_CONNECT_WAKE_EN(0) | KL3_IT_PORT_DISCONNECT_WAKE_EN(0));
1174                         reg &=  ~(KL3_IT_PORT_WAKEUP_ENABLE(1) | KL3_IT_PORT_RESUME_WAKE_EN(1) |
1175                                 KL3_IT_PORT_CONNECT_WAKE_EN(1) | KL3_IT_PORT_DISCONNECT_WAKE_EN(1));
1176                         MACIO_OUT32(KEYLARGO_FCR3, reg);
1177                         (void)MACIO_IN32(KEYLARGO_FCR3);
1178                         udelay(10);
1179                 }
1180         } else {
1181                 /* Turn OFF */
1182                 if (number < 4) {
1183                         reg = MACIO_IN32(KEYLARGO_FCR4);
1184                         reg |=  KL4_PORT_WAKEUP_ENABLE(number) | KL4_PORT_RESUME_WAKE_EN(number) |
1185                                 KL4_PORT_CONNECT_WAKE_EN(number) | KL4_PORT_DISCONNECT_WAKE_EN(number);
1186                         reg |=  KL4_PORT_WAKEUP_ENABLE(number+1) | KL4_PORT_RESUME_WAKE_EN(number+1) |
1187                                 KL4_PORT_CONNECT_WAKE_EN(number+1) | KL4_PORT_DISCONNECT_WAKE_EN(number+1);
1188                         MACIO_OUT32(KEYLARGO_FCR4, reg);
1189                         (void)MACIO_IN32(KEYLARGO_FCR4);
1190                         udelay(1);
1191                 } else {
1192                         reg = MACIO_IN32(KEYLARGO_FCR3);
1193                         reg |=  KL3_IT_PORT_WAKEUP_ENABLE(0) | KL3_IT_PORT_RESUME_WAKE_EN(0) |
1194                                 KL3_IT_PORT_CONNECT_WAKE_EN(0) | KL3_IT_PORT_DISCONNECT_WAKE_EN(0);
1195                         reg |=  KL3_IT_PORT_WAKEUP_ENABLE(1) | KL3_IT_PORT_RESUME_WAKE_EN(1) |
1196                                 KL3_IT_PORT_CONNECT_WAKE_EN(1) | KL3_IT_PORT_DISCONNECT_WAKE_EN(1);
1197                         MACIO_OUT32(KEYLARGO_FCR3, reg);
1198                         (void)MACIO_IN32(KEYLARGO_FCR3);
1199                         udelay(1);
1200                 }
1201                 if (number == 0) {
1202                         MACIO_BIC(KEYLARGO_FCR0, KL0_USB0_CELL_ENABLE);
1203                         (void)MACIO_IN32(KEYLARGO_FCR0);
1204                         udelay(1);
1205                         MACIO_BIS(KEYLARGO_FCR0, (KL0_USB0_PAD_SUSPEND0 | KL0_USB0_PAD_SUSPEND1));
1206                         (void)MACIO_IN32(KEYLARGO_FCR0);
1207                 } else if (number == 2) {
1208                         MACIO_BIC(KEYLARGO_FCR0, KL0_USB1_CELL_ENABLE);
1209                         (void)MACIO_IN32(KEYLARGO_FCR0);
1210                         udelay(1);
1211                         MACIO_BIS(KEYLARGO_FCR0, (KL0_USB1_PAD_SUSPEND0 | KL0_USB1_PAD_SUSPEND1));
1212                         (void)MACIO_IN32(KEYLARGO_FCR0);
1213                 } else if (number == 4) {
1214                         MACIO_BIC(KEYLARGO_FCR1, KL1_USB2_CELL_ENABLE);
1215                         (void)MACIO_IN32(KEYLARGO_FCR1);
1216                         udelay(1);
1217                         MACIO_BIS(KEYLARGO_FCR1, (KL1_USB2_PAD_SUSPEND0 | KL1_USB2_PAD_SUSPEND1));
1218                         (void)MACIO_IN32(KEYLARGO_FCR1);
1219                 }
1220                 udelay(1);
1221         }
1222         UNLOCK(flags);
1223
1224         return 0;
1225 }
1226
1227 static long __pmac
1228 core99_firewire_enable(struct device_node* node, long param, long value)
1229 {
1230         unsigned long flags;
1231         struct macio_chip* macio;
1232
1233         macio = &macio_chips[0];
1234         if (macio->type != macio_keylargo && macio->type != macio_pangea &&
1235             macio->type != macio_intrepid)
1236                 return -ENODEV;
1237         if (!(macio->flags & MACIO_FLAG_FW_SUPPORTED))
1238                 return -ENODEV;
1239
1240         LOCK(flags);
1241         if (value) {
1242                 UN_BIS(UNI_N_CLOCK_CNTL, UNI_N_CLOCK_CNTL_FW);
1243                 (void)UN_IN(UNI_N_CLOCK_CNTL);
1244         } else {
1245                 UN_BIC(UNI_N_CLOCK_CNTL, UNI_N_CLOCK_CNTL_FW);
1246                 (void)UN_IN(UNI_N_CLOCK_CNTL);
1247         }
1248         UNLOCK(flags);
1249         mdelay(1);
1250
1251         return 0;
1252 }
1253
1254 static long __pmac
1255 core99_firewire_cable_power(struct device_node* node, long param, long value)
1256 {
1257         unsigned long flags;
1258         struct macio_chip* macio;
1259
1260         /* Trick: we allow NULL node */
1261         if ((pmac_mb.board_flags & PMAC_MB_HAS_FW_POWER) == 0)
1262                 return -ENODEV;
1263         macio = &macio_chips[0];
1264         if (macio->type != macio_keylargo && macio->type != macio_pangea &&
1265             macio->type != macio_intrepid)
1266                 return -ENODEV;
1267         if (!(macio->flags & MACIO_FLAG_FW_SUPPORTED))
1268                 return -ENODEV;
1269
1270         LOCK(flags);
1271         if (value) {
1272                 MACIO_OUT8(KL_GPIO_FW_CABLE_POWER , 0);
1273                 MACIO_IN8(KL_GPIO_FW_CABLE_POWER);
1274                 udelay(10);
1275         } else {
1276                 MACIO_OUT8(KL_GPIO_FW_CABLE_POWER , 4);
1277                 MACIO_IN8(KL_GPIO_FW_CABLE_POWER); udelay(10);
1278         }
1279         UNLOCK(flags);
1280         mdelay(1);
1281
1282         return 0;
1283 }
1284
1285 static long __pmac
1286 intrepid_aack_delay_enable(struct device_node* node, long param, long value)
1287 {
1288         unsigned long flags;
1289
1290         if (uninorth_rev < 0xd2)
1291                 return -ENODEV;
1292
1293         LOCK(flags);
1294         if (param)
1295                 UN_BIS(UNI_N_AACK_DELAY, UNI_N_AACK_DELAY_ENABLE);
1296         else
1297                 UN_BIC(UNI_N_AACK_DELAY, UNI_N_AACK_DELAY_ENABLE);
1298         UNLOCK(flags);
1299
1300         return 0;
1301 }
1302
1303
1304 #endif /* CONFIG_POWER4 */
1305
1306 static long __pmac
1307 core99_read_gpio(struct device_node* node, long param, long value)
1308 {
1309         struct macio_chip* macio = &macio_chips[0];
1310
1311         return MACIO_IN8(param);
1312 }
1313
1314
1315 static long __pmac
1316 core99_write_gpio(struct device_node* node, long param, long value)
1317 {
1318         struct macio_chip* macio = &macio_chips[0];
1319
1320         MACIO_OUT8(param, (u8)(value & 0xff));
1321         return 0;
1322 }
1323
1324 #ifdef CONFIG_POWER4
1325
1326 static long __pmac
1327 g5_gmac_enable(struct device_node* node, long param, long value)
1328 {
1329         struct macio_chip* macio = &macio_chips[0];
1330         unsigned long flags;
1331         struct pci_dev *pdev;
1332         u8 pbus, pid;
1333
1334         /* XXX FIXME: We should fix pci_device_from_OF_node here, and
1335          * get to a real pci_dev or we'll get into trouble with PCI
1336          * domains the day we get overlapping numbers (like if we ever
1337          * decide to show the HT root
1338          */
1339         if (pci_device_from_OF_node(node, &pbus, &pid) == 0)
1340                 pdev = pci_find_slot(pbus, pid);
1341
1342         LOCK(flags);
1343         if (value) {
1344                 MACIO_BIS(KEYLARGO_FCR1, K2_FCR1_GMAC_CLK_ENABLE);
1345                 mb();
1346                 k2_skiplist[0] = NULL;
1347         } else {
1348                 k2_skiplist[0] = pdev;
1349                 mb();
1350                 MACIO_BIC(KEYLARGO_FCR1, K2_FCR1_GMAC_CLK_ENABLE);
1351         }
1352         
1353         UNLOCK(flags);
1354         mdelay(1);
1355
1356         return 0;
1357 }
1358
1359 static long __pmac
1360 g5_fw_enable(struct device_node* node, long param, long value)
1361 {
1362         struct macio_chip* macio = &macio_chips[0];
1363         unsigned long flags;
1364         struct pci_dev *pdev;
1365         u8 pbus, pid;
1366
1367         /* XXX FIXME: We should fix pci_device_from_OF_node here, and
1368          * get to a real pci_dev or we'll get into trouble with PCI
1369          * domains the day we get overlapping numbers (like if we ever
1370          * decide to show the HT root
1371          */
1372         if (pci_device_from_OF_node(node, &pbus, &pid) == 0)
1373                 pdev = pci_find_slot(pbus, pid);
1374
1375         LOCK(flags);
1376         if (value) {
1377                 MACIO_BIS(KEYLARGO_FCR1, K2_FCR1_FW_CLK_ENABLE);
1378                 mb();
1379                 k2_skiplist[1] = NULL;
1380         } else {
1381                 k2_skiplist[1] = pdev;
1382                 mb();
1383                 MACIO_BIC(KEYLARGO_FCR1, K2_FCR1_FW_CLK_ENABLE);
1384         }
1385         
1386         UNLOCK(flags);
1387         mdelay(1);
1388
1389         return 0;
1390 }
1391
1392 static long __pmac
1393 g5_mpic_enable(struct device_node* node, long param, long value)
1394 {
1395         unsigned long flags;
1396
1397         if (node->parent == NULL || strcmp(node->parent->name, "u3"))
1398                 return 0;
1399
1400         LOCK(flags);
1401         UN_BIS(U3_TOGGLE_REG, U3_MPIC_RESET | U3_MPIC_OUTPUT_ENABLE);
1402         UNLOCK(flags);
1403
1404         return 0;
1405 }
1406
1407 #ifdef CONFIG_SMP
1408 static long __pmac
1409 g5_reset_cpu(struct device_node* node, long param, long value)
1410 {
1411         unsigned int reset_io = 0;
1412         unsigned long flags;
1413         struct macio_chip* macio;
1414         struct device_node* np;
1415
1416         macio = &macio_chips[0];
1417         if (macio->type != macio_keylargo2)
1418                 return -ENODEV;
1419
1420         np = find_path_device("/cpus");
1421         if (np == NULL)
1422                 return -ENODEV;
1423         for (np = np->child; np != NULL; np = np->sibling) {
1424                 u32* num = (u32 *)get_property(np, "reg", NULL);
1425                 u32* rst = (u32 *)get_property(np, "soft-reset", NULL);
1426                 if (num == NULL || rst == NULL)
1427                         continue;
1428                 if (param == *num) {
1429                         reset_io = *rst;
1430                         break;
1431                 }
1432         }
1433         if (np == NULL || reset_io == 0)
1434                 return -ENODEV;
1435
1436         LOCK(flags);
1437         MACIO_OUT8(reset_io, KEYLARGO_GPIO_OUTPUT_ENABLE);
1438         (void)MACIO_IN8(reset_io);
1439         udelay(1);
1440         MACIO_OUT8(reset_io, 0);
1441         (void)MACIO_IN8(reset_io);
1442         UNLOCK(flags);
1443
1444         return 0;
1445 }
1446 #endif /* CONFIG_SMP */
1447
1448 /*
1449  * This can be called from pmac_smp so isn't static
1450  *
1451  * This takes the second CPU off the bus on dual CPU machines
1452  * running UP
1453  */
1454 void __pmac g5_phy_disable_cpu1(void)
1455 {
1456         UN_OUT(U3_API_PHY_CONFIG_1, 0);
1457 }
1458
1459 #endif /* CONFIG_POWER4 */
1460
1461 #ifndef CONFIG_POWER4
1462
1463 static void __pmac
1464 keylargo_shutdown(struct macio_chip* macio, int sleep_mode)
1465 {
1466         u32 temp;
1467
1468         if (sleep_mode) {
1469                 mdelay(1);
1470                 MACIO_BIS(KEYLARGO_FCR0, KL0_USB_REF_SUSPEND);
1471                 (void)MACIO_IN32(KEYLARGO_FCR0);
1472                 mdelay(1);
1473         }
1474
1475         MACIO_BIC(KEYLARGO_FCR0,KL0_SCCA_ENABLE | KL0_SCCB_ENABLE |
1476                                 KL0_SCC_CELL_ENABLE |
1477                                 KL0_IRDA_ENABLE | KL0_IRDA_CLK32_ENABLE |
1478                                 KL0_IRDA_CLK19_ENABLE);
1479
1480         MACIO_BIC(KEYLARGO_MBCR, KL_MBCR_MB0_DEV_MASK);
1481         MACIO_BIS(KEYLARGO_MBCR, KL_MBCR_MB0_IDE_ENABLE);
1482
1483         MACIO_BIC(KEYLARGO_FCR1,
1484                 KL1_AUDIO_SEL_22MCLK | KL1_AUDIO_CLK_ENABLE_BIT |
1485                 KL1_AUDIO_CLK_OUT_ENABLE | KL1_AUDIO_CELL_ENABLE |
1486                 KL1_I2S0_CELL_ENABLE | KL1_I2S0_CLK_ENABLE_BIT |
1487                 KL1_I2S0_ENABLE | KL1_I2S1_CELL_ENABLE |
1488                 KL1_I2S1_CLK_ENABLE_BIT | KL1_I2S1_ENABLE |
1489                 KL1_EIDE0_ENABLE | KL1_EIDE0_RESET_N |
1490                 KL1_EIDE1_ENABLE | KL1_EIDE1_RESET_N |
1491                 KL1_UIDE_ENABLE);
1492
1493         MACIO_BIS(KEYLARGO_FCR2, KL2_ALT_DATA_OUT);
1494         MACIO_BIC(KEYLARGO_FCR2, KL2_IOBUS_ENABLE);
1495
1496         temp = MACIO_IN32(KEYLARGO_FCR3);
1497         if (macio->rev >= 2) {
1498                 temp |= KL3_SHUTDOWN_PLL2X;
1499                 if (sleep_mode)
1500                         temp |= KL3_SHUTDOWN_PLL_TOTAL;
1501         }
1502
1503         temp |= KL3_SHUTDOWN_PLLKW6 | KL3_SHUTDOWN_PLLKW4 |
1504                 KL3_SHUTDOWN_PLLKW35;
1505         if (sleep_mode)
1506                 temp |= KL3_SHUTDOWN_PLLKW12;
1507         temp &= ~(KL3_CLK66_ENABLE | KL3_CLK49_ENABLE | KL3_CLK45_ENABLE
1508                 | KL3_CLK31_ENABLE | KL3_I2S1_CLK18_ENABLE | KL3_I2S0_CLK18_ENABLE);
1509         if (sleep_mode)
1510                 temp &= ~(KL3_TIMER_CLK18_ENABLE | KL3_VIA_CLK16_ENABLE);
1511         MACIO_OUT32(KEYLARGO_FCR3, temp);
1512
1513         /* Flush posted writes & wait a bit */
1514         (void)MACIO_IN32(KEYLARGO_FCR0); mdelay(1);
1515 }
1516
1517 static void __pmac
1518 pangea_shutdown(struct macio_chip* macio, int sleep_mode)
1519 {
1520         u32 temp;
1521
1522         MACIO_BIC(KEYLARGO_FCR0,KL0_SCCA_ENABLE | KL0_SCCB_ENABLE |
1523                                 KL0_SCC_CELL_ENABLE |
1524                                 KL0_USB0_CELL_ENABLE | KL0_USB1_CELL_ENABLE);
1525
1526         MACIO_BIC(KEYLARGO_FCR1,
1527                 KL1_AUDIO_SEL_22MCLK | KL1_AUDIO_CLK_ENABLE_BIT |
1528                 KL1_AUDIO_CLK_OUT_ENABLE | KL1_AUDIO_CELL_ENABLE |
1529                 KL1_I2S0_CELL_ENABLE | KL1_I2S0_CLK_ENABLE_BIT |
1530                 KL1_I2S0_ENABLE | KL1_I2S1_CELL_ENABLE |
1531                 KL1_I2S1_CLK_ENABLE_BIT | KL1_I2S1_ENABLE |
1532                 KL1_UIDE_ENABLE);
1533         if (pmac_mb.board_flags & PMAC_MB_MOBILE)
1534                 MACIO_BIC(KEYLARGO_FCR1, KL1_UIDE_RESET_N);
1535
1536         MACIO_BIS(KEYLARGO_FCR2, KL2_ALT_DATA_OUT);
1537
1538         temp = MACIO_IN32(KEYLARGO_FCR3);
1539         temp |= KL3_SHUTDOWN_PLLKW6 | KL3_SHUTDOWN_PLLKW4 |
1540                 KL3_SHUTDOWN_PLLKW35;
1541         temp &= ~(KL3_CLK49_ENABLE | KL3_CLK45_ENABLE | KL3_CLK31_ENABLE
1542                 | KL3_I2S0_CLK18_ENABLE | KL3_I2S1_CLK18_ENABLE);
1543         if (sleep_mode)
1544                 temp &= ~(KL3_VIA_CLK16_ENABLE | KL3_TIMER_CLK18_ENABLE);
1545         MACIO_OUT32(KEYLARGO_FCR3, temp);
1546
1547         /* Flush posted writes & wait a bit */
1548         (void)MACIO_IN32(KEYLARGO_FCR0); mdelay(1);
1549 }
1550
1551 static void __pmac
1552 intrepid_shutdown(struct macio_chip* macio, int sleep_mode)
1553 {
1554         u32 temp;
1555
1556         MACIO_BIC(KEYLARGO_FCR0,KL0_SCCA_ENABLE | KL0_SCCB_ENABLE |
1557                                 KL0_SCC_CELL_ENABLE |
1558                                 KL0_USB0_CELL_ENABLE | KL0_USB1_CELL_ENABLE);
1559
1560         MACIO_BIC(KEYLARGO_FCR1,
1561                 KL1_USB2_CELL_ENABLE |
1562                 KL1_I2S0_CELL_ENABLE | KL1_I2S0_CLK_ENABLE_BIT |
1563                 KL1_I2S0_ENABLE | KL1_I2S1_CELL_ENABLE |
1564                 KL1_I2S1_CLK_ENABLE_BIT | KL1_I2S1_ENABLE);
1565         if (pmac_mb.board_flags & PMAC_MB_MOBILE)
1566                 MACIO_BIC(KEYLARGO_FCR1, KL1_UIDE_RESET_N);
1567
1568         MACIO_BIS(KEYLARGO_FCR2, KL2_ALT_DATA_OUT);
1569
1570         temp = MACIO_IN32(KEYLARGO_FCR3);
1571         temp |= KL3_IT_SHUTDOWN_PLL1 | KL3_IT_SHUTDOWN_PLL2 |
1572                 KL3_IT_SHUTDOWN_PLL3;
1573         temp &= ~(KL3_CLK49_ENABLE | KL3_CLK45_ENABLE |
1574                   KL3_I2S1_CLK18_ENABLE | KL3_I2S0_CLK18_ENABLE);
1575         if (sleep_mode)
1576                 temp &= ~(KL3_TIMER_CLK18_ENABLE | KL3_IT_VIA_CLK32_ENABLE);
1577         MACIO_OUT32(KEYLARGO_FCR3, temp);
1578
1579         /* Flush posted writes & wait a bit */
1580         (void)MACIO_IN32(KEYLARGO_FCR0); mdelay(1);
1581 }
1582
1583 static int __pmac
1584 core99_sleep(void)
1585 {
1586         struct macio_chip* macio;
1587         int i;
1588
1589         macio = &macio_chips[0];
1590         if (macio->type != macio_keylargo && macio->type != macio_pangea &&
1591             macio->type != macio_intrepid)
1592                 return -ENODEV;
1593
1594         /* We power off the wireless slot in case it was not done
1595          * by the driver. We don't power it on automatically however
1596          */
1597         if (macio->flags & MACIO_FLAG_AIRPORT_ON)
1598                 core99_airport_enable(macio->of_node, 0, 0);
1599
1600         /* We power off the FW cable. Should be done by the driver... */
1601         if (macio->flags & MACIO_FLAG_FW_SUPPORTED) {
1602                 core99_firewire_enable(NULL, 0, 0);
1603                 core99_firewire_cable_power(NULL, 0, 0);
1604         }
1605
1606         /* We make sure int. modem is off (in case driver lost it) */
1607         if (macio->type == macio_keylargo)
1608                 core99_modem_enable(macio->of_node, 0, 0);
1609         else
1610                 pangea_modem_enable(macio->of_node, 0, 0);
1611
1612         /* We make sure the sound is off as well */
1613         core99_sound_chip_enable(macio->of_node, 0, 0);
1614
1615         /*
1616          * Save various bits of KeyLargo
1617          */
1618
1619         /* Save the state of the various GPIOs */
1620         save_gpio_levels[0] = MACIO_IN32(KEYLARGO_GPIO_LEVELS0);
1621         save_gpio_levels[1] = MACIO_IN32(KEYLARGO_GPIO_LEVELS1);
1622         for (i=0; i<KEYLARGO_GPIO_EXTINT_CNT; i++)
1623                 save_gpio_extint[i] = MACIO_IN8(KEYLARGO_GPIO_EXTINT_0+i);
1624         for (i=0; i<KEYLARGO_GPIO_CNT; i++)
1625                 save_gpio_normal[i] = MACIO_IN8(KEYLARGO_GPIO_0+i);
1626
1627         /* Save the FCRs */
1628         if (macio->type == macio_keylargo)
1629                 save_mbcr = MACIO_IN32(KEYLARGO_MBCR);
1630         save_fcr[0] = MACIO_IN32(KEYLARGO_FCR0);
1631         save_fcr[1] = MACIO_IN32(KEYLARGO_FCR1);
1632         save_fcr[2] = MACIO_IN32(KEYLARGO_FCR2);
1633         save_fcr[3] = MACIO_IN32(KEYLARGO_FCR3);
1634         save_fcr[4] = MACIO_IN32(KEYLARGO_FCR4);
1635         if (macio->type == macio_pangea || macio->type == macio_intrepid)
1636                 save_fcr[5] = MACIO_IN32(KEYLARGO_FCR5);
1637
1638         /* Save state & config of DBDMA channels */
1639         dbdma_save(macio, save_dbdma);
1640
1641         /*
1642          * Turn off as much as we can
1643          */
1644         if (macio->type == macio_pangea)
1645                 pangea_shutdown(macio, 1);
1646         else if (macio->type == macio_intrepid)
1647                 intrepid_shutdown(macio, 1);
1648         else if (macio->type == macio_keylargo)
1649                 keylargo_shutdown(macio, 1);
1650
1651         /*
1652          * Put the host bridge to sleep
1653          */
1654
1655         save_unin_clock_ctl = UN_IN(UNI_N_CLOCK_CNTL);
1656         UN_OUT(UNI_N_CLOCK_CNTL, save_unin_clock_ctl &
1657                 ~(UNI_N_CLOCK_CNTL_GMAC|UNI_N_CLOCK_CNTL_FW/*|UNI_N_CLOCK_CNTL_PCI*/));
1658         udelay(100);
1659         UN_OUT(UNI_N_HWINIT_STATE, UNI_N_HWINIT_STATE_SLEEPING);
1660         UN_OUT(UNI_N_POWER_MGT, UNI_N_POWER_MGT_SLEEP);
1661
1662         /*
1663          * FIXME: A bit of black magic with OpenPIC (don't ask me why)
1664          */
1665         if (pmac_mb.model_id == PMAC_TYPE_SAWTOOTH) {
1666                 MACIO_BIS(0x506e0, 0x00400000);
1667                 MACIO_BIS(0x506e0, 0x80000000);
1668         }
1669         return 0;
1670 }
1671
1672 static int __pmac
1673 core99_wake_up(void)
1674 {
1675         struct macio_chip* macio;
1676         int i;
1677
1678         macio = &macio_chips[0];
1679         if (macio->type != macio_keylargo && macio->type != macio_pangea &&
1680             macio->type != macio_intrepid)
1681                 return -ENODEV;
1682
1683         /*
1684          * Wakeup the host bridge
1685          */
1686         UN_OUT(UNI_N_POWER_MGT, UNI_N_POWER_MGT_NORMAL);
1687         udelay(10);
1688         UN_OUT(UNI_N_HWINIT_STATE, UNI_N_HWINIT_STATE_RUNNING);
1689         udelay(10);
1690
1691         /*
1692          * Restore KeyLargo
1693          */
1694
1695         if (macio->type == macio_keylargo) {
1696                 MACIO_OUT32(KEYLARGO_MBCR, save_mbcr);
1697                 (void)MACIO_IN32(KEYLARGO_MBCR); udelay(10);
1698         }
1699         MACIO_OUT32(KEYLARGO_FCR0, save_fcr[0]);
1700         (void)MACIO_IN32(KEYLARGO_FCR0); udelay(10);
1701         MACIO_OUT32(KEYLARGO_FCR1, save_fcr[1]);
1702         (void)MACIO_IN32(KEYLARGO_FCR1); udelay(10);
1703         MACIO_OUT32(KEYLARGO_FCR2, save_fcr[2]);
1704         (void)MACIO_IN32(KEYLARGO_FCR2); udelay(10);
1705         MACIO_OUT32(KEYLARGO_FCR3, save_fcr[3]);
1706         (void)MACIO_IN32(KEYLARGO_FCR3); udelay(10);
1707         MACIO_OUT32(KEYLARGO_FCR4, save_fcr[4]);
1708         (void)MACIO_IN32(KEYLARGO_FCR4); udelay(10);
1709         if (macio->type == macio_pangea || macio->type == macio_intrepid) {
1710                 MACIO_OUT32(KEYLARGO_FCR5, save_fcr[5]);
1711                 (void)MACIO_IN32(KEYLARGO_FCR5); udelay(10);
1712         }
1713
1714         dbdma_restore(macio, save_dbdma);
1715
1716         MACIO_OUT32(KEYLARGO_GPIO_LEVELS0, save_gpio_levels[0]);
1717         MACIO_OUT32(KEYLARGO_GPIO_LEVELS1, save_gpio_levels[1]);
1718         for (i=0; i<KEYLARGO_GPIO_EXTINT_CNT; i++)
1719                 MACIO_OUT8(KEYLARGO_GPIO_EXTINT_0+i, save_gpio_extint[i]);
1720         for (i=0; i<KEYLARGO_GPIO_CNT; i++)
1721                 MACIO_OUT8(KEYLARGO_GPIO_0+i, save_gpio_normal[i]);
1722
1723         /* FIXME more black magic with OpenPIC ... */
1724         if (pmac_mb.model_id == PMAC_TYPE_SAWTOOTH) {
1725                 MACIO_BIC(0x506e0, 0x00400000);
1726                 MACIO_BIC(0x506e0, 0x80000000);
1727         }
1728
1729         UN_OUT(UNI_N_CLOCK_CNTL, save_unin_clock_ctl);
1730         udelay(100);
1731
1732         return 0;
1733 }
1734
1735 static long __pmac
1736 core99_sleep_state(struct device_node* node, long param, long value)
1737 {
1738         /* Param == 1 means to enter the "fake sleep" mode that is
1739          * used for CPU speed switch
1740          */
1741         if (param == 1) {
1742                 if (value == 1) {
1743                         UN_OUT(UNI_N_HWINIT_STATE, UNI_N_HWINIT_STATE_SLEEPING);
1744                         UN_OUT(UNI_N_POWER_MGT, UNI_N_POWER_MGT_IDLE2);
1745                 } else {
1746                         UN_OUT(UNI_N_POWER_MGT, UNI_N_POWER_MGT_NORMAL);
1747                         udelay(10);
1748                         UN_OUT(UNI_N_HWINIT_STATE, UNI_N_HWINIT_STATE_RUNNING);
1749                         udelay(10);
1750                 }
1751                 return 0;
1752         }
1753         if ((pmac_mb.board_flags & PMAC_MB_CAN_SLEEP) == 0)
1754                 return -EPERM;
1755         if (value == 1)
1756                 return core99_sleep();
1757         else if (value == 0)
1758                 return core99_wake_up();
1759         return 0;
1760 }
1761
1762 #endif /* CONFIG_POWER4 */
1763
1764 static long __pmac
1765 generic_get_mb_info(struct device_node* node, long param, long value)
1766 {
1767         switch(param) {
1768                 case PMAC_MB_INFO_MODEL:
1769                         return pmac_mb.model_id;
1770                 case PMAC_MB_INFO_FLAGS:
1771                         return pmac_mb.board_flags;
1772                 case PMAC_MB_INFO_NAME:
1773                         /* hack hack hack... but should work */
1774                         *((const char **)value) = pmac_mb.model_name;
1775                         return 0;
1776         }
1777         return -EINVAL;
1778 }
1779
1780
1781 /*
1782  * Table definitions
1783  */
1784
1785 /* Used on any machine
1786  */
1787 static struct feature_table_entry any_features[]  __pmacdata = {
1788         { PMAC_FTR_GET_MB_INFO,         generic_get_mb_info },
1789         { 0, NULL }
1790 };
1791
1792 #ifndef CONFIG_POWER4
1793
1794 /* OHare based motherboards. Currently, we only use these on the
1795  * 2400,3400 and 3500 series powerbooks. Some older desktops seem
1796  * to have issues with turning on/off those asic cells
1797  */
1798 static struct feature_table_entry ohare_features[]  __pmacdata = {
1799         { PMAC_FTR_SCC_ENABLE,          ohare_htw_scc_enable },
1800         { PMAC_FTR_SWIM3_ENABLE,        ohare_floppy_enable },
1801         { PMAC_FTR_MESH_ENABLE,         ohare_mesh_enable },
1802         { PMAC_FTR_IDE_ENABLE,          ohare_ide_enable},
1803         { PMAC_FTR_IDE_RESET,           ohare_ide_reset},
1804         { PMAC_FTR_SLEEP_STATE,         ohare_sleep_state },
1805         { 0, NULL }
1806 };
1807
1808 /* Heathrow desktop machines (Beige G3).
1809  * Separated as some features couldn't be properly tested
1810  * and the serial port control bits appear to confuse it.
1811  */
1812 static struct feature_table_entry heathrow_desktop_features[]  __pmacdata = {
1813         { PMAC_FTR_SWIM3_ENABLE,        heathrow_floppy_enable },
1814         { PMAC_FTR_MESH_ENABLE,         heathrow_mesh_enable },
1815         { PMAC_FTR_IDE_ENABLE,          heathrow_ide_enable },
1816         { PMAC_FTR_IDE_RESET,           heathrow_ide_reset },
1817         { PMAC_FTR_BMAC_ENABLE,         heathrow_bmac_enable },
1818         { 0, NULL }
1819 };
1820
1821 /* Heathrow based laptop, that is the Wallstreet and mainstreet
1822  * powerbooks.
1823  */
1824 static struct feature_table_entry heathrow_laptop_features[]  __pmacdata = {
1825         { PMAC_FTR_SCC_ENABLE,          ohare_htw_scc_enable },
1826         { PMAC_FTR_MODEM_ENABLE,        heathrow_modem_enable },
1827         { PMAC_FTR_SWIM3_ENABLE,        heathrow_floppy_enable },
1828         { PMAC_FTR_MESH_ENABLE,         heathrow_mesh_enable },
1829         { PMAC_FTR_IDE_ENABLE,          heathrow_ide_enable },
1830         { PMAC_FTR_IDE_RESET,           heathrow_ide_reset },
1831         { PMAC_FTR_BMAC_ENABLE,         heathrow_bmac_enable },
1832         { PMAC_FTR_SOUND_CHIP_ENABLE,   heathrow_sound_enable },
1833         { PMAC_FTR_SLEEP_STATE,         heathrow_sleep_state },
1834         { 0, NULL }
1835 };
1836
1837 /* Paddington based machines
1838  * The lombard (101) powerbook, first iMac models, B&W G3 and Yikes G4.
1839  */
1840 static struct feature_table_entry paddington_features[]  __pmacdata = {
1841         { PMAC_FTR_SCC_ENABLE,          ohare_htw_scc_enable },
1842         { PMAC_FTR_MODEM_ENABLE,        heathrow_modem_enable },
1843         { PMAC_FTR_SWIM3_ENABLE,        heathrow_floppy_enable },
1844         { PMAC_FTR_MESH_ENABLE,         heathrow_mesh_enable },
1845         { PMAC_FTR_IDE_ENABLE,          heathrow_ide_enable },
1846         { PMAC_FTR_IDE_RESET,           heathrow_ide_reset },
1847         { PMAC_FTR_BMAC_ENABLE,         heathrow_bmac_enable },
1848         { PMAC_FTR_SOUND_CHIP_ENABLE,   heathrow_sound_enable },
1849         { PMAC_FTR_SLEEP_STATE,         heathrow_sleep_state },
1850         { 0, NULL }
1851 };
1852
1853 /* Core99 & MacRISC 2 machines (all machines released since the
1854  * iBook (included), that is all AGP machines, except pangea
1855  * chipset. The pangea chipset is the "combo" UniNorth/KeyLargo
1856  * used on iBook2 & iMac "flow power".
1857  */
1858 static struct feature_table_entry core99_features[]  __pmacdata = {
1859         { PMAC_FTR_SCC_ENABLE,          core99_scc_enable },
1860         { PMAC_FTR_MODEM_ENABLE,        core99_modem_enable },
1861         { PMAC_FTR_IDE_ENABLE,          core99_ide_enable },
1862         { PMAC_FTR_IDE_RESET,           core99_ide_reset },
1863         { PMAC_FTR_GMAC_ENABLE,         core99_gmac_enable },
1864         { PMAC_FTR_GMAC_PHY_RESET,      core99_gmac_phy_reset },
1865         { PMAC_FTR_SOUND_CHIP_ENABLE,   core99_sound_chip_enable },
1866         { PMAC_FTR_AIRPORT_ENABLE,      core99_airport_enable },
1867         { PMAC_FTR_USB_ENABLE,          core99_usb_enable },
1868         { PMAC_FTR_1394_ENABLE,         core99_firewire_enable },
1869         { PMAC_FTR_1394_CABLE_POWER,    core99_firewire_cable_power },
1870         { PMAC_FTR_SLEEP_STATE,         core99_sleep_state },
1871 #ifdef CONFIG_SMP
1872         { PMAC_FTR_RESET_CPU,           core99_reset_cpu },
1873 #endif /* CONFIG_SMP */
1874         { PMAC_FTR_READ_GPIO,           core99_read_gpio },
1875         { PMAC_FTR_WRITE_GPIO,          core99_write_gpio },
1876         { 0, NULL }
1877 };
1878
1879 /* RackMac
1880  */
1881 static struct feature_table_entry rackmac_features[]  __pmacdata = {
1882         { PMAC_FTR_SCC_ENABLE,          core99_scc_enable },
1883         { PMAC_FTR_IDE_ENABLE,          core99_ide_enable },
1884         { PMAC_FTR_IDE_RESET,           core99_ide_reset },
1885         { PMAC_FTR_GMAC_ENABLE,         core99_gmac_enable },
1886         { PMAC_FTR_GMAC_PHY_RESET,      core99_gmac_phy_reset },
1887         { PMAC_FTR_USB_ENABLE,          core99_usb_enable },
1888         { PMAC_FTR_1394_ENABLE,         core99_firewire_enable },
1889         { PMAC_FTR_1394_CABLE_POWER,    core99_firewire_cable_power },
1890         { PMAC_FTR_SLEEP_STATE,         core99_sleep_state },
1891 #ifdef CONFIG_SMP
1892         { PMAC_FTR_RESET_CPU,           core99_reset_cpu },
1893 #endif /* CONFIG_SMP */
1894         { PMAC_FTR_READ_GPIO,           core99_read_gpio },
1895         { PMAC_FTR_WRITE_GPIO,          core99_write_gpio },
1896         { 0, NULL }
1897 };
1898
1899 /* Pangea features
1900  */
1901 static struct feature_table_entry pangea_features[]  __pmacdata = {
1902         { PMAC_FTR_SCC_ENABLE,          core99_scc_enable },
1903         { PMAC_FTR_MODEM_ENABLE,        pangea_modem_enable },
1904         { PMAC_FTR_IDE_ENABLE,          core99_ide_enable },
1905         { PMAC_FTR_IDE_RESET,           core99_ide_reset },
1906         { PMAC_FTR_GMAC_ENABLE,         core99_gmac_enable },
1907         { PMAC_FTR_GMAC_PHY_RESET,      core99_gmac_phy_reset },
1908         { PMAC_FTR_SOUND_CHIP_ENABLE,   core99_sound_chip_enable },
1909         { PMAC_FTR_AIRPORT_ENABLE,      core99_airport_enable },
1910         { PMAC_FTR_USB_ENABLE,          core99_usb_enable },
1911         { PMAC_FTR_1394_ENABLE,         core99_firewire_enable },
1912         { PMAC_FTR_1394_CABLE_POWER,    core99_firewire_cable_power },
1913         { PMAC_FTR_SLEEP_STATE,         core99_sleep_state },
1914         { PMAC_FTR_READ_GPIO,           core99_read_gpio },
1915         { PMAC_FTR_WRITE_GPIO,          core99_write_gpio },
1916         { 0, NULL }
1917 };
1918
1919 /* Intrepid features
1920  */
1921 static struct feature_table_entry intrepid_features[]  __pmacdata = {
1922         { PMAC_FTR_SCC_ENABLE,          core99_scc_enable },
1923         { PMAC_FTR_MODEM_ENABLE,        pangea_modem_enable },
1924         { PMAC_FTR_IDE_ENABLE,          core99_ide_enable },
1925         { PMAC_FTR_IDE_RESET,           core99_ide_reset },
1926         { PMAC_FTR_GMAC_ENABLE,         core99_gmac_enable },
1927         { PMAC_FTR_GMAC_PHY_RESET,      core99_gmac_phy_reset },
1928         { PMAC_FTR_SOUND_CHIP_ENABLE,   core99_sound_chip_enable },
1929         { PMAC_FTR_AIRPORT_ENABLE,      core99_airport_enable },
1930         { PMAC_FTR_USB_ENABLE,          core99_usb_enable },
1931         { PMAC_FTR_1394_ENABLE,         core99_firewire_enable },
1932         { PMAC_FTR_1394_CABLE_POWER,    core99_firewire_cable_power },
1933         { PMAC_FTR_SLEEP_STATE,         core99_sleep_state },
1934         { PMAC_FTR_READ_GPIO,           core99_read_gpio },
1935         { PMAC_FTR_WRITE_GPIO,          core99_write_gpio },
1936         { PMAC_FTR_AACK_DELAY_ENABLE,   intrepid_aack_delay_enable },
1937         { 0, NULL }
1938 };
1939
1940 #else /* CONFIG_POWER4 */
1941
1942 /* G5 features
1943  */
1944 static struct feature_table_entry g5_features[]  __pmacdata = {
1945         { PMAC_FTR_GMAC_ENABLE,         g5_gmac_enable },
1946         { PMAC_FTR_1394_ENABLE,         g5_fw_enable },
1947         { PMAC_FTR_ENABLE_MPIC,         g5_mpic_enable },
1948 #ifdef CONFIG_SMP
1949         { PMAC_FTR_RESET_CPU,           g5_reset_cpu },
1950 #endif /* CONFIG_SMP */
1951         { PMAC_FTR_READ_GPIO,           core99_read_gpio },
1952         { PMAC_FTR_WRITE_GPIO,          core99_write_gpio },
1953         { 0, NULL }
1954 };
1955
1956 #endif /* CONFIG_POWER4 */
1957
1958 static struct pmac_mb_def pmac_mb_defs[] __pmacdata = {
1959         /* Warning: ordering is important as some models may claim
1960          * beeing compatible with several types
1961          */
1962 #ifndef CONFIG_POWER4
1963         {       "AAPL,8500",                    "PowerMac 8500/8600",
1964                 PMAC_TYPE_PSURGE,               NULL,
1965                 0
1966         },
1967         {       "AAPL,9500",                    "PowerMac 9500/9600",
1968                 PMAC_TYPE_PSURGE,               NULL,
1969                 0
1970         },
1971         {       "AAPL,7200",                    "PowerMac 7200",
1972                 PMAC_TYPE_PSURGE,               NULL,
1973                 0
1974         },
1975         {       "AAPL,7300",                    "PowerMac 7200/7300",
1976                 PMAC_TYPE_PSURGE,               NULL,
1977                 0
1978         },
1979         {       "AAPL,7500",                    "PowerMac 7500",
1980                 PMAC_TYPE_PSURGE,               NULL,
1981                 0
1982         },
1983         {       "AAPL,ShinerESB",               "Apple Network Server",
1984                 PMAC_TYPE_ANS,                  NULL,
1985                 0
1986         },
1987         {       "AAPL,e407",                    "Alchemy",
1988                 PMAC_TYPE_ALCHEMY,              NULL,
1989                 0
1990         },
1991         {       "AAPL,e411",                    "Gazelle",
1992                 PMAC_TYPE_GAZELLE,              NULL,
1993                 0
1994         },
1995         {       "AAPL,3400/2400",               "PowerBook 3400",
1996                 PMAC_TYPE_HOOPER,               ohare_features,
1997                 PMAC_MB_CAN_SLEEP | PMAC_MB_MOBILE
1998         },
1999         {       "AAPL,3500",                    "PowerBook 3500",
2000                 PMAC_TYPE_KANGA,                ohare_features,
2001                 PMAC_MB_CAN_SLEEP | PMAC_MB_MOBILE
2002         },
2003         {       "AAPL,Gossamer",                "PowerMac G3 (Gossamer)",
2004                 PMAC_TYPE_GOSSAMER,             heathrow_desktop_features,
2005                 0
2006         },
2007         {       "AAPL,PowerMac G3",             "PowerMac G3 (Silk)",
2008                 PMAC_TYPE_SILK,                 heathrow_desktop_features,
2009                 0
2010         },
2011         {       "AAPL,PowerBook1998",           "PowerBook Wallstreet",
2012                 PMAC_TYPE_WALLSTREET,           heathrow_laptop_features,
2013                 PMAC_MB_CAN_SLEEP | PMAC_MB_MOBILE
2014         },
2015         {       "PowerBook1,1",                 "PowerBook 101 (Lombard)",
2016                 PMAC_TYPE_101_PBOOK,            paddington_features,
2017                 PMAC_MB_CAN_SLEEP | PMAC_MB_MOBILE
2018         },
2019         {       "iMac,1",                       "iMac (first generation)",
2020                 PMAC_TYPE_ORIG_IMAC,            paddington_features,
2021                 0
2022         },
2023         {       "PowerMac4,1",                  "iMac \"Flower Power\"",
2024                 PMAC_TYPE_PANGEA_IMAC,          pangea_features,
2025                 PMAC_MB_CAN_SLEEP
2026         },
2027         {       "PowerBook4,3",                 "iBook 2 rev. 2",
2028                 PMAC_TYPE_IBOOK2,               pangea_features,
2029                 PMAC_MB_CAN_SLEEP | PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE
2030         },
2031         {       "PowerBook4,2",                 "iBook 2",
2032                 PMAC_TYPE_IBOOK2,               pangea_features,
2033                 PMAC_MB_CAN_SLEEP | PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE
2034         },
2035         {       "PowerBook4,1",                 "iBook 2",
2036                 PMAC_TYPE_IBOOK2,               pangea_features,
2037                 PMAC_MB_CAN_SLEEP | PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE
2038         },
2039         {       "PowerMac4,4",                  "eMac",
2040                 PMAC_TYPE_EMAC,                 core99_features,
2041                 PMAC_MB_CAN_SLEEP
2042         },
2043         {       "PowerMac4,2",                  "Flat panel iMac",
2044                 PMAC_TYPE_FLAT_PANEL_IMAC,      pangea_features,
2045                 PMAC_MB_CAN_SLEEP
2046         },
2047         {       "PowerMac1,1",                  "Blue&White G3",
2048                 PMAC_TYPE_YOSEMITE,             paddington_features,
2049                 0
2050         },
2051         {       "PowerMac1,2",                  "PowerMac G4 PCI Graphics",
2052                 PMAC_TYPE_YIKES,                paddington_features,
2053                 0
2054         },
2055         {       "PowerBook2,1",                 "iBook (first generation)",
2056                 PMAC_TYPE_ORIG_IBOOK,           core99_features,
2057                 PMAC_MB_CAN_SLEEP | PMAC_MB_OLD_CORE99 | PMAC_MB_MOBILE
2058         },
2059         {       "PowerMac3,1",                  "PowerMac G4 AGP Graphics",
2060                 PMAC_TYPE_SAWTOOTH,             core99_features,
2061                 PMAC_MB_OLD_CORE99
2062         },
2063         {       "PowerMac3,2",                  "PowerMac G4 AGP Graphics",
2064                 PMAC_TYPE_SAWTOOTH,             core99_features,
2065                 PMAC_MB_OLD_CORE99
2066         },
2067         {       "PowerMac3,3",                  "PowerMac G4 AGP Graphics",
2068                 PMAC_TYPE_SAWTOOTH,             core99_features,
2069                 PMAC_MB_OLD_CORE99
2070         },
2071         {       "PowerMac2,1",                  "iMac FireWire",
2072                 PMAC_TYPE_FW_IMAC,              core99_features,
2073                 PMAC_MB_CAN_SLEEP | PMAC_MB_OLD_CORE99
2074         },
2075         {       "PowerMac2,2",                  "iMac FireWire",
2076                 PMAC_TYPE_FW_IMAC,              core99_features,
2077                 PMAC_MB_CAN_SLEEP | PMAC_MB_OLD_CORE99
2078         },
2079         {       "PowerBook2,2",                 "iBook FireWire",
2080                 PMAC_TYPE_FW_IBOOK,             core99_features,
2081                 PMAC_MB_CAN_SLEEP | PMAC_MB_HAS_FW_POWER | PMAC_MB_OLD_CORE99 | PMAC_MB_MOBILE
2082         },
2083         {       "PowerMac5,1",                  "PowerMac G4 Cube",
2084                 PMAC_TYPE_CUBE,                 core99_features,
2085                 PMAC_MB_OLD_CORE99
2086         },
2087         {       "PowerMac3,4",                  "PowerMac G4 Silver",
2088                 PMAC_TYPE_QUICKSILVER,          core99_features,
2089                 0
2090         },
2091         {       "PowerMac3,5",                  "PowerMac G4 Silver",
2092                 PMAC_TYPE_QUICKSILVER,          core99_features,
2093                 0
2094         },
2095         {       "PowerBook3,1",                 "PowerBook Pismo",
2096                 PMAC_TYPE_PISMO,                core99_features,
2097                 PMAC_MB_CAN_SLEEP | PMAC_MB_HAS_FW_POWER | PMAC_MB_OLD_CORE99 | PMAC_MB_MOBILE
2098         },
2099         {       "PowerBook3,2",                 "PowerBook Titanium",
2100                 PMAC_TYPE_TITANIUM,             core99_features,
2101                 PMAC_MB_CAN_SLEEP | PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE
2102         },
2103         {       "PowerBook3,3",                 "PowerBook Titanium II",
2104                 PMAC_TYPE_TITANIUM2,            core99_features,
2105                 PMAC_MB_CAN_SLEEP | PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE
2106         },
2107         {       "PowerBook3,4",                 "PowerBook Titanium III",
2108                 PMAC_TYPE_TITANIUM3,            core99_features,
2109                 PMAC_MB_CAN_SLEEP | PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE
2110         },
2111         {       "PowerBook3,5",                 "PowerBook Titanium IV",
2112                 PMAC_TYPE_TITANIUM4,            core99_features,
2113                 PMAC_MB_CAN_SLEEP | PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE
2114         },
2115         {       "RackMac1,1",                   "XServe",
2116                 PMAC_TYPE_RACKMAC,              rackmac_features,
2117                 0,
2118         },
2119         {       "RackMac1,2",                   "XServe rev. 2",
2120                 PMAC_TYPE_RACKMAC,              rackmac_features,
2121                 0,
2122         },
2123         {       "PowerMac3,6",                  "PowerMac G4 Windtunnel",
2124                 PMAC_TYPE_WINDTUNNEL,           core99_features,
2125                 0,
2126         },
2127         {       "PowerBook5,1",                 "PowerBook G4 17\"",
2128                 PMAC_TYPE_UNKNOWN_INTREPID,     intrepid_features,
2129                 PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE,
2130         },
2131         {       "PowerBook5,2",                 "PowerBook G4 15\"",
2132                 PMAC_TYPE_UNKNOWN_INTREPID,     intrepid_features,
2133                 PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE,
2134         },
2135         {       "PowerBook5,3",                 "PowerBook G4 17\"",
2136                 PMAC_TYPE_UNKNOWN_INTREPID,     intrepid_features,
2137                 PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE,
2138         },
2139         {       "PowerBook5,4",                 "PowerBook G4 15\"",
2140                 PMAC_TYPE_UNKNOWN_INTREPID,     intrepid_features,
2141                 PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE,
2142         },
2143         {       "PowerBook5,5",                 "PowerBook G4 17\"",
2144                 PMAC_TYPE_UNKNOWN_INTREPID,     intrepid_features,
2145                 PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE,
2146         },
2147         {       "PowerBook6,1",                 "PowerBook G4 12\"",
2148                 PMAC_TYPE_UNKNOWN_INTREPID,     intrepid_features,
2149                 PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE,
2150         },
2151         {       "PowerBook6,2",                 "PowerBook G4",
2152                 PMAC_TYPE_UNKNOWN_INTREPID,     intrepid_features,
2153                 PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE,
2154         },
2155         {       "PowerBook6,3",                 "iBook G4",
2156                 PMAC_TYPE_UNKNOWN_INTREPID,     intrepid_features,
2157                 PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE,
2158         },
2159         {       "PowerBook6,4",                 "PowerBook G4 12\"",
2160                 PMAC_TYPE_UNKNOWN_INTREPID,     intrepid_features,
2161                 PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE,
2162         },
2163         {       "PowerBook6,5",                 "iBook G4",
2164                 PMAC_TYPE_UNKNOWN_INTREPID,     intrepid_features,
2165                 PMAC_MB_HAS_FW_POWER | PMAC_MB_MOBILE,
2166         },
2167 #else /* CONFIG_POWER4 */
2168         {       "PowerMac7,2",                  "PowerMac G5",
2169                 PMAC_TYPE_POWERMAC_G5,          g5_features,
2170                 0,
2171         },
2172 #endif /* CONFIG_POWER4 */
2173 };
2174
2175 /*
2176  * The toplevel feature_call callback
2177  */
2178 long __pmac
2179 pmac_do_feature_call(unsigned int selector, ...)
2180 {
2181         struct device_node* node;
2182         long param, value;
2183         int i;
2184         feature_call func = NULL;
2185         va_list args;
2186
2187         if (pmac_mb.features)
2188                 for (i=0; pmac_mb.features[i].function; i++)
2189                         if (pmac_mb.features[i].selector == selector) {
2190                                 func = pmac_mb.features[i].function;
2191                                 break;
2192                         }
2193         if (!func)
2194                 for (i=0; any_features[i].function; i++)
2195                         if (any_features[i].selector == selector) {
2196                                 func = any_features[i].function;
2197                                 break;
2198                         }
2199         if (!func)
2200                 return -ENODEV;
2201
2202         va_start(args, selector);
2203         node = (struct device_node*)va_arg(args, void*);
2204         param = va_arg(args, long);
2205         value = va_arg(args, long);
2206         va_end(args);
2207
2208         return func(node, param, value);
2209 }
2210
2211 static int __init
2212 probe_motherboard(void)
2213 {
2214         int i;
2215         struct macio_chip* macio = &macio_chips[0];
2216         const char* model = NULL;
2217         struct device_node *dt;
2218
2219         /* Lookup known motherboard type in device-tree. First try an
2220          * exact match on the "model" property, then try a "compatible"
2221          * match is none is found.
2222          */
2223         dt = find_devices("device-tree");
2224         if (dt != NULL)
2225                 model = (const char *) get_property(dt, "model", NULL);
2226         for(i=0; model && i<(sizeof(pmac_mb_defs)/sizeof(struct pmac_mb_def)); i++) {
2227             if (strcmp(model, pmac_mb_defs[i].model_string) == 0) {
2228                 pmac_mb = pmac_mb_defs[i];
2229                 goto found;
2230             }
2231         }
2232         for(i=0; i<(sizeof(pmac_mb_defs)/sizeof(struct pmac_mb_def)); i++) {
2233             if (machine_is_compatible(pmac_mb_defs[i].model_string)) {
2234                 pmac_mb = pmac_mb_defs[i];
2235                 goto found;
2236             }
2237         }
2238
2239         /* Fallback to selection depending on mac-io chip type */
2240         switch(macio->type) {
2241 #ifndef CONFIG_POWER4
2242             case macio_grand_central:
2243                 pmac_mb.model_id = PMAC_TYPE_PSURGE;
2244                 pmac_mb.model_name = "Unknown PowerSurge";
2245                 break;
2246             case macio_ohare:
2247                 pmac_mb.model_id = PMAC_TYPE_UNKNOWN_OHARE;
2248                 pmac_mb.model_name = "Unknown OHare-based";
2249                 break;
2250             case macio_heathrow:
2251                 pmac_mb.model_id = PMAC_TYPE_UNKNOWN_HEATHROW;
2252                 pmac_mb.model_name = "Unknown Heathrow-based";
2253                 pmac_mb.features = heathrow_desktop_features;
2254                 break;
2255             case macio_paddington:
2256                 pmac_mb.model_id = PMAC_TYPE_UNKNOWN_PADDINGTON;
2257                 pmac_mb.model_name = "Unknown Paddington-based";
2258                 pmac_mb.features = paddington_features;
2259                 break;
2260             case macio_keylargo:
2261                 pmac_mb.model_id = PMAC_TYPE_UNKNOWN_CORE99;
2262                 pmac_mb.model_name = "Unknown Keylargo-based";
2263                 pmac_mb.features = core99_features;
2264                 break;
2265             case macio_pangea:
2266                 pmac_mb.model_id = PMAC_TYPE_UNKNOWN_PANGEA;
2267                 pmac_mb.model_name = "Unknown Pangea-based";
2268                 pmac_mb.features = pangea_features;
2269                 break;
2270             case macio_intrepid:
2271                 pmac_mb.model_id = PMAC_TYPE_UNKNOWN_INTREPID;
2272                 pmac_mb.model_name = "Unknown Intrepid-based";
2273                 pmac_mb.features = intrepid_features;
2274                 break;
2275 #else /* CONFIG_POWER4 */
2276             case macio_keylargo2:
2277                 pmac_mb.model_id = PMAC_TYPE_UNKNOWN_K2;
2278                 pmac_mb.model_name = "Unknown G5";
2279                 pmac_mb.features = g5_features;
2280                 break;
2281 #endif /* CONFIG_POWER4 */
2282             default:
2283                 return -ENODEV;
2284         }
2285 found:
2286 #ifndef CONFIG_POWER4
2287         /* Fixup Hooper vs. Comet */
2288         if (pmac_mb.model_id == PMAC_TYPE_HOOPER) {
2289                 u32* mach_id_ptr = (u32*)ioremap(0xf3000034, 4);
2290                 if (!mach_id_ptr)
2291                         return -ENODEV;
2292                 /* Here, I used to disable the media-bay on comet. It
2293                  * appears this is wrong, the floppy connector is actually
2294                  * a kind of media-bay and works with the current driver.
2295                  */
2296                 if ((*mach_id_ptr) & 0x20000000UL)
2297                         pmac_mb.model_id = PMAC_TYPE_COMET;
2298                 iounmap(mach_id_ptr);
2299         }
2300 #endif /* CONFIG_POWER4 */
2301
2302 #ifdef CONFIG_6xx
2303         /* Set default value of powersave_nap on machines that support it.
2304          * It appears that uninorth rev 3 has a problem with it, we don't
2305          * enable it on those. In theory, the flush-on-lock property is
2306          * supposed to be set when not supported, but I'm not very confident
2307          * that all Apple OF revs did it properly, I do it the paranoid way.
2308          */
2309         while (uninorth_base && uninorth_rev > 3) {
2310                 struct device_node* np = find_path_device("/cpus");
2311                 if (!np || !np->child) {
2312                         printk(KERN_WARNING "Can't find CPU(s) in device tree !\n");
2313                         break;
2314                 }
2315                 np = np->child;
2316                 /* Nap mode not supported on SMP */
2317                 if (np->sibling)
2318                         break;
2319                 /* Nap mode not supported if flush-on-lock property is present */
2320                 if (get_property(np, "flush-on-lock", NULL))
2321                         break;
2322                 powersave_nap = 1;
2323                 printk(KERN_INFO "Processor NAP mode on idle enabled.\n");
2324                 break;
2325         }
2326
2327         /* On CPUs that support it (750FX), lowspeed by default during
2328          * NAP mode
2329          */
2330         powersave_lowspeed = 1;
2331 #endif /* CONFIG_6xx */
2332 #ifdef CONFIG_POWER4
2333         powersave_nap = 1;
2334 #endif
2335         /* Check for "mobile" machine */
2336         if (model && (strncmp(model, "PowerBook", 9) == 0
2337                    || strncmp(model, "iBook", 5) == 0))
2338                 pmac_mb.board_flags |= PMAC_MB_MOBILE;
2339
2340
2341         printk(KERN_INFO "PowerMac motherboard: %s\n", pmac_mb.model_name);
2342         return 0;
2343 }
2344
2345 /* Initialize the Core99 UniNorth host bridge and memory controller
2346  */
2347 static void __init
2348 probe_uninorth(void)
2349 {
2350         unsigned long actrl;
2351
2352         /* Locate core99 Uni-N */
2353         uninorth_node = of_find_node_by_name(NULL, "uni-n");
2354         /* Locate G5 u3 */
2355         if (uninorth_node == NULL) {
2356                 uninorth_node = of_find_node_by_name(NULL, "u3");
2357                 uninorth_u3 = 1;
2358         }
2359         if (uninorth_node && uninorth_node->n_addrs > 0) {
2360                 unsigned long address = uninorth_node->addrs[0].address;
2361                 uninorth_base = ioremap(address, 0x40000);
2362                 uninorth_rev = in_be32(UN_REG(UNI_N_VERSION));
2363                 if (uninorth_u3)
2364                         u3_ht = ioremap(address + U3_HT_CONFIG_BASE, 0x1000);
2365         } else
2366                 uninorth_node = NULL;
2367
2368         if (!uninorth_node)
2369                 return;
2370
2371         printk(KERN_INFO "Found %s memory controller & host bridge, revision: %d\n",
2372                uninorth_u3 ? "U3" : "UniNorth", uninorth_rev);
2373         printk(KERN_INFO "Mapped at 0x%08lx\n", (unsigned long)uninorth_base);
2374
2375         /* Set the arbitrer QAck delay according to what Apple does
2376          */
2377         if (uninorth_rev < 0x11) {
2378                 actrl = UN_IN(UNI_N_ARB_CTRL) & ~UNI_N_ARB_CTRL_QACK_DELAY_MASK;
2379                 actrl |= ((uninorth_rev < 3) ? UNI_N_ARB_CTRL_QACK_DELAY105 :
2380                         UNI_N_ARB_CTRL_QACK_DELAY) << UNI_N_ARB_CTRL_QACK_DELAY_SHIFT;
2381                 UN_OUT(UNI_N_ARB_CTRL, actrl);
2382         }
2383
2384         /* Some more magic as done by them in recent MacOS X on UniNorth
2385          * revs 1.5 to 2.O and Pangea. Seem to toggle the UniN Maxbus/PCI
2386          * memory timeout
2387          */
2388         if ((uninorth_rev >= 0x11 && uninorth_rev <= 0x24) || uninorth_rev == 0xc0)
2389                 UN_OUT(0x2160, UN_IN(0x2160) & 0x00ffffff);
2390 }
2391
2392 static void __init
2393 probe_one_macio(const char* name, const char* compat, int type)
2394 {
2395         struct device_node*     node;
2396         int                     i;
2397         volatile u32*           base;
2398         u32*                    revp;
2399
2400         node = find_devices(name);
2401         if (!node || !node->n_addrs)
2402                 return;
2403         if (compat)
2404                 do {
2405                         if (device_is_compatible(node, compat))
2406                                 break;
2407                         node = node->next;
2408                 } while (node);
2409         if (!node)
2410                 return;
2411         for(i=0; i<MAX_MACIO_CHIPS; i++) {
2412                 if (!macio_chips[i].of_node)
2413                         break;
2414                 if (macio_chips[i].of_node == node)
2415                         return;
2416         }
2417         if (i >= MAX_MACIO_CHIPS) {
2418                 printk(KERN_ERR "pmac_feature: Please increase MAX_MACIO_CHIPS !\n");
2419                 printk(KERN_ERR "pmac_feature: %s skipped\n", node->full_name);
2420                 return;
2421         }
2422         base = (volatile u32*)ioremap(node->addrs[0].address, node->addrs[0].size);
2423         if (!base) {
2424                 printk(KERN_ERR "pmac_feature: Can't map mac-io chip !\n");
2425                 return;
2426         }
2427         if (type == macio_keylargo) {
2428                 u32* did = (u32 *)get_property(node, "device-id", NULL);
2429                 if (*did == 0x00000025)
2430                         type = macio_pangea;
2431                 if (*did == 0x0000003e)
2432                         type = macio_intrepid;
2433         }
2434         macio_chips[i].of_node  = node;
2435         macio_chips[i].type     = type;
2436         macio_chips[i].base     = base;
2437         macio_chips[i].flags    = MACIO_FLAG_SCCB_ON | MACIO_FLAG_SCCB_ON;
2438         macio_chips[i].name     = macio_names[type];
2439         revp = (u32 *)get_property(node, "revision-id", NULL);
2440         if (revp)
2441                 macio_chips[i].rev = *revp;
2442         printk(KERN_INFO "Found a %s mac-io controller, rev: %d, mapped at 0x%p\n",
2443                 macio_names[type], macio_chips[i].rev, macio_chips[i].base);
2444 }
2445
2446 static int __init
2447 probe_macios(void)
2448 {
2449         /* Warning, ordering is important */
2450         probe_one_macio("gc", NULL, macio_grand_central);
2451         probe_one_macio("ohare", NULL, macio_ohare);
2452         probe_one_macio("pci106b,7", NULL, macio_ohareII);
2453         probe_one_macio("mac-io", "keylargo", macio_keylargo);
2454         probe_one_macio("mac-io", "paddington", macio_paddington);
2455         probe_one_macio("mac-io", "gatwick", macio_gatwick);
2456         probe_one_macio("mac-io", "heathrow", macio_heathrow);
2457         probe_one_macio("mac-io", "K2-Keylargo", macio_keylargo2);
2458
2459         /* Make sure the "main" macio chip appear first */
2460         if (macio_chips[0].type == macio_gatwick
2461             && macio_chips[1].type == macio_heathrow) {
2462                 struct macio_chip temp = macio_chips[0];
2463                 macio_chips[0] = macio_chips[1];
2464                 macio_chips[1] = temp;
2465         }
2466         if (macio_chips[0].type == macio_ohareII
2467             && macio_chips[1].type == macio_ohare) {
2468                 struct macio_chip temp = macio_chips[0];
2469                 macio_chips[0] = macio_chips[1];
2470                 macio_chips[1] = temp;
2471         }
2472         macio_chips[0].lbus.index = 0;
2473         macio_chips[1].lbus.index = 1;
2474
2475         return (macio_chips[0].of_node == NULL) ? -ENODEV : 0;
2476 }
2477
2478 static void __init
2479 initial_serial_shutdown(struct device_node* np)
2480 {
2481         int len;
2482         struct slot_names_prop {
2483                 int     count;
2484                 char    name[1];
2485         } *slots;
2486         char *conn;
2487         int port_type = PMAC_SCC_ASYNC;
2488         int modem = 0;
2489
2490         slots = (struct slot_names_prop *)get_property(np, "slot-names", &len);
2491         conn = get_property(np, "AAPL,connector", &len);
2492         if (conn && (strcmp(conn, "infrared") == 0))
2493                 port_type = PMAC_SCC_IRDA;
2494         else if (device_is_compatible(np, "cobalt"))
2495                 modem = 1;
2496         else if (slots && slots->count > 0) {
2497                 if (strcmp(slots->name, "IrDA") == 0)
2498                         port_type = PMAC_SCC_IRDA;
2499                 else if (strcmp(slots->name, "Modem") == 0)
2500                         modem = 1;
2501         }
2502         if (modem)
2503                 pmac_call_feature(PMAC_FTR_MODEM_ENABLE, np, 0, 0);
2504         pmac_call_feature(PMAC_FTR_SCC_ENABLE, np, port_type, 0);
2505 }
2506
2507 static void __init
2508 set_initial_features(void)
2509 {
2510         struct device_node* np;
2511
2512         /* That hack appears to be necessary for some StarMax motherboards
2513          * but I'm not too sure it was audited for side-effects on other
2514          * ohare based machines...
2515          * Since I still have difficulties figuring the right way to
2516          * differenciate them all and since that hack was there for a long
2517          * time, I'll keep it around
2518          */
2519         if (macio_chips[0].type == macio_ohare && !find_devices("via-pmu")) {
2520                 struct macio_chip* macio = &macio_chips[0];
2521                 MACIO_OUT32(OHARE_FCR, STARMAX_FEATURES);
2522         } else if (macio_chips[0].type == macio_ohare) {
2523                 struct macio_chip* macio = &macio_chips[0];
2524                 MACIO_BIS(OHARE_FCR, OH_IOBUS_ENABLE);
2525         } else if (macio_chips[1].type == macio_ohare) {
2526                 struct macio_chip* macio = &macio_chips[1];
2527                 MACIO_BIS(OHARE_FCR, OH_IOBUS_ENABLE);
2528         }
2529
2530 #ifdef CONFIG_POWER4
2531         if (macio_chips[0].type == macio_keylargo2) {
2532 #ifndef CONFIG_SMP
2533                 /* On SMP machines running UP, we have the second CPU eating
2534                  * bus cycles. We need to take it off the bus. This is done
2535                  * from pmac_smp for SMP kernels running on one CPU
2536                  */
2537                 np = of_find_node_by_type(NULL, "cpu");
2538                 if (np != NULL)
2539                         np = of_find_node_by_type(np, "cpu");
2540                 if (np != NULL) {
2541                         g5_phy_disable_cpu1();
2542                         of_node_put(np);
2543                 }
2544 #endif /* CONFIG_SMP */
2545                 /* Enable GMAC for now for PCI probing. It will be disabled
2546                  * later on after PCI probe
2547                  */
2548                 np = of_find_node_by_name(NULL, "ethernet");
2549                 while(np) {
2550                         if (device_is_compatible(np, "K2-GMAC"))
2551                                 g5_gmac_enable(np, 0, 1);
2552                         np = of_find_node_by_name(np, "ethernet");
2553                 }
2554
2555                 /* Enable FW before PCI probe. Will be disabled later on
2556                  * Note: We should have a batter way to check that we are
2557                  * dealing with uninorth internal cell and not a PCI cell
2558                  * on the external PCI. The code below works though.
2559                  */
2560                 np = of_find_node_by_name(NULL, "firewire");
2561                 while(np) {
2562                         if (device_is_compatible(np, "pci106b,5811")) {
2563                                 macio_chips[0].flags |= MACIO_FLAG_FW_SUPPORTED;
2564                                 g5_fw_enable(np, 0, 1);
2565                         }
2566                         np = of_find_node_by_name(np, "firewire");
2567                 }
2568         }
2569 #else /* CONFIG_POWER4 */
2570
2571         if (macio_chips[0].type == macio_keylargo ||
2572             macio_chips[0].type == macio_pangea ||
2573             macio_chips[0].type == macio_intrepid) {
2574                 /* Enable GMAC for now for PCI probing. It will be disabled
2575                  * later on after PCI probe
2576                  */
2577                 np = of_find_node_by_name(NULL, "ethernet");
2578                 while(np) {
2579                         if (np->parent
2580                             && device_is_compatible(np->parent, "uni-north")
2581                             && device_is_compatible(np, "gmac"))
2582                                 core99_gmac_enable(np, 0, 1);
2583                         np = of_find_node_by_name(np, "ethernet");
2584                 }
2585
2586                 /* Enable FW before PCI probe. Will be disabled later on
2587                  * Note: We should have a batter way to check that we are
2588                  * dealing with uninorth internal cell and not a PCI cell
2589                  * on the external PCI. The code below works though.
2590                  */
2591                 np = of_find_node_by_name(NULL, "firewire");
2592                 while(np) {
2593                         if (np->parent
2594                             && device_is_compatible(np->parent, "uni-north")
2595                             && (device_is_compatible(np, "pci106b,18") ||
2596                                 device_is_compatible(np, "pci106b,30") ||
2597                                 device_is_compatible(np, "pci11c1,5811"))) {
2598                                 macio_chips[0].flags |= MACIO_FLAG_FW_SUPPORTED;
2599                                 core99_firewire_enable(np, 0, 1);
2600                         }
2601                         np = of_find_node_by_name(np, "firewire");
2602                 }
2603
2604                 /* Enable ATA-100 before PCI probe. */
2605                 np = of_find_node_by_name(NULL, "ata-6");
2606                 while(np) {
2607                         if (np->parent
2608                             && device_is_compatible(np->parent, "uni-north")
2609                             && device_is_compatible(np, "kauai-ata")) {
2610                                 core99_ata100_enable(np, 1);
2611                         }
2612                         np = of_find_node_by_name(np, "ata-6");
2613                 }
2614
2615                 /* Switch airport off */
2616                 np = find_devices("radio");
2617                 while(np) {
2618                         if (np && np->parent == macio_chips[0].of_node) {
2619                                 macio_chips[0].flags |= MACIO_FLAG_AIRPORT_ON;
2620                                 core99_airport_enable(np, 0, 0);
2621                         }
2622                         np = np->next;
2623                 }
2624         }
2625
2626         /* On all machines that support sound PM, switch sound off */
2627         if (macio_chips[0].of_node)
2628                 pmac_do_feature_call(PMAC_FTR_SOUND_CHIP_ENABLE,
2629                         macio_chips[0].of_node, 0, 0);
2630
2631         /* While on some desktop G3s, we turn it back on */
2632         if (macio_chips[0].of_node && macio_chips[0].type == macio_heathrow
2633                 && (pmac_mb.model_id == PMAC_TYPE_GOSSAMER ||
2634                     pmac_mb.model_id == PMAC_TYPE_SILK)) {
2635                 struct macio_chip* macio = &macio_chips[0];
2636                 MACIO_BIS(HEATHROW_FCR, HRW_SOUND_CLK_ENABLE);
2637                 MACIO_BIC(HEATHROW_FCR, HRW_SOUND_POWER_N);
2638         }
2639
2640         /* Hack for bumping clock speed on the new PowerBooks and the
2641          * iBook G4. This implements the "platform-do-clockspreading" OF
2642          * property. For safety, we also check the product ID in the
2643          * device-tree to make reasonably sure we won't set wrong values
2644          * in the clock chip.
2645          *
2646          * Of course, ultimately, we have to implement a real parser for
2647          * the platform-do-* stuff...
2648          */
2649         while (machine_is_compatible("PowerBook5,2") ||
2650                machine_is_compatible("PowerBook5,3") ||
2651                machine_is_compatible("PowerBook6,2") ||
2652                machine_is_compatible("PowerBook6,3")) {
2653                 struct device_node *ui2c = of_find_node_by_type(NULL, "i2c");
2654                 struct device_node *dt = of_find_node_by_name(NULL, "device-tree");
2655                 u8 buffer[9];
2656                 u32 *productID;
2657                 int i, rc, changed = 0;
2658                 
2659                 if (dt == NULL)
2660                         break;
2661                 productID = (u32 *)get_property(dt, "pid#", NULL);
2662                 if (productID == NULL)
2663                         break;
2664                 while(ui2c) {
2665                         struct device_node *p = of_get_parent(ui2c);
2666                         if (p && !strcmp(p->name, "uni-n"))
2667                                 break;
2668                         ui2c = of_find_node_by_type(ui2c, "i2c");
2669                 }
2670                 if (ui2c == NULL)
2671                         break;
2672                 DBG("Trying to bump clock speed for PID: %08x...\n", *productID);
2673                 rc = pmac_low_i2c_open(ui2c, 1);
2674                 if (rc != 0)
2675                         break;
2676                 pmac_low_i2c_setmode(ui2c, pmac_low_i2c_mode_combined);
2677                 rc = pmac_low_i2c_xfer(ui2c, 0xd2 | pmac_low_i2c_read, 0x80, buffer, 9);
2678                 DBG("read result: %d,", rc);
2679                 if (rc != 0) {
2680                         pmac_low_i2c_close(ui2c);
2681                         break;
2682                 }
2683                 for (i=0; i<9; i++)
2684                         DBG(" %02x", buffer[i]);
2685                 DBG("\n");
2686                 
2687                 switch(*productID) {
2688                 case 0x1182:    /* AlBook 12" rev 2 */
2689                 case 0x1183:    /* iBook G4 12" */
2690                         buffer[0] = (buffer[0] & 0x8f) | 0x70;
2691                         buffer[2] = (buffer[2] & 0x7f) | 0x00;
2692                         buffer[5] = (buffer[5] & 0x80) | 0x31;
2693                         buffer[6] = (buffer[6] & 0x40) | 0xb0;
2694                         buffer[7] = (buffer[7] & 0x00) | 0xc0;
2695                         buffer[8] = (buffer[8] & 0x00) | 0x30;
2696                         changed = 1;
2697                         break;
2698                 case 0x3142:    /* AlBook 15" (ATI M10) */
2699                 case 0x3143:    /* AlBook 17" (ATI M10) */
2700                         buffer[0] = (buffer[0] & 0xaf) | 0x50;
2701                         buffer[2] = (buffer[2] & 0x7f) | 0x00;
2702                         buffer[5] = (buffer[5] & 0x80) | 0x31;
2703                         buffer[6] = (buffer[6] & 0x40) | 0xb0;
2704                         buffer[7] = (buffer[7] & 0x00) | 0xd0;
2705                         buffer[8] = (buffer[8] & 0x00) | 0x30;
2706                         changed = 1;
2707                         break;
2708                 default:
2709                         DBG("i2c-hwclock: Machine model not handled\n");
2710                         break;
2711                 }
2712                 if (!changed) {
2713                         pmac_low_i2c_close(ui2c);
2714                         break;
2715                 }
2716                 pmac_low_i2c_setmode(ui2c, pmac_low_i2c_mode_stdsub);
2717                 rc = pmac_low_i2c_xfer(ui2c, 0xd2 | pmac_low_i2c_write, 0x80, buffer, 9);
2718                 DBG("write result: %d,", rc);
2719                 pmac_low_i2c_setmode(ui2c, pmac_low_i2c_mode_combined);
2720                 rc = pmac_low_i2c_xfer(ui2c, 0xd2 | pmac_low_i2c_read, 0x80, buffer, 9);
2721                 DBG("read result: %d,", rc);
2722                 if (rc != 0) {
2723                         pmac_low_i2c_close(ui2c);
2724                         break;
2725                 }
2726                 for (i=0; i<9; i++)
2727                         DBG(" %02x", buffer[i]);
2728                 pmac_low_i2c_close(ui2c);
2729                 break;
2730         }
2731
2732 #endif /* CONFIG_POWER4 */
2733
2734         /* On all machines, switch modem & serial ports off */
2735         np = find_devices("ch-a");
2736         while(np) {
2737                 initial_serial_shutdown(np);
2738                 np = np->next;
2739         }
2740         np = find_devices("ch-b");
2741         while(np) {
2742                 initial_serial_shutdown(np);
2743                 np = np->next;
2744         }
2745 }
2746
2747 void __init
2748 pmac_feature_init(void)
2749 {
2750         /* Detect the UniNorth memory controller */
2751         probe_uninorth();
2752
2753         /* Probe mac-io controllers */
2754         if (probe_macios()) {
2755                 printk(KERN_WARNING "No mac-io chip found\n");
2756                 return;
2757         }
2758
2759         /* Setup low-level i2c stuffs */
2760         pmac_init_low_i2c();
2761
2762         /* Probe machine type */
2763         if (probe_motherboard())
2764                 printk(KERN_WARNING "Unknown PowerMac !\n");
2765
2766         /* Set some initial features (turn off some chips that will
2767          * be later turned on)
2768          */
2769         set_initial_features();
2770 }
2771
2772 int __init
2773 pmac_feature_late_init(void)
2774 {
2775         struct device_node* np;
2776
2777         /* Request some resources late */
2778         if (uninorth_node)
2779                 request_OF_resource(uninorth_node, 0, NULL);
2780         np = find_devices("hammerhead");
2781         if (np)
2782                 request_OF_resource(np, 0, NULL);
2783         np = find_devices("interrupt-controller");
2784         if (np)
2785                 request_OF_resource(np, 0, NULL);
2786         return 0;
2787 }
2788
2789 device_initcall(pmac_feature_late_init);
2790
2791 #ifdef CONFIG_POWER4
2792
2793 static void dump_HT_speeds(char *name, u32 cfg, u32 frq)
2794 {
2795         int     freqs[16] = { 200,300,400,500,600,800,1000,0,0,0,0,0,0,0,0,0 };
2796         int     bits[8] = { 8,16,0,32,2,4,0,0 };
2797         int     freq = (frq >> 8) & 0xf;
2798
2799         if (freqs[freq] == 0)
2800                 printk("%s: Unknown HT link frequency %x\n", name, freq);
2801         else
2802                 printk("%s: %d MHz on main link, (%d in / %d out) bits width\n",
2803                        name, freqs[freq],
2804                        bits[(cfg >> 28) & 0x7], bits[(cfg >> 24) & 0x7]);
2805 }
2806
2807 void __init pmac_check_ht_link(void)
2808 {
2809         u32     ufreq, freq, ucfg, cfg;
2810         struct device_node *pcix_node;
2811         u8      px_bus, px_devfn;
2812         struct pci_controller *px_hose;
2813
2814         (void)in_be32(u3_ht + U3_HT_LINK_COMMAND);
2815         ucfg = cfg = in_be32(u3_ht + U3_HT_LINK_CONFIG);
2816         ufreq = freq = in_be32(u3_ht + U3_HT_LINK_FREQ);
2817         dump_HT_speeds("U3 HyperTransport", cfg, freq);
2818
2819         pcix_node = of_find_compatible_node(NULL, "pci", "pci-x");
2820         if (pcix_node == NULL) {
2821                 printk("No PCI-X bridge found\n");
2822                 return;
2823         }
2824         if (pci_device_from_OF_node(pcix_node, &px_bus, &px_devfn) != 0) {
2825                 printk("PCI-X bridge found but not matched to pci\n");
2826                 return;
2827         }
2828         px_hose = pci_find_hose_for_OF_device(pcix_node);
2829         if (px_hose == NULL) {
2830                 printk("PCI-X bridge found but not matched to host\n");
2831                 return;
2832         }       
2833         early_read_config_dword(px_hose, px_bus, px_devfn, 0xc4, &cfg);
2834         early_read_config_dword(px_hose, px_bus, px_devfn, 0xcc, &freq);
2835         dump_HT_speeds("PCI-X HT Uplink", cfg, freq);
2836         early_read_config_dword(px_hose, px_bus, px_devfn, 0xc8, &cfg);
2837         early_read_config_dword(px_hose, px_bus, px_devfn, 0xd0, &freq);
2838         dump_HT_speeds("PCI-X HT Downlink", cfg, freq);
2839 }
2840
2841 #endif /* CONFIG_POWER4 */