This commit was manufactured by cvs2svn to create branch 'vserver'.
[linux-2.6.git] / drivers / ata / ata_piix.c
1 /*
2  *    ata_piix.c - Intel PATA/SATA controllers
3  *
4  *    Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *
9  *      Copyright 2003-2005 Red Hat Inc
10  *      Copyright 2003-2005 Jeff Garzik
11  *
12  *
13  *      Copyright header from piix.c:
14  *
15  *  Copyright (C) 1998-1999 Andrzej Krzysztofowicz, Author and Maintainer
16  *  Copyright (C) 1998-2000 Andre Hedrick <andre@linux-ide.org>
17  *  Copyright (C) 2003 Red Hat Inc <alan@redhat.com>
18  *
19  *
20  *  This program is free software; you can redistribute it and/or modify
21  *  it under the terms of the GNU General Public License as published by
22  *  the Free Software Foundation; either version 2, or (at your option)
23  *  any later version.
24  *
25  *  This program is distributed in the hope that it will be useful,
26  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
27  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
28  *  GNU General Public License for more details.
29  *
30  *  You should have received a copy of the GNU General Public License
31  *  along with this program; see the file COPYING.  If not, write to
32  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
33  *
34  *
35  *  libata documentation is available via 'make {ps|pdf}docs',
36  *  as Documentation/DocBook/libata.*
37  *
38  *  Hardware documentation available at http://developer.intel.com/
39  *
40  * Documentation
41  *      Publically available from Intel web site. Errata documentation
42  * is also publically available. As an aide to anyone hacking on this
43  * driver the list of errata that are relevant is below, going back to
44  * PIIX4. Older device documentation is now a bit tricky to find.
45  *
46  * The chipsets all follow very much the same design. The orginal Triton
47  * series chipsets do _not_ support independant device timings, but this
48  * is fixed in Triton II. With the odd mobile exception the chips then
49  * change little except in gaining more modes until SATA arrives. This
50  * driver supports only the chips with independant timing (that is those
51  * with SITRE and the 0x44 timing register). See pata_oldpiix and pata_mpiix
52  * for the early chip drivers.
53  *
54  * Errata of note:
55  *
56  * Unfixable
57  *      PIIX4    errata #9      - Only on ultra obscure hw
58  *      ICH3     errata #13     - Not observed to affect real hw
59  *                                by Intel
60  *
61  * Things we must deal with
62  *      PIIX4   errata #10      - BM IDE hang with non UDMA
63  *                                (must stop/start dma to recover)
64  *      440MX   errata #15      - As PIIX4 errata #10
65  *      PIIX4   errata #15      - Must not read control registers
66  *                                during a PIO transfer
67  *      440MX   errata #13      - As PIIX4 errata #15
68  *      ICH2    errata #21      - DMA mode 0 doesn't work right
69  *      ICH0/1  errata #55      - As ICH2 errata #21
70  *      ICH2    spec c #9       - Extra operations needed to handle
71  *                                drive hotswap [NOT YET SUPPORTED]
72  *      ICH2    spec c #20      - IDE PRD must not cross a 64K boundary
73  *                                and must be dword aligned
74  *      ICH2    spec c #24      - UDMA mode 4,5 t85/86 should be 6ns not 3.3
75  *
76  * Should have been BIOS fixed:
77  *      450NX:  errata #19      - DMA hangs on old 450NX
78  *      450NX:  errata #20      - DMA hangs on old 450NX
79  *      450NX:  errata #25      - Corruption with DMA on old 450NX
80  *      ICH3    errata #15      - IDE deadlock under high load
81  *                                (BIOS must set dev 31 fn 0 bit 23)
82  *      ICH3    errata #18      - Don't use native mode
83  */
84
85 #include <linux/kernel.h>
86 #include <linux/module.h>
87 #include <linux/pci.h>
88 #include <linux/init.h>
89 #include <linux/blkdev.h>
90 #include <linux/delay.h>
91 #include <linux/device.h>
92 #include <scsi/scsi_host.h>
93 #include <linux/libata.h>
94
95 #define DRV_NAME        "ata_piix"
96 #define DRV_VERSION     "2.00ac7"
97
98 enum {
99         PIIX_IOCFG              = 0x54, /* IDE I/O configuration register */
100         ICH5_PMR                = 0x90, /* port mapping register */
101         ICH5_PCS                = 0x92, /* port control and status */
102         PIIX_SCC                = 0x0A, /* sub-class code register */
103
104         PIIX_FLAG_SCR           = (1 << 26), /* SCR available */
105         PIIX_FLAG_AHCI          = (1 << 27), /* AHCI possible */
106         PIIX_FLAG_CHECKINTR     = (1 << 28), /* make sure PCI INTx enabled */
107
108         PIIX_PATA_FLAGS         = ATA_FLAG_SLAVE_POSS,
109         PIIX_SATA_FLAGS         = ATA_FLAG_SATA | PIIX_FLAG_CHECKINTR,
110
111         /* combined mode.  if set, PATA is channel 0.
112          * if clear, PATA is channel 1.
113          */
114         PIIX_PORT_ENABLED       = (1 << 0),
115         PIIX_PORT_PRESENT       = (1 << 4),
116
117         PIIX_80C_PRI            = (1 << 5) | (1 << 4),
118         PIIX_80C_SEC            = (1 << 7) | (1 << 6),
119
120         /* controller IDs */
121         piix_pata_33            = 0,    /* PIIX3 or 4 at 33Mhz */
122         ich_pata_33             = 1,    /* ICH up to UDMA 33 only */
123         ich_pata_66             = 2,    /* ICH up to 66 Mhz */
124         ich_pata_100            = 3,    /* ICH up to UDMA 100 */
125         ich_pata_133            = 4,    /* ICH up to UDMA 133 */
126         ich5_sata               = 5,
127         ich6_sata               = 6,
128         ich6_sata_ahci          = 7,
129         ich6m_sata_ahci         = 8,
130         ich8_sata_ahci          = 9,
131
132         /* constants for mapping table */
133         P0                      = 0,  /* port 0 */
134         P1                      = 1,  /* port 1 */
135         P2                      = 2,  /* port 2 */
136         P3                      = 3,  /* port 3 */
137         IDE                     = -1, /* IDE */
138         NA                      = -2, /* not avaliable */
139         RV                      = -3, /* reserved */
140
141         PIIX_AHCI_DEVICE        = 6,
142 };
143
144 struct piix_map_db {
145         const u32 mask;
146         const u16 port_enable;
147         const int map[][4];
148 };
149
150 struct piix_host_priv {
151         const int *map;
152 };
153
154 static int piix_init_one (struct pci_dev *pdev,
155                                     const struct pci_device_id *ent);
156 static void piix_host_stop(struct ata_host *host);
157 static void piix_pata_error_handler(struct ata_port *ap);
158 static void ich_pata_error_handler(struct ata_port *ap);
159 static void piix_sata_error_handler(struct ata_port *ap);
160 static void piix_set_piomode (struct ata_port *ap, struct ata_device *adev);
161 static void piix_set_dmamode (struct ata_port *ap, struct ata_device *adev);
162 static void ich_set_dmamode (struct ata_port *ap, struct ata_device *adev);
163
164 static unsigned int in_module_init = 1;
165
166 static const struct pci_device_id piix_pci_tbl[] = {
167 #ifdef ATA_ENABLE_PATA
168         /* Intel PIIX4 for the 430TX/440BX/MX chipset: UDMA 33 */
169         /* Also PIIX4E (fn3 rev 2) and PIIX4M (fn3 rev 3) */
170         { 0x8086, 0x7111, PCI_ANY_ID, PCI_ANY_ID, 0, 0, piix_pata_33 },
171         { 0x8086, 0x24db, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
172         { 0x8086, 0x25a2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
173         /* Intel PIIX4 */
174         { 0x8086, 0x7199, PCI_ANY_ID, PCI_ANY_ID, 0, 0, piix_pata_33 },
175         /* Intel PIIX4 */
176         { 0x8086, 0x7601, PCI_ANY_ID, PCI_ANY_ID, 0, 0, piix_pata_33 },
177         /* Intel PIIX */
178         { 0x8086, 0x84CA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, piix_pata_33 },
179         /* Intel ICH (i810, i815, i840) UDMA 66*/
180         { 0x8086, 0x2411, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_66 },
181         /* Intel ICH0 : UDMA 33*/
182         { 0x8086, 0x2421, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_33 },
183         /* Intel ICH2M */
184         { 0x8086, 0x244A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
185         /* Intel ICH2 (i810E2, i845, 850, 860) UDMA 100 */
186         { 0x8086, 0x244B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
187         /*  Intel ICH3M */
188         { 0x8086, 0x248A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
189         /* Intel ICH3 (E7500/1) UDMA 100 */
190         { 0x8086, 0x248B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
191         /* Intel ICH4 (i845GV, i845E, i852, i855) UDMA 100 */
192         { 0x8086, 0x24CA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
193         { 0x8086, 0x24CB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
194         /* Intel ICH5 */
195         { 0x8086, 0x24DB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_133 },
196         /* C-ICH (i810E2) */
197         { 0x8086, 0x245B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
198         /* ESB (855GME/875P + 6300ESB) UDMA 100  */
199         { 0x8086, 0x25A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
200         /* ICH6 (and 6) (i915) UDMA 100 */
201         { 0x8086, 0x266F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
202         /* ICH7/7-R (i945, i975) UDMA 100*/
203         { 0x8086, 0x27DF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_133 },
204         { 0x8086, 0x269E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich_pata_100 },
205 #endif
206
207         /* NOTE: The following PCI ids must be kept in sync with the
208          * list in drivers/pci/quirks.c.
209          */
210
211         /* 82801EB (ICH5) */
212         { 0x8086, 0x24d1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_sata },
213         /* 82801EB (ICH5) */
214         { 0x8086, 0x24df, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_sata },
215         /* 6300ESB (ICH5 variant with broken PCS present bits) */
216         { 0x8086, 0x25a3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_sata },
217         /* 6300ESB pretending RAID */
218         { 0x8086, 0x25b0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich5_sata },
219         /* 82801FB/FW (ICH6/ICH6W) */
220         { 0x8086, 0x2651, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata },
221         /* 82801FR/FRW (ICH6R/ICH6RW) */
222         { 0x8086, 0x2652, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata_ahci },
223         /* 82801FBM ICH6M (ICH6R with only port 0 and 2 implemented) */
224         { 0x8086, 0x2653, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6m_sata_ahci },
225         /* 82801GB/GR/GH (ICH7, identical to ICH6) */
226         { 0x8086, 0x27c0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata_ahci },
227         /* 2801GBM/GHM (ICH7M, identical to ICH6M) */
228         { 0x8086, 0x27c4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6m_sata_ahci },
229         /* Enterprise Southbridge 2 (631xESB/632xESB) */
230         { 0x8086, 0x2680, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich6_sata_ahci },
231         /* SATA Controller 1 IDE (ICH8) */
232         { 0x8086, 0x2820, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_ahci },
233         /* SATA Controller 2 IDE (ICH8) */
234         { 0x8086, 0x2825, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_ahci },
235         /* Mobile SATA Controller IDE (ICH8M) */
236         { 0x8086, 0x2828, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_ahci },
237         /* SATA Controller IDE (ICH9) */
238         { 0x8086, 0x2920, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_ahci },
239         /* SATA Controller IDE (ICH9) */
240         { 0x8086, 0x2921, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_ahci },
241         /* SATA Controller IDE (ICH9) */
242         { 0x8086, 0x2926, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_ahci },
243         /* SATA Controller IDE (ICH9M) */
244         { 0x8086, 0x2928, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_ahci },
245         /* SATA Controller IDE (ICH9M) */
246         { 0x8086, 0x292d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_ahci },
247         /* SATA Controller IDE (ICH9M) */
248         { 0x8086, 0x292e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, ich8_sata_ahci },
249
250         { }     /* terminate list */
251 };
252
253 static struct pci_driver piix_pci_driver = {
254         .name                   = DRV_NAME,
255         .id_table               = piix_pci_tbl,
256         .probe                  = piix_init_one,
257         .remove                 = ata_pci_remove_one,
258 #ifdef CONFIG_PM
259         .suspend                = ata_pci_device_suspend,
260         .resume                 = ata_pci_device_resume,
261 #endif
262 };
263
264 static struct scsi_host_template piix_sht = {
265         .module                 = THIS_MODULE,
266         .name                   = DRV_NAME,
267         .ioctl                  = ata_scsi_ioctl,
268         .queuecommand           = ata_scsi_queuecmd,
269         .can_queue              = ATA_DEF_QUEUE,
270         .this_id                = ATA_SHT_THIS_ID,
271         .sg_tablesize           = LIBATA_MAX_PRD,
272         .cmd_per_lun            = ATA_SHT_CMD_PER_LUN,
273         .emulated               = ATA_SHT_EMULATED,
274         .use_clustering         = ATA_SHT_USE_CLUSTERING,
275         .proc_name              = DRV_NAME,
276         .dma_boundary           = ATA_DMA_BOUNDARY,
277         .slave_configure        = ata_scsi_slave_config,
278         .slave_destroy          = ata_scsi_slave_destroy,
279         .bios_param             = ata_std_bios_param,
280 #ifdef CONFIG_PM
281         .resume                 = ata_scsi_device_resume,
282         .suspend                = ata_scsi_device_suspend,
283 #endif
284 };
285
286 static const struct ata_port_operations piix_pata_ops = {
287         .port_disable           = ata_port_disable,
288         .set_piomode            = piix_set_piomode,
289         .set_dmamode            = piix_set_dmamode,
290         .mode_filter            = ata_pci_default_filter,
291
292         .tf_load                = ata_tf_load,
293         .tf_read                = ata_tf_read,
294         .check_status           = ata_check_status,
295         .exec_command           = ata_exec_command,
296         .dev_select             = ata_std_dev_select,
297
298         .bmdma_setup            = ata_bmdma_setup,
299         .bmdma_start            = ata_bmdma_start,
300         .bmdma_stop             = ata_bmdma_stop,
301         .bmdma_status           = ata_bmdma_status,
302         .qc_prep                = ata_qc_prep,
303         .qc_issue               = ata_qc_issue_prot,
304         .data_xfer              = ata_pio_data_xfer,
305
306         .freeze                 = ata_bmdma_freeze,
307         .thaw                   = ata_bmdma_thaw,
308         .error_handler          = piix_pata_error_handler,
309         .post_internal_cmd      = ata_bmdma_post_internal_cmd,
310
311         .irq_handler            = ata_interrupt,
312         .irq_clear              = ata_bmdma_irq_clear,
313
314         .port_start             = ata_port_start,
315         .port_stop              = ata_port_stop,
316         .host_stop              = piix_host_stop,
317 };
318
319 static const struct ata_port_operations ich_pata_ops = {
320         .port_disable           = ata_port_disable,
321         .set_piomode            = piix_set_piomode,
322         .set_dmamode            = ich_set_dmamode,
323         .mode_filter            = ata_pci_default_filter,
324
325         .tf_load                = ata_tf_load,
326         .tf_read                = ata_tf_read,
327         .check_status           = ata_check_status,
328         .exec_command           = ata_exec_command,
329         .dev_select             = ata_std_dev_select,
330
331         .bmdma_setup            = ata_bmdma_setup,
332         .bmdma_start            = ata_bmdma_start,
333         .bmdma_stop             = ata_bmdma_stop,
334         .bmdma_status           = ata_bmdma_status,
335         .qc_prep                = ata_qc_prep,
336         .qc_issue               = ata_qc_issue_prot,
337         .data_xfer              = ata_pio_data_xfer,
338
339         .freeze                 = ata_bmdma_freeze,
340         .thaw                   = ata_bmdma_thaw,
341         .error_handler          = ich_pata_error_handler,
342         .post_internal_cmd      = ata_bmdma_post_internal_cmd,
343
344         .irq_handler            = ata_interrupt,
345         .irq_clear              = ata_bmdma_irq_clear,
346
347         .port_start             = ata_port_start,
348         .port_stop              = ata_port_stop,
349         .host_stop              = piix_host_stop,
350 };
351
352 static const struct ata_port_operations piix_sata_ops = {
353         .port_disable           = ata_port_disable,
354
355         .tf_load                = ata_tf_load,
356         .tf_read                = ata_tf_read,
357         .check_status           = ata_check_status,
358         .exec_command           = ata_exec_command,
359         .dev_select             = ata_std_dev_select,
360
361         .bmdma_setup            = ata_bmdma_setup,
362         .bmdma_start            = ata_bmdma_start,
363         .bmdma_stop             = ata_bmdma_stop,
364         .bmdma_status           = ata_bmdma_status,
365         .qc_prep                = ata_qc_prep,
366         .qc_issue               = ata_qc_issue_prot,
367         .data_xfer              = ata_pio_data_xfer,
368
369         .freeze                 = ata_bmdma_freeze,
370         .thaw                   = ata_bmdma_thaw,
371         .error_handler          = piix_sata_error_handler,
372         .post_internal_cmd      = ata_bmdma_post_internal_cmd,
373
374         .irq_handler            = ata_interrupt,
375         .irq_clear              = ata_bmdma_irq_clear,
376
377         .port_start             = ata_port_start,
378         .port_stop              = ata_port_stop,
379         .host_stop              = piix_host_stop,
380 };
381
382 static const struct piix_map_db ich5_map_db = {
383         .mask = 0x7,
384         .port_enable = 0x3,
385         .map = {
386                 /* PM   PS   SM   SS       MAP  */
387                 {  P0,  NA,  P1,  NA }, /* 000b */
388                 {  P1,  NA,  P0,  NA }, /* 001b */
389                 {  RV,  RV,  RV,  RV },
390                 {  RV,  RV,  RV,  RV },
391                 {  P0,  P1, IDE, IDE }, /* 100b */
392                 {  P1,  P0, IDE, IDE }, /* 101b */
393                 { IDE, IDE,  P0,  P1 }, /* 110b */
394                 { IDE, IDE,  P1,  P0 }, /* 111b */
395         },
396 };
397
398 static const struct piix_map_db ich6_map_db = {
399         .mask = 0x3,
400         .port_enable = 0xf,
401         .map = {
402                 /* PM   PS   SM   SS       MAP */
403                 {  P0,  P2,  P1,  P3 }, /* 00b */
404                 { IDE, IDE,  P1,  P3 }, /* 01b */
405                 {  P0,  P2, IDE, IDE }, /* 10b */
406                 {  RV,  RV,  RV,  RV },
407         },
408 };
409
410 static const struct piix_map_db ich6m_map_db = {
411         .mask = 0x3,
412         .port_enable = 0x5,
413
414         /* Map 01b isn't specified in the doc but some notebooks use
415          * it anyway.  MAP 01b have been spotted on both ICH6M and
416          * ICH7M.
417          */
418         .map = {
419                 /* PM   PS   SM   SS       MAP */
420                 {  P0,  P2,  RV,  RV }, /* 00b */
421                 { IDE, IDE,  P1,  P3 }, /* 01b */
422                 {  P0,  P2, IDE, IDE }, /* 10b */
423                 {  RV,  RV,  RV,  RV },
424         },
425 };
426
427 static const struct piix_map_db ich8_map_db = {
428         .mask = 0x3,
429         .port_enable = 0x3,
430         .map = {
431                 /* PM   PS   SM   SS       MAP */
432                 {  P0,  P2,  P1,  P3 }, /* 00b (hardwired when in AHCI) */
433                 {  RV,  RV,  RV,  RV },
434                 {  IDE,  IDE,  NA,  NA }, /* 10b (IDE mode) */
435                 {  RV,  RV,  RV,  RV },
436         },
437 };
438
439 static const struct piix_map_db *piix_map_db_table[] = {
440         [ich5_sata]             = &ich5_map_db,
441         [ich6_sata]             = &ich6_map_db,
442         [ich6_sata_ahci]        = &ich6_map_db,
443         [ich6m_sata_ahci]       = &ich6m_map_db,
444         [ich8_sata_ahci]        = &ich8_map_db,
445 };
446
447 static struct ata_port_info piix_port_info[] = {
448         /* piix_pata_33: 0:  PIIX3 or 4 at 33MHz */
449         {
450                 .sht            = &piix_sht,
451                 .flags          = PIIX_PATA_FLAGS,
452                 .pio_mask       = 0x1f, /* pio0-4 */
453                 .mwdma_mask     = 0x06, /* mwdma1-2 ?? CHECK 0 should be ok but slow */
454                 .udma_mask      = ATA_UDMA_MASK_40C,
455                 .port_ops       = &piix_pata_ops,
456         },
457
458         /* ich_pata_33: 1       ICH0 - ICH at 33Mhz*/
459         {
460                 .sht            = &piix_sht,
461                 .flags          = PIIX_PATA_FLAGS,
462                 .pio_mask       = 0x1f, /* pio 0-4 */
463                 .mwdma_mask     = 0x06, /* Check: maybe 0x07  */
464                 .udma_mask      = ATA_UDMA2, /* UDMA33 */
465                 .port_ops       = &ich_pata_ops,
466         },
467         /* ich_pata_66: 2       ICH controllers up to 66MHz */
468         {
469                 .sht            = &piix_sht,
470                 .flags          = PIIX_PATA_FLAGS,
471                 .pio_mask       = 0x1f, /* pio 0-4 */
472                 .mwdma_mask     = 0x06, /* MWDMA0 is broken on chip */
473                 .udma_mask      = ATA_UDMA4,
474                 .port_ops       = &ich_pata_ops,
475         },
476
477         /* ich_pata_100: 3 */
478         {
479                 .sht            = &piix_sht,
480                 .flags          = PIIX_PATA_FLAGS | PIIX_FLAG_CHECKINTR,
481                 .pio_mask       = 0x1f, /* pio0-4 */
482                 .mwdma_mask     = 0x06, /* mwdma1-2 */
483                 .udma_mask      = ATA_UDMA5, /* udma0-5 */
484                 .port_ops       = &ich_pata_ops,
485         },
486
487         /* ich_pata_133: 4      ICH with full UDMA6 */
488         {
489                 .sht            = &piix_sht,
490                 .flags          = PIIX_PATA_FLAGS | PIIX_FLAG_CHECKINTR,
491                 .pio_mask       = 0x1f, /* pio 0-4 */
492                 .mwdma_mask     = 0x06, /* Check: maybe 0x07  */
493                 .udma_mask      = ATA_UDMA6, /* UDMA133 */
494                 .port_ops       = &ich_pata_ops,
495         },
496
497         /* ich5_sata: 5 */
498         {
499                 .sht            = &piix_sht,
500                 .flags          = PIIX_SATA_FLAGS,
501                 .pio_mask       = 0x1f, /* pio0-4 */
502                 .mwdma_mask     = 0x07, /* mwdma0-2 */
503                 .udma_mask      = 0x7f, /* udma0-6 */
504                 .port_ops       = &piix_sata_ops,
505         },
506
507         /* ich6_sata: 6 */
508         {
509                 .sht            = &piix_sht,
510                 .flags          = PIIX_SATA_FLAGS | PIIX_FLAG_SCR,
511                 .pio_mask       = 0x1f, /* pio0-4 */
512                 .mwdma_mask     = 0x07, /* mwdma0-2 */
513                 .udma_mask      = 0x7f, /* udma0-6 */
514                 .port_ops       = &piix_sata_ops,
515         },
516
517         /* ich6_sata_ahci: 7 */
518         {
519                 .sht            = &piix_sht,
520                 .flags          = PIIX_SATA_FLAGS | PIIX_FLAG_SCR |
521                                   PIIX_FLAG_AHCI,
522                 .pio_mask       = 0x1f, /* pio0-4 */
523                 .mwdma_mask     = 0x07, /* mwdma0-2 */
524                 .udma_mask      = 0x7f, /* udma0-6 */
525                 .port_ops       = &piix_sata_ops,
526         },
527
528         /* ich6m_sata_ahci: 8 */
529         {
530                 .sht            = &piix_sht,
531                 .flags          = PIIX_SATA_FLAGS | PIIX_FLAG_SCR |
532                                   PIIX_FLAG_AHCI,
533                 .pio_mask       = 0x1f, /* pio0-4 */
534                 .mwdma_mask     = 0x07, /* mwdma0-2 */
535                 .udma_mask      = 0x7f, /* udma0-6 */
536                 .port_ops       = &piix_sata_ops,
537         },
538
539         /* ich8_sata_ahci: 9 */
540         {
541                 .sht            = &piix_sht,
542                 .flags          = PIIX_SATA_FLAGS | PIIX_FLAG_SCR |
543                                   PIIX_FLAG_AHCI,
544                 .pio_mask       = 0x1f, /* pio0-4 */
545                 .mwdma_mask     = 0x07, /* mwdma0-2 */
546                 .udma_mask      = 0x7f, /* udma0-6 */
547                 .port_ops       = &piix_sata_ops,
548         },
549
550 };
551
552 static struct pci_bits piix_enable_bits[] = {
553         { 0x41U, 1U, 0x80UL, 0x80UL },  /* port 0 */
554         { 0x43U, 1U, 0x80UL, 0x80UL },  /* port 1 */
555 };
556
557 MODULE_AUTHOR("Andre Hedrick, Alan Cox, Andrzej Krzysztofowicz, Jeff Garzik");
558 MODULE_DESCRIPTION("SCSI low-level driver for Intel PIIX/ICH ATA controllers");
559 MODULE_LICENSE("GPL");
560 MODULE_DEVICE_TABLE(pci, piix_pci_tbl);
561 MODULE_VERSION(DRV_VERSION);
562
563 struct ich_laptop {
564         u16 device;
565         u16 subvendor;
566         u16 subdevice;
567 };
568
569 /*
570  *      List of laptops that use short cables rather than 80 wire
571  */
572
573 static const struct ich_laptop ich_laptop[] = {
574         /* devid, subvendor, subdev */
575         { 0x27DF, 0x0005, 0x0280 },     /* ICH7 on Acer 5602WLMi */
576         /* end marker */
577         { 0, }
578 };
579
580 /**
581  *      piix_pata_cbl_detect - Probe host controller cable detect info
582  *      @ap: Port for which cable detect info is desired
583  *
584  *      Read 80c cable indicator from ATA PCI device's PCI config
585  *      register.  This register is normally set by firmware (BIOS).
586  *
587  *      LOCKING:
588  *      None (inherited from caller).
589  */
590
591 static void ich_pata_cbl_detect(struct ata_port *ap)
592 {
593         struct pci_dev *pdev = to_pci_dev(ap->host->dev);
594         const struct ich_laptop *lap = &ich_laptop[0];
595         u8 tmp, mask;
596
597         /* no 80c support in host controller? */
598         if ((ap->udma_mask & ~ATA_UDMA_MASK_40C) == 0)
599                 goto cbl40;
600
601         /* Check for specials - Acer Aspire 5602WLMi */
602         while (lap->device) {
603                 if (lap->device == pdev->device &&
604                     lap->subvendor == pdev->subsystem_vendor &&
605                     lap->subdevice == pdev->subsystem_device) {
606                         ap->cbl = ATA_CBL_PATA40_SHORT;
607                         return;
608                 }
609                 lap++;
610         }
611
612         /* check BIOS cable detect results */
613         mask = ap->port_no == 0 ? PIIX_80C_PRI : PIIX_80C_SEC;
614         pci_read_config_byte(pdev, PIIX_IOCFG, &tmp);
615         if ((tmp & mask) == 0)
616                 goto cbl40;
617
618         ap->cbl = ATA_CBL_PATA80;
619         return;
620
621 cbl40:
622         ap->cbl = ATA_CBL_PATA40;
623 }
624
625 /**
626  *      piix_pata_prereset - prereset for PATA host controller
627  *      @ap: Target port
628  *
629  *
630  *      LOCKING:
631  *      None (inherited from caller).
632  */
633 static int piix_pata_prereset(struct ata_port *ap)
634 {
635         struct pci_dev *pdev = to_pci_dev(ap->host->dev);
636
637         if (!pci_test_config_bits(pdev, &piix_enable_bits[ap->port_no]))
638                 return -ENOENT;
639                 
640         ap->cbl = ATA_CBL_PATA40;
641         return ata_std_prereset(ap);
642 }
643
644 static void piix_pata_error_handler(struct ata_port *ap)
645 {
646         ata_bmdma_drive_eh(ap, piix_pata_prereset, ata_std_softreset, NULL,
647                            ata_std_postreset);
648 }
649
650
651 /**
652  *      ich_pata_prereset - prereset for PATA host controller
653  *      @ap: Target port
654  *
655  *
656  *      LOCKING:
657  *      None (inherited from caller).
658  */
659 static int ich_pata_prereset(struct ata_port *ap)
660 {
661         struct pci_dev *pdev = to_pci_dev(ap->host->dev);
662
663         if (!pci_test_config_bits(pdev, &piix_enable_bits[ap->port_no])) {
664                 ata_port_printk(ap, KERN_INFO, "port disabled. ignoring.\n");
665                 ap->eh_context.i.action &= ~ATA_EH_RESET_MASK;
666                 return 0;
667         }
668
669         ich_pata_cbl_detect(ap);
670
671         return ata_std_prereset(ap);
672 }
673
674 static void ich_pata_error_handler(struct ata_port *ap)
675 {
676         ata_bmdma_drive_eh(ap, ich_pata_prereset, ata_std_softreset, NULL,
677                            ata_std_postreset);
678 }
679
680 static void piix_sata_error_handler(struct ata_port *ap)
681 {
682         ata_bmdma_drive_eh(ap, ata_std_prereset, ata_std_softreset, NULL,
683                            ata_std_postreset);
684 }
685
686 /**
687  *      piix_set_piomode - Initialize host controller PATA PIO timings
688  *      @ap: Port whose timings we are configuring
689  *      @adev: um
690  *
691  *      Set PIO mode for device, in host controller PCI config space.
692  *
693  *      LOCKING:
694  *      None (inherited from caller).
695  */
696
697 static void piix_set_piomode (struct ata_port *ap, struct ata_device *adev)
698 {
699         unsigned int pio        = adev->pio_mode - XFER_PIO_0;
700         struct pci_dev *dev     = to_pci_dev(ap->host->dev);
701         unsigned int is_slave   = (adev->devno != 0);
702         unsigned int master_port= ap->port_no ? 0x42 : 0x40;
703         unsigned int slave_port = 0x44;
704         u16 master_data;
705         u8 slave_data;
706         u8 udma_enable;
707         int control = 0;
708
709         /*
710          *      See Intel Document 298600-004 for the timing programing rules
711          *      for ICH controllers.
712          */
713
714         static const     /* ISP  RTC */
715         u8 timings[][2] = { { 0, 0 },
716                             { 0, 0 },
717                             { 1, 0 },
718                             { 2, 1 },
719                             { 2, 3 }, };
720
721         if (pio >= 2)
722                 control |= 1;   /* TIME1 enable */
723         if (ata_pio_need_iordy(adev))
724                 control |= 2;   /* IE enable */
725
726         /* Intel specifies that the PPE functionality is for disk only */
727         if (adev->class == ATA_DEV_ATA)
728                 control |= 4;   /* PPE enable */
729
730         pci_read_config_word(dev, master_port, &master_data);
731         if (is_slave) {
732                 /* Enable SITRE (seperate slave timing register) */
733                 master_data |= 0x4000;
734                 /* enable PPE1, IE1 and TIME1 as needed */
735                 master_data |= (control << 4);
736                 pci_read_config_byte(dev, slave_port, &slave_data);
737                 slave_data &= (ap->port_no ? 0x0f : 0xf0);
738                 /* Load the timing nibble for this slave */
739                 slave_data |= ((timings[pio][0] << 2) | timings[pio][1]) << (ap->port_no ? 4 : 0);
740         } else {
741                 /* Master keeps the bits in a different format */
742                 master_data &= 0xccf8;
743                 /* Enable PPE, IE and TIME as appropriate */
744                 master_data |= control;
745                 master_data |=
746                         (timings[pio][0] << 12) |
747                         (timings[pio][1] << 8);
748         }
749         pci_write_config_word(dev, master_port, master_data);
750         if (is_slave)
751                 pci_write_config_byte(dev, slave_port, slave_data);
752
753         /* Ensure the UDMA bit is off - it will be turned back on if
754            UDMA is selected */
755
756         if (ap->udma_mask) {
757                 pci_read_config_byte(dev, 0x48, &udma_enable);
758                 udma_enable &= ~(1 << (2 * ap->port_no + adev->devno));
759                 pci_write_config_byte(dev, 0x48, udma_enable);
760         }
761 }
762
763 /**
764  *      do_pata_set_dmamode - Initialize host controller PATA PIO timings
765  *      @ap: Port whose timings we are configuring
766  *      @adev: Drive in question
767  *      @udma: udma mode, 0 - 6
768  *      @isich: set if the chip is an ICH device
769  *
770  *      Set UDMA mode for device, in host controller PCI config space.
771  *
772  *      LOCKING:
773  *      None (inherited from caller).
774  */
775
776 static void do_pata_set_dmamode (struct ata_port *ap, struct ata_device *adev, int isich)
777 {
778         struct pci_dev *dev     = to_pci_dev(ap->host->dev);
779         u8 master_port          = ap->port_no ? 0x42 : 0x40;
780         u16 master_data;
781         u8 speed                = adev->dma_mode;
782         int devid               = adev->devno + 2 * ap->port_no;
783         u8 udma_enable;
784
785         static const     /* ISP  RTC */
786         u8 timings[][2] = { { 0, 0 },
787                             { 0, 0 },
788                             { 1, 0 },
789                             { 2, 1 },
790                             { 2, 3 }, };
791
792         pci_read_config_word(dev, master_port, &master_data);
793         pci_read_config_byte(dev, 0x48, &udma_enable);
794
795         if (speed >= XFER_UDMA_0) {
796                 unsigned int udma = adev->dma_mode - XFER_UDMA_0;
797                 u16 udma_timing;
798                 u16 ideconf;
799                 int u_clock, u_speed;
800
801                 /*
802                  * UDMA is handled by a combination of clock switching and
803                  * selection of dividers
804                  *
805                  * Handy rule: Odd modes are UDMATIMx 01, even are 02
806                  *             except UDMA0 which is 00
807                  */
808                 u_speed = min(2 - (udma & 1), udma);
809                 if (udma == 5)
810                         u_clock = 0x1000;       /* 100Mhz */
811                 else if (udma > 2)
812                         u_clock = 1;            /* 66Mhz */
813                 else
814                         u_clock = 0;            /* 33Mhz */
815
816                 udma_enable |= (1 << devid);
817
818                 /* Load the CT/RP selection */
819                 pci_read_config_word(dev, 0x4A, &udma_timing);
820                 udma_timing &= ~(3 << (4 * devid));
821                 udma_timing |= u_speed << (4 * devid);
822                 pci_write_config_word(dev, 0x4A, udma_timing);
823
824                 if (isich) {
825                         /* Select a 33/66/100Mhz clock */
826                         pci_read_config_word(dev, 0x54, &ideconf);
827                         ideconf &= ~(0x1001 << devid);
828                         ideconf |= u_clock << devid;
829                         /* For ICH or later we should set bit 10 for better
830                            performance (WR_PingPong_En) */
831                         pci_write_config_word(dev, 0x54, ideconf);
832                 }
833         } else {
834                 /*
835                  * MWDMA is driven by the PIO timings. We must also enable
836                  * IORDY unconditionally along with TIME1. PPE has already
837                  * been set when the PIO timing was set.
838                  */
839                 unsigned int mwdma      = adev->dma_mode - XFER_MW_DMA_0;
840                 unsigned int control;
841                 u8 slave_data;
842                 const unsigned int needed_pio[3] = {
843                         XFER_PIO_0, XFER_PIO_3, XFER_PIO_4
844                 };
845                 int pio = needed_pio[mwdma] - XFER_PIO_0;
846
847                 control = 3;    /* IORDY|TIME1 */
848
849                 /* If the drive MWDMA is faster than it can do PIO then
850                    we must force PIO into PIO0 */
851
852                 if (adev->pio_mode < needed_pio[mwdma])
853                         /* Enable DMA timing only */
854                         control |= 8;   /* PIO cycles in PIO0 */
855
856                 if (adev->devno) {      /* Slave */
857                         master_data &= 0xFF4F;  /* Mask out IORDY|TIME1|DMAONLY */
858                         master_data |= control << 4;
859                         pci_read_config_byte(dev, 0x44, &slave_data);
860                         slave_data &= (0x0F + 0xE1 * ap->port_no);
861                         /* Load the matching timing */
862                         slave_data |= ((timings[pio][0] << 2) | timings[pio][1]) << (ap->port_no ? 4 : 0);
863                         pci_write_config_byte(dev, 0x44, slave_data);
864                 } else {        /* Master */
865                         master_data &= 0xCCF4;  /* Mask out IORDY|TIME1|DMAONLY
866                                                    and master timing bits */
867                         master_data |= control;
868                         master_data |=
869                                 (timings[pio][0] << 12) |
870                                 (timings[pio][1] << 8);
871                 }
872                 udma_enable &= ~(1 << devid);
873                 pci_write_config_word(dev, master_port, master_data);
874         }
875         /* Don't scribble on 0x48 if the controller does not support UDMA */
876         if (ap->udma_mask)
877                 pci_write_config_byte(dev, 0x48, udma_enable);
878 }
879
880 /**
881  *      piix_set_dmamode - Initialize host controller PATA DMA timings
882  *      @ap: Port whose timings we are configuring
883  *      @adev: um
884  *
885  *      Set MW/UDMA mode for device, in host controller PCI config space.
886  *
887  *      LOCKING:
888  *      None (inherited from caller).
889  */
890
891 static void piix_set_dmamode (struct ata_port *ap, struct ata_device *adev)
892 {
893         do_pata_set_dmamode(ap, adev, 0);
894 }
895
896 /**
897  *      ich_set_dmamode - Initialize host controller PATA DMA timings
898  *      @ap: Port whose timings we are configuring
899  *      @adev: um
900  *
901  *      Set MW/UDMA mode for device, in host controller PCI config space.
902  *
903  *      LOCKING:
904  *      None (inherited from caller).
905  */
906
907 static void ich_set_dmamode (struct ata_port *ap, struct ata_device *adev)
908 {
909         do_pata_set_dmamode(ap, adev, 1);
910 }
911
912 #define AHCI_PCI_BAR 5
913 #define AHCI_GLOBAL_CTL 0x04
914 #define AHCI_ENABLE (1 << 31)
915 static int piix_disable_ahci(struct pci_dev *pdev)
916 {
917         void __iomem *mmio;
918         u32 tmp;
919         int rc = 0;
920
921         /* BUG: pci_enable_device has not yet been called.  This
922          * works because this device is usually set up by BIOS.
923          */
924
925         if (!pci_resource_start(pdev, AHCI_PCI_BAR) ||
926             !pci_resource_len(pdev, AHCI_PCI_BAR))
927                 return 0;
928
929         mmio = pci_iomap(pdev, AHCI_PCI_BAR, 64);
930         if (!mmio)
931                 return -ENOMEM;
932
933         tmp = readl(mmio + AHCI_GLOBAL_CTL);
934         if (tmp & AHCI_ENABLE) {
935                 tmp &= ~AHCI_ENABLE;
936                 writel(tmp, mmio + AHCI_GLOBAL_CTL);
937
938                 tmp = readl(mmio + AHCI_GLOBAL_CTL);
939                 if (tmp & AHCI_ENABLE)
940                         rc = -EIO;
941         }
942
943         pci_iounmap(pdev, mmio);
944         return rc;
945 }
946
947 /**
948  *      piix_check_450nx_errata -       Check for problem 450NX setup
949  *      @ata_dev: the PCI device to check
950  *
951  *      Check for the present of 450NX errata #19 and errata #25. If
952  *      they are found return an error code so we can turn off DMA
953  */
954
955 static int __devinit piix_check_450nx_errata(struct pci_dev *ata_dev)
956 {
957         struct pci_dev *pdev = NULL;
958         u16 cfg;
959         u8 rev;
960         int no_piix_dma = 0;
961
962         while((pdev = pci_get_device(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82454NX, pdev)) != NULL)
963         {
964                 /* Look for 450NX PXB. Check for problem configurations
965                    A PCI quirk checks bit 6 already */
966                 pci_read_config_byte(pdev, PCI_REVISION_ID, &rev);
967                 pci_read_config_word(pdev, 0x41, &cfg);
968                 /* Only on the original revision: IDE DMA can hang */
969                 if (rev == 0x00)
970                         no_piix_dma = 1;
971                 /* On all revisions below 5 PXB bus lock must be disabled for IDE */
972                 else if (cfg & (1<<14) && rev < 5)
973                         no_piix_dma = 2;
974         }
975         if (no_piix_dma)
976                 dev_printk(KERN_WARNING, &ata_dev->dev, "450NX errata present, disabling IDE DMA.\n");
977         if (no_piix_dma == 2)
978                 dev_printk(KERN_WARNING, &ata_dev->dev, "A BIOS update may resolve this.\n");
979         return no_piix_dma;
980 }
981
982 static void __devinit piix_init_pcs(struct pci_dev *pdev,
983                                     struct ata_port_info *pinfo,
984                                     const struct piix_map_db *map_db)
985 {
986         u16 pcs, new_pcs;
987
988         pci_read_config_word(pdev, ICH5_PCS, &pcs);
989
990         new_pcs = pcs | map_db->port_enable;
991
992         if (new_pcs != pcs) {
993                 DPRINTK("updating PCS from 0x%x to 0x%x\n", pcs, new_pcs);
994                 pci_write_config_word(pdev, ICH5_PCS, new_pcs);
995                 msleep(150);
996         }
997 }
998
999 static void __devinit piix_init_sata_map(struct pci_dev *pdev,
1000                                          struct ata_port_info *pinfo,
1001                                          const struct piix_map_db *map_db)
1002 {
1003         struct piix_host_priv *hpriv = pinfo[0].private_data;
1004         const unsigned int *map;
1005         int i, invalid_map = 0;
1006         u8 map_value;
1007
1008         pci_read_config_byte(pdev, ICH5_PMR, &map_value);
1009
1010         map = map_db->map[map_value & map_db->mask];
1011
1012         dev_printk(KERN_INFO, &pdev->dev, "MAP [");
1013         for (i = 0; i < 4; i++) {
1014                 switch (map[i]) {
1015                 case RV:
1016                         invalid_map = 1;
1017                         printk(" XX");
1018                         break;
1019
1020                 case NA:
1021                         printk(" --");
1022                         break;
1023
1024                 case IDE:
1025                         WARN_ON((i & 1) || map[i + 1] != IDE);
1026                         pinfo[i / 2] = piix_port_info[ich_pata_100];
1027                         pinfo[i / 2].private_data = hpriv;
1028                         i++;
1029                         printk(" IDE IDE");
1030                         break;
1031
1032                 default:
1033                         printk(" P%d", map[i]);
1034                         if (i & 1)
1035                                 pinfo[i / 2].flags |= ATA_FLAG_SLAVE_POSS;
1036                         break;
1037                 }
1038         }
1039         printk(" ]\n");
1040
1041         if (invalid_map)
1042                 dev_printk(KERN_ERR, &pdev->dev,
1043                            "invalid MAP value %u\n", map_value);
1044
1045         hpriv->map = map;
1046 }
1047
1048 /**
1049  *      piix_init_one - Register PIIX ATA PCI device with kernel services
1050  *      @pdev: PCI device to register
1051  *      @ent: Entry in piix_pci_tbl matching with @pdev
1052  *
1053  *      Called from kernel PCI layer.  We probe for combined mode (sigh),
1054  *      and then hand over control to libata, for it to do the rest.
1055  *
1056  *      LOCKING:
1057  *      Inherited from PCI layer (may sleep).
1058  *
1059  *      RETURNS:
1060  *      Zero on success, or -ERRNO value.
1061  */
1062
1063 static int piix_init_one (struct pci_dev *pdev, const struct pci_device_id *ent)
1064 {
1065         static int printed_version;
1066         struct ata_port_info port_info[2];
1067         struct ata_port_info *ppinfo[2] = { &port_info[0], &port_info[1] };
1068         struct piix_host_priv *hpriv;
1069         unsigned long port_flags;
1070
1071         if (!printed_version++)
1072                 dev_printk(KERN_DEBUG, &pdev->dev,
1073                            "version " DRV_VERSION "\n");
1074
1075         /* no hotplugging support (FIXME) */
1076         if (!in_module_init)
1077                 return -ENODEV;
1078
1079         hpriv = kzalloc(sizeof(*hpriv), GFP_KERNEL);
1080         if (!hpriv)
1081                 return -ENOMEM;
1082
1083         port_info[0] = piix_port_info[ent->driver_data];
1084         port_info[1] = piix_port_info[ent->driver_data];
1085         port_info[0].private_data = hpriv;
1086         port_info[1].private_data = hpriv;
1087
1088         port_flags = port_info[0].flags;
1089
1090         if (port_flags & PIIX_FLAG_AHCI) {
1091                 u8 tmp;
1092                 pci_read_config_byte(pdev, PIIX_SCC, &tmp);
1093                 if (tmp == PIIX_AHCI_DEVICE) {
1094                         int rc = piix_disable_ahci(pdev);
1095                         if (rc)
1096                                 return rc;
1097                 }
1098         }
1099
1100         /* Initialize SATA map */
1101         if (port_flags & ATA_FLAG_SATA) {
1102                 piix_init_sata_map(pdev, port_info,
1103                                    piix_map_db_table[ent->driver_data]);
1104                 piix_init_pcs(pdev, port_info,
1105                               piix_map_db_table[ent->driver_data]);
1106         }
1107
1108         /* On ICH5, some BIOSen disable the interrupt using the
1109          * PCI_COMMAND_INTX_DISABLE bit added in PCI 2.3.
1110          * On ICH6, this bit has the same effect, but only when
1111          * MSI is disabled (and it is disabled, as we don't use
1112          * message-signalled interrupts currently).
1113          */
1114         if (port_flags & PIIX_FLAG_CHECKINTR)
1115                 pci_intx(pdev, 1);
1116
1117         if (piix_check_450nx_errata(pdev)) {
1118                 /* This writes into the master table but it does not
1119                    really matter for this errata as we will apply it to
1120                    all the PIIX devices on the board */
1121                 port_info[0].mwdma_mask = 0;
1122                 port_info[0].udma_mask = 0;
1123                 port_info[1].mwdma_mask = 0;
1124                 port_info[1].udma_mask = 0;
1125         }
1126         return ata_pci_init_one(pdev, ppinfo, 2);
1127 }
1128
1129 static void piix_host_stop(struct ata_host *host)
1130 {
1131         struct piix_host_priv *hpriv = host->private_data;
1132
1133         ata_host_stop(host);
1134
1135         kfree(hpriv);
1136 }
1137
1138 static int __init piix_init(void)
1139 {
1140         int rc;
1141
1142         DPRINTK("pci_register_driver\n");
1143         rc = pci_register_driver(&piix_pci_driver);
1144         if (rc)
1145                 return rc;
1146
1147         in_module_init = 0;
1148
1149         DPRINTK("done\n");
1150         return 0;
1151 }
1152
1153 static void __exit piix_exit(void)
1154 {
1155         pci_unregister_driver(&piix_pci_driver);
1156 }
1157
1158 module_init(piix_init);
1159 module_exit(piix_exit);