vserver 1.9.3
[linux-2.6.git] / drivers / char / drm / i810_drv.h
1 /* i810_drv.h -- Private header for the Matrox g200/g400 driver -*- linux-c -*-
2  * Created: Mon Dec 13 01:50:01 1999 by jhartmann@precisioninsight.com
3  *
4  * Copyright 1999 Precision Insight, Inc., Cedar Park, Texas.
5  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
6  * All rights reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the "Software"),
10  * to deal in the Software without restriction, including without limitation
11  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
12  * and/or sell copies of the Software, and to permit persons to whom the
13  * Software is furnished to do so, subject to the following conditions:
14  *
15  * The above copyright notice and this permission notice (including the next
16  * paragraph) shall be included in all copies or substantial portions of the
17  * Software.
18  *
19  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
20  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
21  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
22  * PRECISION INSIGHT AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
23  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
24  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER
25  * DEALINGS IN THE SOFTWARE.
26  *
27  * Authors: Rickard E. (Rik) Faith <faith@valinux.com>
28  *          Jeff Hartmann <jhartmann@valinux.com>
29  *
30  */
31
32 #ifndef _I810_DRV_H_
33 #define _I810_DRV_H_
34
35 typedef struct drm_i810_buf_priv {
36         u32 *in_use;
37         int my_use_idx;
38         int currently_mapped;
39         void *virtual;
40         void *kernel_virtual;
41 } drm_i810_buf_priv_t;
42
43 typedef struct _drm_i810_ring_buffer{
44         int tail_mask;
45         unsigned long Start;
46         unsigned long End;
47         unsigned long Size;
48         u8 *virtual_start;
49         int head;
50         int tail;
51         int space;
52 } drm_i810_ring_buffer_t;
53
54 typedef struct drm_i810_private {
55         drm_map_t *sarea_map;
56         drm_map_t *mmio_map;
57
58         drm_i810_sarea_t *sarea_priv;
59         drm_i810_ring_buffer_t ring;
60
61         void *hw_status_page;
62         unsigned long counter;
63
64         dma_addr_t dma_status_page;
65
66         drm_buf_t *mmap_buffer;
67
68
69         u32 front_di1, back_di1, zi1;
70
71         int back_offset;
72         int depth_offset;
73         int overlay_offset;
74         int overlay_physical;
75         int w, h;
76         int pitch;
77         int back_pitch;
78         int depth_pitch;
79
80         int do_boxes;
81         int dma_used;
82
83         int current_page;
84         int page_flipping;
85
86         wait_queue_head_t irq_queue;
87         atomic_t irq_received;
88         atomic_t irq_emitted;
89   
90         int front_offset;
91 } drm_i810_private_t;
92
93                                 /* i810_dma.c */
94 extern int  i810_dma_schedule(drm_device_t *dev, int locked);
95 extern int  i810_getbuf(struct inode *inode, struct file *filp,
96                         unsigned int cmd, unsigned long arg);
97 extern int  i810_dma_init(struct inode *inode, struct file *filp,
98                           unsigned int cmd, unsigned long arg);
99 extern int  i810_dma_cleanup(drm_device_t *dev);
100 extern int  i810_flush_ioctl(struct inode *inode, struct file *filp,
101                              unsigned int cmd, unsigned long arg);
102 extern void i810_reclaim_buffers(struct file *filp);
103 extern int  i810_getage(struct inode *inode, struct file *filp,
104                         unsigned int cmd, unsigned long arg);
105 extern int i810_mmap_buffers(struct file *filp, struct vm_area_struct *vma);
106
107 /* Obsolete:
108  */
109 extern int i810_copybuf(struct inode *inode, struct file *filp,
110                         unsigned int cmd, unsigned long arg);
111 /* Obsolete:
112  */
113 extern int i810_docopy(struct inode *inode, struct file *filp,
114                        unsigned int cmd, unsigned long arg);
115
116 extern int i810_rstatus(struct inode *inode, struct file *filp,
117                         unsigned int cmd, unsigned long arg);
118 extern int i810_ov0_info(struct inode *inode, struct file *filp,
119                         unsigned int cmd, unsigned long arg);
120 extern int i810_fstatus(struct inode *inode, struct file *filp,
121                         unsigned int cmd, unsigned long arg);
122 extern int i810_ov0_flip(struct inode *inode, struct file *filp,
123                         unsigned int cmd, unsigned long arg);
124 extern int i810_dma_mc(struct inode *inode, struct file *filp,
125                         unsigned int cmd, unsigned long arg);
126
127
128 extern void i810_dma_quiescent(drm_device_t *dev);
129
130 int i810_dma_vertex(struct inode *inode, struct file *filp,
131                     unsigned int cmd, unsigned long arg);
132
133 int i810_swap_bufs(struct inode *inode, struct file *filp,
134                    unsigned int cmd, unsigned long arg);
135
136 int i810_clear_bufs(struct inode *inode, struct file *filp,
137                     unsigned int cmd, unsigned long arg);
138
139 int i810_flip_bufs(struct inode *inode, struct file *filp,
140                    unsigned int cmd, unsigned long arg);
141
142 #define I810_BASE(reg)          ((unsigned long) \
143                                 dev_priv->mmio_map->handle)
144 #define I810_ADDR(reg)          (I810_BASE(reg) + reg)
145 #define I810_DEREF(reg)         *(__volatile__ int *)I810_ADDR(reg)
146 #define I810_READ(reg)          I810_DEREF(reg)
147 #define I810_WRITE(reg,val)     do { I810_DEREF(reg) = val; } while (0)
148 #define I810_DEREF16(reg)       *(__volatile__ u16 *)I810_ADDR(reg)
149 #define I810_READ16(reg)        I810_DEREF16(reg)
150 #define I810_WRITE16(reg,val)   do { I810_DEREF16(reg) = val; } while (0)
151
152 #define I810_VERBOSE 0
153 #define RING_LOCALS     unsigned int outring, ringmask; \
154                         volatile char *virt;
155
156 #define BEGIN_LP_RING(n) do {                                           \
157         if (I810_VERBOSE)                                               \
158            DRM_DEBUG("BEGIN_LP_RING(%d) in %s\n", n, __FUNCTION__);     \
159         if (dev_priv->ring.space < n*4)                                 \
160                 i810_wait_ring(dev, n*4);                               \
161         dev_priv->ring.space -= n*4;                                    \
162         outring = dev_priv->ring.tail;                                  \
163         ringmask = dev_priv->ring.tail_mask;                            \
164         virt = dev_priv->ring.virtual_start;                            \
165 } while (0)
166
167 #define ADVANCE_LP_RING() do {                                  \
168         if (I810_VERBOSE) DRM_DEBUG("ADVANCE_LP_RING\n");       \
169         dev_priv->ring.tail = outring;                          \
170         I810_WRITE(LP_RING + RING_TAIL, outring);               \
171 } while(0)
172
173 #define OUT_RING(n) do {                                                \
174         if (I810_VERBOSE) DRM_DEBUG("   OUT_RING %x\n", (int)(n));      \
175         *(volatile unsigned int *)(virt + outring) = n;                 \
176         outring += 4;                                                   \
177         outring &= ringmask;                                            \
178 } while (0)
179
180 #define GFX_OP_USER_INTERRUPT           ((0<<29)|(2<<23))
181 #define GFX_OP_BREAKPOINT_INTERRUPT     ((0<<29)|(1<<23))
182 #define CMD_REPORT_HEAD                 (7<<23)
183 #define CMD_STORE_DWORD_IDX             ((0x21<<23) | 0x1)
184 #define CMD_OP_BATCH_BUFFER  ((0x0<<29)|(0x30<<23)|0x1)
185
186 #define INST_PARSER_CLIENT   0x00000000
187 #define INST_OP_FLUSH        0x02000000
188 #define INST_FLUSH_MAP_CACHE 0x00000001
189
190
191 #define BB1_START_ADDR_MASK   (~0x7)
192 #define BB1_PROTECTED         (1<<0)
193 #define BB1_UNPROTECTED       (0<<0)
194 #define BB2_END_ADDR_MASK     (~0x7)
195
196 #define I810REG_HWSTAM          0x02098
197 #define I810REG_INT_IDENTITY_R  0x020a4
198 #define I810REG_INT_MASK_R      0x020a8
199 #define I810REG_INT_ENABLE_R    0x020a0
200
201 #define LP_RING                 0x2030
202 #define HP_RING                 0x2040
203 #define RING_TAIL               0x00
204 #define TAIL_ADDR               0x000FFFF8
205 #define RING_HEAD               0x04
206 #define HEAD_WRAP_COUNT         0xFFE00000
207 #define HEAD_WRAP_ONE           0x00200000
208 #define HEAD_ADDR               0x001FFFFC
209 #define RING_START              0x08
210 #define START_ADDR              0x00FFFFF8
211 #define RING_LEN                0x0C
212 #define RING_NR_PAGES           0x000FF000
213 #define RING_REPORT_MASK        0x00000006
214 #define RING_REPORT_64K         0x00000002
215 #define RING_REPORT_128K        0x00000004
216 #define RING_NO_REPORT          0x00000000
217 #define RING_VALID_MASK         0x00000001
218 #define RING_VALID              0x00000001
219 #define RING_INVALID            0x00000000
220
221 #define GFX_OP_SCISSOR         ((0x3<<29)|(0x1c<<24)|(0x10<<19))
222 #define SC_UPDATE_SCISSOR       (0x1<<1)
223 #define SC_ENABLE_MASK          (0x1<<0)
224 #define SC_ENABLE               (0x1<<0)
225
226 #define GFX_OP_SCISSOR_INFO    ((0x3<<29)|(0x1d<<24)|(0x81<<16)|(0x1))
227 #define SCI_YMIN_MASK      (0xffff<<16)
228 #define SCI_XMIN_MASK      (0xffff<<0)
229 #define SCI_YMAX_MASK      (0xffff<<16)
230 #define SCI_XMAX_MASK      (0xffff<<0)
231
232 #define GFX_OP_COLOR_FACTOR      ((0x3<<29)|(0x1d<<24)|(0x1<<16)|0x0)
233 #define GFX_OP_STIPPLE           ((0x3<<29)|(0x1d<<24)|(0x83<<16))
234 #define GFX_OP_MAP_INFO          ((0x3<<29)|(0x1d<<24)|0x2)
235 #define GFX_OP_DESTBUFFER_VARS   ((0x3<<29)|(0x1d<<24)|(0x85<<16)|0x0)
236 #define GFX_OP_DRAWRECT_INFO     ((0x3<<29)|(0x1d<<24)|(0x80<<16)|(0x3))
237 #define GFX_OP_PRIMITIVE         ((0x3<<29)|(0x1f<<24))
238
239 #define CMD_OP_Z_BUFFER_INFO     ((0x0<<29)|(0x16<<23))
240 #define CMD_OP_DESTBUFFER_INFO   ((0x0<<29)|(0x15<<23))
241 #define CMD_OP_FRONTBUFFER_INFO  ((0x0<<29)|(0x14<<23))
242 #define CMD_OP_WAIT_FOR_EVENT    ((0x0<<29)|(0x03<<23))
243
244 #define BR00_BITBLT_CLIENT   0x40000000
245 #define BR00_OP_COLOR_BLT    0x10000000
246 #define BR00_OP_SRC_COPY_BLT 0x10C00000
247 #define BR13_SOLID_PATTERN   0x80000000
248
249 #define WAIT_FOR_PLANE_A_SCANLINES (1<<1) 
250 #define WAIT_FOR_PLANE_A_FLIP      (1<<2) 
251 #define WAIT_FOR_VBLANK (1<<3)
252
253 #endif