ftp://ftp.kernel.org/pub/linux/kernel/v2.6/linux-2.6.6.tar.bz2
[linux-2.6.git] / drivers / char / drm / i830_drv.h
1 /* i830_drv.h -- Private header for the I830 driver -*- linux-c -*-
2  * Created: Mon Dec 13 01:50:01 1999 by jhartmann@precisioninsight.com
3  *
4  * Copyright 1999 Precision Insight, Inc., Cedar Park, Texas.
5  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
6  * All rights reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the "Software"),
10  * to deal in the Software without restriction, including without limitation
11  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
12  * and/or sell copies of the Software, and to permit persons to whom the
13  * Software is furnished to do so, subject to the following conditions:
14  * 
15  * The above copyright notice and this permission notice (including the next
16  * paragraph) shall be included in all copies or substantial portions of the
17  * Software.
18  * 
19  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
20  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
21  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
22  * PRECISION INSIGHT AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
23  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
24  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER
25  * DEALINGS IN THE SOFTWARE.
26  *
27  * Authors: Rickard E. (Rik) Faith <faith@valinux.com>
28  *          Jeff Hartmann <jhartmann@valinux.com>
29  *
30  */
31
32 #ifndef _I830_DRV_H_
33 #define _I830_DRV_H_
34
35 typedef struct drm_i830_buf_priv {
36         u32 *in_use;
37         int my_use_idx;
38         int currently_mapped;
39         void __user *virtual;
40         void *kernel_virtual;
41 } drm_i830_buf_priv_t;
42
43 typedef struct _drm_i830_ring_buffer{
44         int tail_mask;
45         unsigned long Start;
46         unsigned long End;
47         unsigned long Size;
48         u8 *virtual_start;
49         int head;
50         int tail;
51         int space;
52 } drm_i830_ring_buffer_t;
53
54 typedef struct drm_i830_private {
55         drm_map_t *sarea_map;
56         drm_map_t *buffer_map;
57         drm_map_t *mmio_map;
58
59         drm_i830_sarea_t *sarea_priv;
60         drm_i830_ring_buffer_t ring;
61
62         void * hw_status_page;
63         unsigned long counter;
64
65         dma_addr_t dma_status_page;
66
67         drm_buf_t *mmap_buffer;
68         
69         u32 front_di1, back_di1, zi1;
70         
71         int back_offset;
72         int depth_offset;
73         int front_offset;
74         int w, h;
75         int pitch;
76         int back_pitch;
77         int depth_pitch;
78         unsigned int cpp;
79
80         int do_boxes;
81         int dma_used;
82
83         int current_page;
84         int page_flipping;
85
86         wait_queue_head_t irq_queue;
87         atomic_t irq_received;
88         atomic_t irq_emitted;
89
90         int use_mi_batchbuffer_start;
91
92 } drm_i830_private_t;
93
94                                 /* i830_dma.c */
95 extern int  i830_dma_schedule(drm_device_t *dev, int locked);
96 extern int  i830_getbuf(struct inode *inode, struct file *filp,
97                         unsigned int cmd, unsigned long arg);
98 extern int  i830_dma_init(struct inode *inode, struct file *filp,
99                           unsigned int cmd, unsigned long arg);
100 extern int  i830_dma_cleanup(drm_device_t *dev);
101 extern int  i830_flush_ioctl(struct inode *inode, struct file *filp,
102                              unsigned int cmd, unsigned long arg);
103 extern void i830_reclaim_buffers(struct file *filp);
104 extern int  i830_getage(struct inode *inode, struct file *filp, unsigned int cmd,
105                         unsigned long arg);
106 extern int i830_mmap_buffers(struct file *filp, struct vm_area_struct *vma);
107 extern int i830_copybuf(struct inode *inode, struct file *filp, 
108                         unsigned int cmd, unsigned long arg);
109 extern int i830_docopy(struct inode *inode, struct file *filp, 
110                        unsigned int cmd, unsigned long arg);
111
112 extern void i830_dma_quiescent(drm_device_t *dev);
113
114 extern int i830_dma_vertex(struct inode *inode, struct file *filp,
115                           unsigned int cmd, unsigned long arg);
116
117 extern int i830_swap_bufs(struct inode *inode, struct file *filp,
118                          unsigned int cmd, unsigned long arg);
119
120 extern int i830_clear_bufs(struct inode *inode, struct file *filp,
121                           unsigned int cmd, unsigned long arg);
122
123 extern int i830_flip_bufs(struct inode *inode, struct file *filp,
124                          unsigned int cmd, unsigned long arg);
125
126 extern int i830_getparam( struct inode *inode, struct file *filp,
127                           unsigned int cmd, unsigned long arg );
128
129 extern int i830_setparam( struct inode *inode, struct file *filp,
130                           unsigned int cmd, unsigned long arg );
131
132 /* i830_irq.c */
133 extern int i830_irq_emit( struct inode *inode, struct file *filp, 
134                           unsigned int cmd, unsigned long arg );
135 extern int i830_irq_wait( struct inode *inode, struct file *filp,
136                           unsigned int cmd, unsigned long arg );
137 extern int i830_wait_irq(drm_device_t *dev, int irq_nr);
138 extern int i830_emit_irq(drm_device_t *dev);
139
140
141 #define I830_BASE(reg)          ((unsigned long) \
142                                 dev_priv->mmio_map->handle)
143 #define I830_ADDR(reg)          (I830_BASE(reg) + reg)
144 #define I830_DEREF(reg)         *(__volatile__ unsigned int *)I830_ADDR(reg)
145 #define I830_READ(reg)          readl((volatile u32 *)I830_ADDR(reg))
146 #define I830_WRITE(reg,val)     writel(val, (volatile u32 *)I830_ADDR(reg))
147 #define I830_DEREF16(reg)       *(__volatile__ u16 *)I830_ADDR(reg)
148 #define I830_READ16(reg)        I830_DEREF16(reg)
149 #define I830_WRITE16(reg,val)   do { I830_DEREF16(reg) = val; } while (0)
150
151
152
153 #define I830_VERBOSE 0
154
155 #define RING_LOCALS     unsigned int outring, ringmask, outcount; \
156                         volatile char *virt;
157
158 #define BEGIN_LP_RING(n) do {                           \
159         if (I830_VERBOSE)                               \
160                 printk("BEGIN_LP_RING(%d) in %s\n",     \
161                           n, __FUNCTION__);             \
162         if (dev_priv->ring.space < n*4)                 \
163                 i830_wait_ring(dev, n*4, __FUNCTION__);         \
164         outcount = 0;                                   \
165         outring = dev_priv->ring.tail;                  \
166         ringmask = dev_priv->ring.tail_mask;            \
167         virt = dev_priv->ring.virtual_start;            \
168 } while (0)
169
170
171 #define OUT_RING(n) do {                                        \
172         if (I830_VERBOSE) printk("   OUT_RING %x\n", (int)(n)); \
173         *(volatile unsigned int *)(virt + outring) = n;         \
174         outcount++;                                             \
175         outring += 4;                                           \
176         outring &= ringmask;                                    \
177 } while (0)
178
179 #define ADVANCE_LP_RING() do {                                          \
180         if (I830_VERBOSE) printk("ADVANCE_LP_RING %x\n", outring);      \
181         dev_priv->ring.tail = outring;                                  \
182         dev_priv->ring.space -= outcount * 4;                           \
183         I830_WRITE(LP_RING + RING_TAIL, outring);                       \
184 } while(0)
185
186 extern int i830_wait_ring(drm_device_t *dev, int n, const char *caller);
187
188
189 #define GFX_OP_USER_INTERRUPT           ((0<<29)|(2<<23))
190 #define GFX_OP_BREAKPOINT_INTERRUPT     ((0<<29)|(1<<23))
191 #define CMD_REPORT_HEAD                 (7<<23)
192 #define CMD_STORE_DWORD_IDX             ((0x21<<23) | 0x1)
193 #define CMD_OP_BATCH_BUFFER  ((0x0<<29)|(0x30<<23)|0x1)
194
195 #define STATE3D_LOAD_STATE_IMMEDIATE_2      ((0x3<<29)|(0x1d<<24)|(0x03<<16))
196 #define LOAD_TEXTURE_MAP0                   (1<<11)
197
198 #define INST_PARSER_CLIENT   0x00000000
199 #define INST_OP_FLUSH        0x02000000
200 #define INST_FLUSH_MAP_CACHE 0x00000001
201
202
203 #define BB1_START_ADDR_MASK   (~0x7)
204 #define BB1_PROTECTED         (1<<0)
205 #define BB1_UNPROTECTED       (0<<0)
206 #define BB2_END_ADDR_MASK     (~0x7)
207
208 #define I830REG_HWSTAM          0x02098
209 #define I830REG_INT_IDENTITY_R  0x020a4
210 #define I830REG_INT_MASK_R      0x020a8
211 #define I830REG_INT_ENABLE_R    0x020a0
212
213 #define I830_IRQ_RESERVED ((1<<13)|(3<<2))
214
215
216 #define LP_RING                 0x2030
217 #define HP_RING                 0x2040
218 #define RING_TAIL               0x00
219 #define TAIL_ADDR               0x001FFFF8
220 #define RING_HEAD               0x04
221 #define HEAD_WRAP_COUNT         0xFFE00000
222 #define HEAD_WRAP_ONE           0x00200000
223 #define HEAD_ADDR               0x001FFFFC
224 #define RING_START              0x08
225 #define START_ADDR              0x0xFFFFF000
226 #define RING_LEN                0x0C
227 #define RING_NR_PAGES           0x001FF000 
228 #define RING_REPORT_MASK        0x00000006
229 #define RING_REPORT_64K         0x00000002
230 #define RING_REPORT_128K        0x00000004
231 #define RING_NO_REPORT          0x00000000
232 #define RING_VALID_MASK         0x00000001
233 #define RING_VALID              0x00000001
234 #define RING_INVALID            0x00000000
235
236 #define GFX_OP_SCISSOR         ((0x3<<29)|(0x1c<<24)|(0x10<<19))
237 #define SC_UPDATE_SCISSOR       (0x1<<1)
238 #define SC_ENABLE_MASK          (0x1<<0)
239 #define SC_ENABLE               (0x1<<0)
240
241 #define GFX_OP_SCISSOR_INFO    ((0x3<<29)|(0x1d<<24)|(0x81<<16)|(0x1))
242 #define SCI_YMIN_MASK      (0xffff<<16)
243 #define SCI_XMIN_MASK      (0xffff<<0)
244 #define SCI_YMAX_MASK      (0xffff<<16)
245 #define SCI_XMAX_MASK      (0xffff<<0)
246
247 #define GFX_OP_SCISSOR_ENABLE    ((0x3<<29)|(0x1c<<24)|(0x10<<19))
248 #define GFX_OP_SCISSOR_RECT      ((0x3<<29)|(0x1d<<24)|(0x81<<16)|1)
249 #define GFX_OP_COLOR_FACTOR      ((0x3<<29)|(0x1d<<24)|(0x1<<16)|0x0)
250 #define GFX_OP_STIPPLE           ((0x3<<29)|(0x1d<<24)|(0x83<<16))
251 #define GFX_OP_MAP_INFO          ((0x3<<29)|(0x1d<<24)|0x4)
252 #define GFX_OP_DESTBUFFER_VARS   ((0x3<<29)|(0x1d<<24)|(0x85<<16)|0x0)
253 #define GFX_OP_DRAWRECT_INFO     ((0x3<<29)|(0x1d<<24)|(0x80<<16)|(0x3))
254 #define GFX_OP_PRIMITIVE         ((0x3<<29)|(0x1f<<24))
255
256 #define CMD_OP_DESTBUFFER_INFO   ((0x3<<29)|(0x1d<<24)|(0x8e<<16)|1)
257
258 #define CMD_OP_DISPLAYBUFFER_INFO ((0x0<<29)|(0x14<<23)|2)
259 #define ASYNC_FLIP                (1<<22)
260
261 #define CMD_3D                          (0x3<<29)
262 #define STATE3D_CONST_BLEND_COLOR_CMD   (CMD_3D|(0x1d<<24)|(0x88<<16))
263 #define STATE3D_MAP_COORD_SETBIND_CMD   (CMD_3D|(0x1d<<24)|(0x02<<16))
264
265 #define BR00_BITBLT_CLIENT   0x40000000
266 #define BR00_OP_COLOR_BLT    0x10000000
267 #define BR00_OP_SRC_COPY_BLT 0x10C00000
268 #define BR13_SOLID_PATTERN   0x80000000
269
270 #define BUF_3D_ID_COLOR_BACK    (0x3<<24)
271 #define BUF_3D_ID_DEPTH         (0x7<<24)
272 #define BUF_3D_USE_FENCE        (1<<23)
273 #define BUF_3D_PITCH(x)         (((x)/4)<<2)
274
275 #define CMD_OP_MAP_PALETTE_LOAD ((3<<29)|(0x1d<<24)|(0x82<<16)|255)
276 #define MAP_PALETTE_NUM(x)      ((x<<8) & (1<<8))
277 #define MAP_PALETTE_BOTH        (1<<11)
278
279 #define XY_COLOR_BLT_CMD                ((2<<29)|(0x50<<22)|0x4)
280 #define XY_COLOR_BLT_WRITE_ALPHA        (1<<21)
281 #define XY_COLOR_BLT_WRITE_RGB          (1<<20)
282
283 #define XY_SRC_COPY_BLT_CMD             ((2<<29)|(0x53<<22)|6)
284 #define XY_SRC_COPY_BLT_WRITE_ALPHA     (1<<21)
285 #define XY_SRC_COPY_BLT_WRITE_RGB       (1<<20)
286
287 #define MI_BATCH_BUFFER         ((0x30<<23)|1)
288 #define MI_BATCH_BUFFER_START   (0x31<<23)
289 #define MI_BATCH_BUFFER_END     (0xA<<23)
290 #define MI_BATCH_NON_SECURE     (1)
291
292 #define MI_WAIT_FOR_EVENT       ((0x3<<23))
293 #define MI_WAIT_FOR_PLANE_A_FLIP      (1<<2) 
294 #define MI_WAIT_FOR_PLANE_A_SCANLINES (1<<1) 
295
296 #define MI_LOAD_SCAN_LINES_INCL  ((0x12<<23))
297
298 #endif
299