patch-2_6_7-vs1_9_1_12
[linux-2.6.git] / drivers / i2c / busses / i2c-ibm_iic.c
1 /*
2  * drivers/i2c/i2c-ibm_iic.c
3  *
4  * Support for the IIC peripheral on IBM PPC 4xx
5  *
6  * Copyright (c) 2003, 2004 Zultys Technologies.
7  * Eugene Surovegin <eugene.surovegin@zultys.com> or <ebs@ebshome.net>
8  *
9  * Based on original work by 
10  *      Ian DaSilva  <idasilva@mvista.com>
11  *      Armin Kuster <akuster@mvista.com>
12  *      Matt Porter  <mporter@mvista.com>
13  *
14  *      Copyright 2000-2003 MontaVista Software Inc.
15  *
16  * Original driver version was highly leveraged from i2c-elektor.c
17  *
18  *      Copyright 1995-97 Simon G. Vogl
19  *                1998-99 Hans Berglund
20  *
21  *      With some changes from Kyösti Mälkki <kmalkki@cc.hut.fi> 
22  *      and even Frodo Looijaard <frodol@dds.nl>
23  *
24  * This program is free software; you can redistribute  it and/or modify it
25  * under  the terms of  the GNU General  Public License as published by the
26  * Free Software Foundation;  either version 2 of the  License, or (at your
27  * option) any later version.
28  *
29  */
30
31 #include <linux/config.h>
32 #include <linux/module.h>
33 #include <linux/kernel.h>
34 #include <linux/ioport.h>
35 #include <linux/delay.h>
36 #include <linux/slab.h>
37 #include <linux/init.h>
38 #include <linux/interrupt.h>
39 #include <asm/irq.h>
40 #include <asm/io.h>
41 #include <linux/i2c.h>
42 #include <linux/i2c-id.h>
43 #include <asm/ocp.h>
44 #include <asm/ibm4xx.h>
45
46 #include "i2c-ibm_iic.h"
47
48 #define DRIVER_VERSION "2.01"
49
50 MODULE_DESCRIPTION("IBM IIC driver v" DRIVER_VERSION);
51 MODULE_LICENSE("GPL");
52
53 static int iic_force_poll = 0;
54 MODULE_PARM(iic_force_poll, "i");
55 MODULE_PARM_DESC(iic_force_poll, "Force polling mode");
56
57 static int iic_force_fast = 0;
58 MODULE_PARM(iic_force_fast, "i");
59 MODULE_PARM_DESC(iic_fast_poll, "Force fast mode (400 kHz)");
60
61 #define DBG_LEVEL 0
62
63 #ifdef DBG
64 #undef DBG
65 #endif
66
67 #ifdef DBG2
68 #undef DBG2
69 #endif
70
71 #if DBG_LEVEL > 0
72 #  define DBG(f,x...)   printk(KERN_DEBUG "ibm-iic" f, ##x)
73 #else
74 #  define DBG(f,x...)   ((void)0)
75 #endif
76 #if DBG_LEVEL > 1
77 #  define DBG2(f,x...)  DBG(f, ##x)
78 #else
79 #  define DBG2(f,x...)  ((void)0)
80 #endif
81 #if DBG_LEVEL > 2
82 static void dump_iic_regs(const char* header, struct ibm_iic_private* dev)
83 {
84         volatile struct iic_regs *iic = dev->vaddr;
85         printk(KERN_DEBUG "ibm-iic%d: %s\n", dev->idx, header);
86         printk(KERN_DEBUG "  cntl     = 0x%02x, mdcntl = 0x%02x\n"
87                KERN_DEBUG "  sts      = 0x%02x, extsts = 0x%02x\n"
88                KERN_DEBUG "  clkdiv   = 0x%02x, xfrcnt = 0x%02x\n"
89                KERN_DEBUG "  xtcntlss = 0x%02x, directcntl = 0x%02x\n",
90                 in_8(&iic->cntl), in_8(&iic->mdcntl), in_8(&iic->sts), 
91                 in_8(&iic->extsts), in_8(&iic->clkdiv), in_8(&iic->xfrcnt), 
92                 in_8(&iic->xtcntlss), in_8(&iic->directcntl));
93 }
94 #  define DUMP_REGS(h,dev)      dump_iic_regs((h),(dev))
95 #else
96 #  define DUMP_REGS(h,dev)      ((void)0)
97 #endif
98
99 /* Enable/disable interrupt generation */
100 static inline void iic_interrupt_mode(struct ibm_iic_private* dev, int enable)
101 {
102         out_8(&dev->vaddr->intmsk, enable ? INTRMSK_EIMTC : 0);
103 }
104  
105 /*
106  * Initialize IIC interface.
107  */
108 static void iic_dev_init(struct ibm_iic_private* dev)
109 {
110         volatile struct iic_regs *iic = dev->vaddr;
111
112         DBG("%d: init\n", dev->idx);
113         
114         /* Clear master address */
115         out_8(&iic->lmadr, 0);
116         out_8(&iic->hmadr, 0);
117
118         /* Clear slave address */
119         out_8(&iic->lsadr, 0);
120         out_8(&iic->hsadr, 0);
121
122         /* Clear status & extended status */
123         out_8(&iic->sts, STS_SCMP | STS_IRQA);
124         out_8(&iic->extsts, EXTSTS_IRQP | EXTSTS_IRQD | EXTSTS_LA
125                             | EXTSTS_ICT | EXTSTS_XFRA);
126
127         /* Set clock divider */
128         out_8(&iic->clkdiv, dev->clckdiv);
129
130         /* Clear transfer count */
131         out_8(&iic->xfrcnt, 0);
132
133         /* Clear extended control and status */
134         out_8(&iic->xtcntlss, XTCNTLSS_SRC | XTCNTLSS_SRS | XTCNTLSS_SWC
135                             | XTCNTLSS_SWS);
136
137         /* Clear control register */
138         out_8(&iic->cntl, 0);
139         
140         /* Enable interrupts if possible */
141         iic_interrupt_mode(dev, dev->irq >= 0);
142
143         /* Set mode control */
144         out_8(&iic->mdcntl, MDCNTL_FMDB | MDCNTL_EINT | MDCNTL_EUBS
145                             | (dev->fast_mode ? MDCNTL_FSM : 0));
146
147         DUMP_REGS("iic_init", dev);
148 }
149
150 /* 
151  * Reset IIC interface
152  */
153 static void iic_dev_reset(struct ibm_iic_private* dev)
154 {
155         volatile struct iic_regs *iic = dev->vaddr;
156         int i;
157         u8 dc;
158         
159         DBG("%d: soft reset\n", dev->idx);
160         DUMP_REGS("reset", dev);
161         
162         /* Place chip in the reset state */
163         out_8(&iic->xtcntlss, XTCNTLSS_SRST);
164         
165         /* Check if bus is free */
166         dc = in_8(&iic->directcntl);    
167         if (!DIRCTNL_FREE(dc)){
168                 DBG("%d: trying to regain bus control\n", dev->idx);
169         
170                 /* Try to set bus free state */
171                 out_8(&iic->directcntl, DIRCNTL_SDAC | DIRCNTL_SCC);    
172         
173                 /* Wait until we regain bus control */
174                 for (i = 0; i < 100; ++i){
175                         dc = in_8(&iic->directcntl);
176                         if (DIRCTNL_FREE(dc))
177                                 break;
178                         
179                         /* Toggle SCL line */
180                         dc ^= DIRCNTL_SCC;
181                         out_8(&iic->directcntl, dc);
182                         udelay(10);
183                         dc ^= DIRCNTL_SCC;
184                         out_8(&iic->directcntl, dc);
185                         
186                         /* be nice */
187                         cond_resched();
188                 }
189         }
190         
191         /* Remove reset */
192         out_8(&iic->xtcntlss, 0);
193         
194         /* Reinitialize interface */
195         iic_dev_init(dev);
196 }
197
198 /*
199  * IIC interrupt handler
200  */
201 static irqreturn_t iic_handler(int irq, void *dev_id, struct pt_regs *regs)
202 {
203         struct ibm_iic_private* dev = (struct ibm_iic_private*)dev_id;
204         volatile struct iic_regs* iic = dev->vaddr;
205         
206         DBG2("%d: irq handler, STS = 0x%02x, EXTSTS = 0x%02x\n", 
207              dev->idx, in_8(&iic->sts), in_8(&iic->extsts));
208         
209         /* Acknowledge IRQ and wakeup iic_wait_for_tc */
210         out_8(&iic->sts, STS_IRQA | STS_SCMP);
211         wake_up_interruptible(&dev->wq);
212         
213         return IRQ_HANDLED;
214 }
215
216 /*
217  * Get master transfer result and clear errors if any.
218  * Returns the number of actually transferred bytes or error (<0)
219  */
220 static int iic_xfer_result(struct ibm_iic_private* dev)
221 {
222         volatile struct iic_regs *iic = dev->vaddr;     
223         
224         if (unlikely(in_8(&iic->sts) & STS_ERR)){
225                 DBG("%d: xfer error, EXTSTS = 0x%02x\n", dev->idx, 
226                         in_8(&iic->extsts));
227                                 
228                 /* Clear errors and possible pending IRQs */
229                 out_8(&iic->extsts, EXTSTS_IRQP | EXTSTS_IRQD | 
230                         EXTSTS_LA | EXTSTS_ICT | EXTSTS_XFRA);
231                         
232                 /* Flush master data buffer */
233                 out_8(&iic->mdcntl, in_8(&iic->mdcntl) | MDCNTL_FMDB);
234                 
235                 /* Is bus free?
236                  * If error happened during combined xfer
237                  * IIC interface is usually stuck in some strange
238                  * state, the only way out - soft reset.
239                  */
240                 if ((in_8(&iic->extsts) & EXTSTS_BCS_MASK) != EXTSTS_BCS_FREE){
241                         DBG("%d: bus is stuck, resetting\n", dev->idx);
242                         iic_dev_reset(dev);
243                 }
244                 return -EREMOTEIO;
245         }
246         else
247                 return in_8(&iic->xfrcnt) & XFRCNT_MTC_MASK;
248 }
249
250 /*
251  * Try to abort active transfer.
252  */
253 static void iic_abort_xfer(struct ibm_iic_private* dev)
254 {
255         volatile struct iic_regs *iic = dev->vaddr;
256         unsigned long x;
257         
258         DBG("%d: iic_abort_xfer\n", dev->idx);
259         
260         out_8(&iic->cntl, CNTL_HMT);
261         
262         /*
263          * Wait for the abort command to complete.
264          * It's not worth to be optimized, just poll (timeout >= 1 tick)
265          */
266         x = jiffies + 2;
267         while ((in_8(&iic->extsts) & EXTSTS_BCS_MASK) != EXTSTS_BCS_FREE){
268                 if (time_after(jiffies, x)){
269                         DBG("%d: abort timeout, resetting...\n", dev->idx);
270                         iic_dev_reset(dev);
271                         return;
272                 }
273                 schedule();
274         }
275
276         /* Just to clear errors */
277         iic_xfer_result(dev);
278 }
279
280 /*
281  * Wait for master transfer to complete.
282  * It puts current process to sleep until we get interrupt or timeout expires.
283  * Returns the number of transferred bytes or error (<0)
284  */
285 static int iic_wait_for_tc(struct ibm_iic_private* dev){
286         
287         volatile struct iic_regs *iic = dev->vaddr;
288         int ret = 0;
289         
290         if (dev->irq >= 0){
291                 /* Interrupt mode */
292                 wait_queue_t wait;
293                 init_waitqueue_entry(&wait, current);
294                 
295                 add_wait_queue(&dev->wq, &wait);
296                 set_current_state(TASK_INTERRUPTIBLE);
297                 if (in_8(&iic->sts) & STS_PT)
298                         schedule_timeout(dev->adap.timeout * HZ);
299                 set_current_state(TASK_RUNNING);
300                 remove_wait_queue(&dev->wq, &wait);
301                 
302                 if (unlikely(signal_pending(current))){
303                         DBG("%d: wait interrupted\n", dev->idx);
304                         ret = -ERESTARTSYS;
305                 } else if (unlikely(in_8(&iic->sts) & STS_PT)){
306                         DBG("%d: wait timeout\n", dev->idx);
307                         ret = -ETIMEDOUT;
308                 }
309         }
310         else {
311                 /* Polling mode */
312                 unsigned long x = jiffies + dev->adap.timeout * HZ;
313                 
314                 while (in_8(&iic->sts) & STS_PT){
315                         if (unlikely(time_after(jiffies, x))){
316                                 DBG("%d: poll timeout\n", dev->idx);
317                                 ret = -ETIMEDOUT;
318                                 break;
319                         }
320                 
321                         if (unlikely(signal_pending(current))){
322                                 DBG("%d: poll interrupted\n", dev->idx);
323                                 ret = -ERESTARTSYS;
324                                 break;
325                         }
326                         schedule();
327                 }       
328         }
329         
330         if (unlikely(ret < 0))
331                 iic_abort_xfer(dev);
332         else
333                 ret = iic_xfer_result(dev);
334         
335         DBG2("%d: iic_wait_for_tc -> %d\n", dev->idx, ret);
336         
337         return ret;
338 }
339
340 /*
341  * Low level master transfer routine
342  */
343 static int iic_xfer_bytes(struct ibm_iic_private* dev, struct i2c_msg* pm, 
344                           int combined_xfer)
345 {
346         volatile struct iic_regs *iic = dev->vaddr;
347         char* buf = pm->buf;
348         int i, j, loops, ret = 0;
349         int len = pm->len;
350
351         u8 cntl = (in_8(&iic->cntl) & CNTL_AMD) | CNTL_PT;
352         if (pm->flags & I2C_M_RD)
353                 cntl |= CNTL_RW;
354         
355         loops = (len + 3) / 4;
356         for (i = 0; i < loops; ++i, len -= 4){
357                 int count = len > 4 ? 4 : len;
358                 u8 cmd = cntl | ((count - 1) << CNTL_TCT_SHIFT);
359                 
360                 if (!(cntl & CNTL_RW))
361                         for (j = 0; j < count; ++j)
362                                 out_8((volatile u8*)&iic->mdbuf, *buf++);
363                 
364                 if (i < loops - 1)
365                         cmd |= CNTL_CHT;
366                 else if (combined_xfer)
367                         cmd |= CNTL_RPST;
368                 
369                 DBG2("%d: xfer_bytes, %d, CNTL = 0x%02x\n", dev->idx, count, cmd);
370                 
371                 /* Start transfer */
372                 out_8(&iic->cntl, cmd);
373                 
374                 /* Wait for completion */
375                 ret = iic_wait_for_tc(dev);
376
377                 if (unlikely(ret < 0))
378                         break;
379                 else if (unlikely(ret != count)){
380                         DBG("%d: xfer_bytes, requested %d, transfered %d\n", 
381                                 dev->idx, count, ret);
382                         
383                         /* If it's not a last part of xfer, abort it */
384                         if (combined_xfer || (i < loops - 1))
385                                 iic_abort_xfer(dev);
386                                 
387                         ret = -EREMOTEIO;
388                         break;                          
389                 }
390                 
391                 if (cntl & CNTL_RW)
392                         for (j = 0; j < count; ++j)
393                                 *buf++ = in_8((volatile u8*)&iic->mdbuf);
394         }
395         
396         return ret > 0 ? 0 : ret;
397 }
398
399 /*
400  * Set target slave address for master transfer
401  */
402 static inline void iic_address(struct ibm_iic_private* dev, struct i2c_msg* msg)
403 {
404         volatile struct iic_regs *iic = dev->vaddr;
405         u16 addr = msg->addr;
406         
407         DBG2("%d: iic_address, 0x%03x (%d-bit)\n", dev->idx, 
408                 addr, msg->flags & I2C_M_TEN ? 10 : 7);
409         
410         if (msg->flags & I2C_M_TEN){
411             out_8(&iic->cntl, CNTL_AMD);
412             out_8(&iic->lmadr, addr);
413             out_8(&iic->hmadr, 0xf0 | ((addr >> 7) & 0x06));
414         }
415         else {
416             out_8(&iic->cntl, 0);
417             out_8(&iic->lmadr, addr << 1);
418         }
419 }
420
421 static inline int iic_invalid_address(const struct i2c_msg* p)
422 {
423         return (p->addr > 0x3ff) || (!(p->flags & I2C_M_TEN) && (p->addr > 0x7f));
424 }
425
426 static inline int iic_address_neq(const struct i2c_msg* p1, 
427                                   const struct i2c_msg* p2)
428 {
429         return (p1->addr != p2->addr) 
430                 || ((p1->flags & I2C_M_TEN) != (p2->flags & I2C_M_TEN));
431
432
433 /*
434  * Generic master transfer entrypoint. 
435  * Returns the number of processed messages or error (<0)
436  */
437 static int iic_xfer(struct i2c_adapter *adap, struct i2c_msg msgs[], int num)
438 {
439         struct ibm_iic_private* dev = (struct ibm_iic_private*)(i2c_get_adapdata(adap));
440         volatile struct iic_regs *iic = dev->vaddr;
441         int i, ret = 0;
442         
443         DBG2("%d: iic_xfer, %d msg(s)\n", dev->idx, num);
444         
445         if (!num)
446                 return 0;
447         
448         /* Check the sanity of the passed messages.
449          * Uhh, generic i2c layer is more suitable place for such code...
450          */
451         if (unlikely(iic_invalid_address(&msgs[0]))){
452                 DBG("%d: invalid address 0x%03x (%d-bit)\n", dev->idx, 
453                         msgs[0].addr, msgs[0].flags & I2C_M_TEN ? 10 : 7);
454                 return -EINVAL;
455         }               
456         for (i = 0; i < num; ++i){
457                 if (unlikely(msgs[i].len <= 0)){
458                         if (num == 1 && !msgs[0].len){
459                                 /* Special case for I2C_SMBUS_QUICK emulation.
460                                  * Although this logic is FAR FROM PERFECT, this 
461                                  * is what previous driver version did.
462                                  * IBM IIC doesn't support 0-length transactions
463                                  * (except bit-banging through IICx_DIRECTCNTL).
464                                  */
465                                 DBG("%d: zero-length msg kludge\n", dev->idx); 
466                                 return 0;
467                         }
468                         DBG("%d: invalid len %d in msg[%d]\n", dev->idx, 
469                                 msgs[i].len, i);
470                         return -EINVAL;
471                 }
472                 if (unlikely(iic_address_neq(&msgs[0], &msgs[i]))){
473                         DBG("%d: invalid addr in msg[%d]\n", dev->idx, i);
474                         return -EINVAL;
475                 }
476         }
477         
478         /* Check bus state */
479         if (unlikely((in_8(&iic->extsts) & EXTSTS_BCS_MASK) != EXTSTS_BCS_FREE)){
480                 DBG("%d: iic_xfer, bus is not free\n", dev->idx);
481                 
482                 /* Usually it means something serious has happend.
483                  * We *cannot* have unfinished previous transfer
484                  * so it doesn't make any sense to try to stop it.
485                  * Probably we were not able to recover from the 
486                  * previous error.
487                  * The only *reasonable* thing I can think of here
488                  * is soft reset.  --ebs
489                  */
490                 iic_dev_reset(dev);
491                 
492                 if ((in_8(&iic->extsts) & EXTSTS_BCS_MASK) != EXTSTS_BCS_FREE){
493                         DBG("%d: iic_xfer, bus is still not free\n", dev->idx);
494                         return -EREMOTEIO;
495                 }
496         } 
497         else {
498                 /* Flush master data buffer (just in case) */
499                 out_8(&iic->mdcntl, in_8(&iic->mdcntl) | MDCNTL_FMDB);
500         }
501         
502         /* Load slave address */
503         iic_address(dev, &msgs[0]);
504         
505         /* Do real transfer */
506         for (i = 0; i < num && !ret; ++i)
507                 ret = iic_xfer_bytes(dev, &msgs[i], i < num - 1);
508
509         return ret < 0 ? ret : num;
510 }
511
512 static u32 iic_func(struct i2c_adapter *adap)
513 {
514         return I2C_FUNC_I2C | I2C_FUNC_SMBUS_EMUL | I2C_FUNC_10BIT_ADDR;
515 }
516
517 static struct i2c_algorithm iic_algo = {
518         .name           = "IBM IIC algorithm",
519         .id             = I2C_ALGO_OCP,
520         .master_xfer    = iic_xfer,
521         .smbus_xfer     = NULL,
522         .slave_send     = NULL,
523         .slave_recv     = NULL,
524         .algo_control   = NULL,
525         .functionality  = iic_func
526 };
527
528 /*
529  * Calculates IICx_CLCKDIV value for a specific OPB clock frequency
530  */
531 static inline u8 iic_clckdiv(unsigned int opb)
532 {
533         /* Compatibility kludge, should go away after all cards
534          * are fixed to fill correct value for opbfreq.
535          * Previous driver version used hardcoded divider value 4,
536          * it corresponds to OPB frequency from the range (40, 50] MHz
537          */
538         if (!opb){
539                 printk(KERN_WARNING "ibm-iic: using compatibility value for OPB freq,"
540                         " fix your board specific setup\n");
541                 opb = 50000000;
542         }
543
544         /* Convert to MHz */
545         opb /= 1000000;
546         
547         if (opb < 20 || opb > 150){
548                 printk(KERN_CRIT "ibm-iic: invalid OPB clock frequency %u MHz\n",
549                         opb);
550                 opb = opb < 20 ? 20 : 150;
551         }
552         return (u8)((opb + 9) / 10 - 1);
553 }
554
555 /*
556  * Register single IIC interface
557  */
558 static int __devinit iic_probe(struct ocp_device *ocp){
559
560         struct ibm_iic_private* dev;
561         struct i2c_adapter* adap;
562         struct ocp_func_iic_data* iic_data = ocp->def->additions;
563         int ret;
564         
565         if (!iic_data)
566                 printk(KERN_WARNING"ibm-iic%d: missing additional data!\n",
567                         ocp->def->index);
568
569         if (!(dev = kmalloc(sizeof(*dev), GFP_KERNEL))){
570                 printk(KERN_CRIT "ibm-iic%d: failed to allocate device data\n",
571                         ocp->def->index);
572                 return -ENOMEM;
573         }
574
575         memset(dev, 0, sizeof(*dev));
576         dev->idx = ocp->def->index;
577         ocp_set_drvdata(ocp, dev);
578         
579         if (!(dev->vaddr = ioremap(ocp->def->paddr, sizeof(struct iic_regs)))){
580                 printk(KERN_CRIT "ibm-iic%d: failed to ioremap device registers\n",
581                         dev->idx);
582                 ret = -ENXIO;
583                 goto fail2;
584         }
585         
586         init_waitqueue_head(&dev->wq);
587
588         dev->irq = iic_force_poll ? -1 : ocp->def->irq;
589         if (dev->irq >= 0){
590                 /* Disable interrupts until we finish intialization,
591                    assumes level-sensitive IRQ setup...
592                  */
593                 iic_interrupt_mode(dev, 0);
594                 if (request_irq(dev->irq, iic_handler, 0, "IBM IIC", dev)){
595                         printk(KERN_ERR "ibm-iic%d: request_irq %d failed\n", 
596                                 dev->idx, dev->irq);
597                         /* Fallback to the polling mode */      
598                         dev->irq = -1;
599                 }
600         }
601         
602         if (dev->irq < 0)
603                 printk(KERN_WARNING "ibm-iic%d: using polling mode\n", 
604                         dev->idx);
605                 
606         /* Board specific settings */
607         dev->fast_mode = iic_force_fast ? 1 : (iic_data ? iic_data->fast_mode : 0);
608         
609         /* clckdiv is the same for *all* IIC interfaces, 
610          * but I'd rather make a copy than introduce another global. --ebs
611          */
612         dev->clckdiv = iic_clckdiv(ocp_sys_info.opb_bus_freq);
613         DBG("%d: clckdiv = %d\n", dev->idx, dev->clckdiv);
614         
615         /* Initialize IIC interface */
616         iic_dev_init(dev);
617         
618         /* Register it with i2c layer */
619         adap = &dev->adap;
620         strcpy(adap->name, "IBM IIC");
621         i2c_set_adapdata(adap, dev);
622         adap->id = I2C_HW_OCP | iic_algo.id;
623         adap->algo = &iic_algo;
624         adap->client_register = NULL;
625         adap->client_unregister = NULL;
626         adap->timeout = 1;
627         adap->retries = 1;
628
629         if ((ret = i2c_add_adapter(adap)) != 0){
630                 printk(KERN_CRIT "ibm-iic%d: failed to register i2c adapter\n",
631                         dev->idx);
632                 goto fail;
633         }
634         
635         printk(KERN_INFO "ibm-iic%d: using %s mode\n", dev->idx,
636                 dev->fast_mode ? "fast (400 kHz)" : "standard (100 kHz)");
637
638         return 0;
639
640 fail:   
641         if (dev->irq >= 0){
642                 iic_interrupt_mode(dev, 0);
643                 free_irq(dev->irq, dev);
644         }       
645
646         iounmap((void*)dev->vaddr);
647 fail2:  
648         ocp_set_drvdata(ocp, 0);
649         kfree(dev);     
650         return ret;
651 }
652
653 /*
654  * Cleanup initialized IIC interface
655  */
656 static void __devexit iic_remove(struct ocp_device *ocp)
657 {
658         struct ibm_iic_private* dev = (struct ibm_iic_private*)ocp_get_drvdata(ocp);
659         BUG_ON(dev == NULL);
660         if (i2c_del_adapter(&dev->adap)){
661                 printk(KERN_CRIT "ibm-iic%d: failed to delete i2c adapter :(\n",
662                         dev->idx);
663                 /* That's *very* bad, just shutdown IRQ ... */
664                 if (dev->irq >= 0){
665                     iic_interrupt_mode(dev, 0); 
666                     free_irq(dev->irq, dev);
667                     dev->irq = -1;
668                 }
669         } else {
670                 if (dev->irq >= 0){
671                     iic_interrupt_mode(dev, 0); 
672                     free_irq(dev->irq, dev);
673                 }
674                 iounmap((void*)dev->vaddr);
675                 kfree(dev);
676         }
677 }
678
679 static struct ocp_device_id ibm_iic_ids[] __devinitdata = 
680 {
681         { .vendor = OCP_VENDOR_IBM, .function = OCP_FUNC_IIC },
682         { .vendor = OCP_VENDOR_INVALID }
683 };
684
685 MODULE_DEVICE_TABLE(ocp, ibm_iic_ids);
686
687 static struct ocp_driver ibm_iic_driver =
688 {
689         .name           = "iic",
690         .id_table       = ibm_iic_ids,
691         .probe          = iic_probe,
692         .remove         = __devexit_p(iic_remove),
693 #if defined(CONFIG_PM)
694         .suspend        = NULL,
695         .resume         = NULL,
696 #endif
697 };
698
699 static int __init iic_init(void)
700 {
701         printk(KERN_INFO "IBM IIC driver v" DRIVER_VERSION "\n");
702         return ocp_register_driver(&ibm_iic_driver);
703 }
704
705 static void __exit iic_exit(void)
706 {
707         ocp_unregister_driver(&ibm_iic_driver);
708 }
709
710 module_init(iic_init);
711 module_exit(iic_exit);