ftp://ftp.kernel.org/pub/linux/kernel/v2.6/linux-2.6.6.tar.bz2
[linux-2.6.git] / drivers / ide / pci / via82cxxx.c
1 /*
2  *
3  * Version 3.38
4  *
5  * VIA IDE driver for Linux. Supported southbridges:
6  *
7  *   vt82c576, vt82c586, vt82c586a, vt82c586b, vt82c596a, vt82c596b,
8  *   vt82c686, vt82c686a, vt82c686b, vt8231, vt8233, vt8233c, vt8233a,
9  *   vt8235, vt8237
10  *
11  * Copyright (c) 2000-2002 Vojtech Pavlik
12  *
13  * Based on the work of:
14  *      Michel Aubry
15  *      Jeff Garzik
16  *      Andre Hedrick
17  *
18  * Documentation:
19  *      Obsolete device documentation publically available from via.com.tw
20  *      Current device documentation available under NDA only
21  */
22
23 /*
24  * This program is free software; you can redistribute it and/or modify it
25  * under the terms of the GNU General Public License version 2 as published by
26  * the Free Software Foundation.
27  */
28
29 #include <linux/config.h>
30 #include <linux/module.h>
31 #include <linux/kernel.h>
32 #include <linux/ioport.h>
33 #include <linux/blkdev.h>
34 #include <linux/pci.h>
35 #include <linux/init.h>
36 #include <linux/ide.h>
37 #include <asm/io.h>
38
39 #include "ide-timing.h"
40 #include "via82cxxx.h"
41
42 #define VIA_IDE_ENABLE          0x40
43 #define VIA_IDE_CONFIG          0x41
44 #define VIA_FIFO_CONFIG         0x43
45 #define VIA_MISC_1              0x44
46 #define VIA_MISC_2              0x45
47 #define VIA_MISC_3              0x46
48 #define VIA_DRIVE_TIMING        0x48
49 #define VIA_8BIT_TIMING         0x4e
50 #define VIA_ADDRESS_SETUP       0x4c
51 #define VIA_UDMA_TIMING         0x50
52
53 #define VIA_UDMA                0x007
54 #define VIA_UDMA_NONE           0x000
55 #define VIA_UDMA_33             0x001
56 #define VIA_UDMA_66             0x002
57 #define VIA_UDMA_100            0x003
58 #define VIA_UDMA_133            0x004
59 #define VIA_BAD_PREQ            0x010   /* Crashes if PREQ# till DDACK# set */
60 #define VIA_BAD_CLK66           0x020   /* 66 MHz clock doesn't work correctly */
61 #define VIA_SET_FIFO            0x040   /* Needs to have FIFO split set */
62 #define VIA_NO_UNMASK           0x080   /* Doesn't work with IRQ unmasking on */
63 #define VIA_BAD_ID              0x100   /* Has wrong vendor ID (0x1107) */
64 #define VIA_BAD_AST             0x200   /* Don't touch Address Setup Timing */
65
66 /*
67  * VIA SouthBridge chips.
68  */
69
70 static struct via_isa_bridge {
71         char *name;
72         u16 id;
73         u8 rev_min;
74         u8 rev_max;
75         u16 flags;
76 } via_isa_bridges[] = {
77         { "vt8237",     PCI_DEVICE_ID_VIA_8237,     0x00, 0x2f, VIA_UDMA_133 | VIA_BAD_AST },
78         { "vt8235",     PCI_DEVICE_ID_VIA_8235,     0x00, 0x2f, VIA_UDMA_133 | VIA_BAD_AST },
79         { "vt8233a",    PCI_DEVICE_ID_VIA_8233A,    0x00, 0x2f, VIA_UDMA_133 | VIA_BAD_AST },
80         { "vt8233c",    PCI_DEVICE_ID_VIA_8233C_0,  0x00, 0x2f, VIA_UDMA_100 },
81         { "vt8233",     PCI_DEVICE_ID_VIA_8233_0,   0x00, 0x2f, VIA_UDMA_100 },
82         { "vt8231",     PCI_DEVICE_ID_VIA_8231,     0x00, 0x2f, VIA_UDMA_100 },
83         { "vt82c686b",  PCI_DEVICE_ID_VIA_82C686,   0x40, 0x4f, VIA_UDMA_100 },
84         { "vt82c686a",  PCI_DEVICE_ID_VIA_82C686,   0x10, 0x2f, VIA_UDMA_66 },
85         { "vt82c686",   PCI_DEVICE_ID_VIA_82C686,   0x00, 0x0f, VIA_UDMA_33 | VIA_BAD_CLK66 },
86         { "vt82c596b",  PCI_DEVICE_ID_VIA_82C596,   0x10, 0x2f, VIA_UDMA_66 },
87         { "vt82c596a",  PCI_DEVICE_ID_VIA_82C596,   0x00, 0x0f, VIA_UDMA_33 | VIA_BAD_CLK66 },
88         { "vt82c586b",  PCI_DEVICE_ID_VIA_82C586_0, 0x47, 0x4f, VIA_UDMA_33 | VIA_SET_FIFO },
89         { "vt82c586b",  PCI_DEVICE_ID_VIA_82C586_0, 0x40, 0x46, VIA_UDMA_33 | VIA_SET_FIFO | VIA_BAD_PREQ },
90         { "vt82c586b",  PCI_DEVICE_ID_VIA_82C586_0, 0x30, 0x3f, VIA_UDMA_33 | VIA_SET_FIFO },
91         { "vt82c586a",  PCI_DEVICE_ID_VIA_82C586_0, 0x20, 0x2f, VIA_UDMA_33 | VIA_SET_FIFO },
92         { "vt82c586",   PCI_DEVICE_ID_VIA_82C586_0, 0x00, 0x0f, VIA_UDMA_NONE | VIA_SET_FIFO },
93         { "vt82c576",   PCI_DEVICE_ID_VIA_82C576,   0x00, 0x2f, VIA_UDMA_NONE | VIA_SET_FIFO | VIA_NO_UNMASK },
94         { "vt82c576",   PCI_DEVICE_ID_VIA_82C576,   0x00, 0x2f, VIA_UDMA_NONE | VIA_SET_FIFO | VIA_NO_UNMASK | VIA_BAD_ID },
95         { NULL }
96 };
97
98 static struct via_isa_bridge *via_config;
99 static unsigned int via_80w;
100 static unsigned int via_clock;
101 static char *via_dma[] = { "MWDMA16", "UDMA33", "UDMA66", "UDMA100", "UDMA133" };
102
103 /*
104  * VIA /proc entry.
105  */
106
107 #if defined(DISPLAY_VIA_TIMINGS) && defined(CONFIG_PROC_FS)
108
109 #include <linux/stat.h>
110 #include <linux/proc_fs.h>
111
112 static u8 via_proc = 0;
113 static unsigned long via_base;
114 static struct pci_dev *bmide_dev, *isa_dev;
115
116 static char *via_control3[] = { "No limit", "64", "128", "192" };
117
118 #define via_print(format, arg...) p += sprintf(p, format "\n" , ## arg)
119 #define via_print_drive(name, format, arg...)\
120         p += sprintf(p, name); for (i = 0; i < 4; i++) p += sprintf(p, format, ## arg); p += sprintf(p, "\n");
121
122
123 /**
124  *      via_get_info            -       generate via /proc file 
125  *      @buffer: buffer for data
126  *      @addr: set to start of data to use
127  *      @offset: current file offset
128  *      @count: size of read
129  *
130  *      Fills in buffer with the debugging/configuration information for
131  *      the VIA chipset tuning and attached drives
132  */
133  
134 static int via_get_info(char *buffer, char **addr, off_t offset, int count)
135 {
136         int speed[4], cycle[4], setup[4], active[4], recover[4], den[4],
137                  uen[4], udma[4], umul[4], active8b[4], recover8b[4];
138         struct pci_dev *dev = bmide_dev;
139         unsigned int v, u, i;
140         int len;
141         u16 c, w;
142         u8 t, x;
143         char *p = buffer;
144
145         via_print("----------VIA BusMastering IDE Configuration"
146                 "----------------");
147
148         via_print("Driver Version:                     3.38");
149         via_print("South Bridge:                       VIA %s",
150                 via_config->name);
151
152         pci_read_config_byte(isa_dev, PCI_REVISION_ID, &t);
153         pci_read_config_byte(dev, PCI_REVISION_ID, &x);
154         via_print("Revision:                           ISA %#x IDE %#x", t, x);
155         via_print("Highest DMA rate:                   %s",
156                 via_dma[via_config->flags & VIA_UDMA]);
157
158         via_print("BM-DMA base:                        %#lx", via_base);
159         via_print("PCI clock:                          %d.%dMHz",
160                 via_clock / 1000, via_clock / 100 % 10);
161
162         pci_read_config_byte(dev, VIA_MISC_1, &t);
163         via_print("Master Read  Cycle IRDY:            %dws",
164                 (t & 64) >> 6);
165         via_print("Master Write Cycle IRDY:            %dws",
166                 (t & 32) >> 5);
167         via_print("BM IDE Status Register Read Retry:  %s",
168                 (t & 8) ? "yes" : "no");
169
170         pci_read_config_byte(dev, VIA_MISC_3, &t);
171         via_print("Max DRDY Pulse Width:               %s%s",
172                 via_control3[(t & 0x03)], (t & 0x03) ? " PCI clocks" : "");
173
174         via_print("-----------------------Primary IDE"
175                 "-------Secondary IDE------");
176         via_print("Read DMA FIFO flush:   %10s%20s",
177                 (t & 0x80) ? "yes" : "no", (t & 0x40) ? "yes" : "no");
178         via_print("End Sector FIFO flush: %10s%20s",
179                 (t & 0x20) ? "yes" : "no", (t & 0x10) ? "yes" : "no");
180
181         pci_read_config_byte(dev, VIA_IDE_CONFIG, &t);
182         via_print("Prefetch Buffer:       %10s%20s",
183                 (t & 0x80) ? "yes" : "no", (t & 0x20) ? "yes" : "no");
184         via_print("Post Write Buffer:     %10s%20s",
185                 (t & 0x40) ? "yes" : "no", (t & 0x10) ? "yes" : "no");
186
187         pci_read_config_byte(dev, VIA_IDE_ENABLE, &t);
188         via_print("Enabled:               %10s%20s",
189                 (t & 0x02) ? "yes" : "no", (t & 0x01) ? "yes" : "no");
190
191         c = inb(via_base + 0x02) | (inb(via_base + 0x0a) << 8);
192         via_print("Simplex only:          %10s%20s",
193                 (c & 0x80) ? "yes" : "no", (c & 0x8000) ? "yes" : "no");
194
195         via_print("Cable Type:            %10s%20s",
196                 (via_80w & 1) ? "80w" : "40w", (via_80w & 2) ? "80w" : "40w");
197
198         via_print("-------------------drive0----drive1"
199                 "----drive2----drive3-----");
200
201         pci_read_config_byte(dev, VIA_ADDRESS_SETUP, &t);
202         pci_read_config_dword(dev, VIA_DRIVE_TIMING, &v);
203         pci_read_config_word(dev, VIA_8BIT_TIMING, &w);
204
205         if (via_config->flags & VIA_UDMA)
206                 pci_read_config_dword(dev, VIA_UDMA_TIMING, &u);
207         else u = 0;
208
209         for (i = 0; i < 4; i++) {
210
211                 setup[i]     = ((t >> ((3 - i) << 1)) & 0x3) + 1;
212                 recover8b[i] = ((w >> ((1 - (i >> 1)) << 3)) & 0xf) + 1;
213                 active8b[i]  = ((w >> (((1 - (i >> 1)) << 3) + 4)) & 0xf) + 1;
214                 active[i]    = ((v >> (((3 - i) << 3) + 4)) & 0xf) + 1;
215                 recover[i]   = ((v >> ((3 - i) << 3)) & 0xf) + 1;
216                 udma[i]      = ((u >> ((3 - i) << 3)) & 0x7) + 2;
217                 umul[i]      = ((u >> (((3 - i) & 2) << 3)) & 0x8) ? 1 : 2;
218                 uen[i]       = ((u >> ((3 - i) << 3)) & 0x20);
219                 den[i]       = (c & ((i & 1) ? 0x40 : 0x20) << ((i & 2) << 2));
220
221                 speed[i] = 2 * via_clock / (active[i] + recover[i]);
222                 cycle[i] = 1000000 * (active[i] + recover[i]) / via_clock;
223
224                 if (!uen[i] || !den[i])
225                         continue;
226
227                 switch (via_config->flags & VIA_UDMA) {
228
229                         case VIA_UDMA_33:
230                                 speed[i] = 2 * via_clock / udma[i];
231                                 cycle[i] = 1000000 * udma[i] / via_clock;
232                                 break;
233
234                         case VIA_UDMA_66:
235                                 speed[i] = 4 * via_clock / (udma[i] * umul[i]);
236                                 cycle[i] = 500000 * (udma[i] * umul[i]) / via_clock;
237                                 break;
238
239                         case VIA_UDMA_100:
240                                 speed[i] = 6 * via_clock / udma[i];
241                                 cycle[i] = 333333 * udma[i] / via_clock;
242                                 break;
243
244                         case VIA_UDMA_133:
245                                 speed[i] = 8 * via_clock / udma[i];
246                                 cycle[i] = 250000 * udma[i] / via_clock;
247                                 break;
248                 }
249         }
250
251         via_print_drive("Transfer Mode: ", "%10s",
252                 den[i] ? (uen[i] ? "UDMA" : "DMA") : "PIO");
253
254         via_print_drive("Address Setup: ", "%8dns",
255                 1000000 * setup[i] / via_clock);
256         via_print_drive("Cmd Active:    ", "%8dns",
257                 1000000 * active8b[i] / via_clock);
258         via_print_drive("Cmd Recovery:  ", "%8dns",
259                 1000000 * recover8b[i] / via_clock);
260         via_print_drive("Data Active:   ", "%8dns",
261                 1000000 * active[i] / via_clock);
262         via_print_drive("Data Recovery: ", "%8dns",
263                 1000000 * recover[i] / via_clock);
264         via_print_drive("Cycle Time:    ", "%8dns",
265                 cycle[i]);
266         via_print_drive("Transfer Rate: ", "%4d.%dMB/s",
267                 speed[i] / 1000, speed[i] / 100 % 10);
268
269         /* hoping it is less than 4K... */
270         len = (p - buffer) - offset;
271         *addr = buffer + offset;
272
273         return len > count ? count : len;
274 }
275
276 #endif /* DISPLAY_VIA_TIMINGS && CONFIG_PROC_FS */
277
278 /**
279  *      via_set_speed                   -       write timing registers
280  *      @dev: PCI device
281  *      @dn: device
282  *      @timing: IDE timing data to use
283  *
284  *      via_set_speed writes timing values to the chipset registers
285  */
286
287 static void via_set_speed(struct pci_dev *dev, u8 dn, struct ide_timing *timing)
288 {
289         u8 t;
290
291         if (~via_config->flags & VIA_BAD_AST) {
292                 pci_read_config_byte(dev, VIA_ADDRESS_SETUP, &t);
293                 t = (t & ~(3 << ((3 - dn) << 1))) | ((FIT(timing->setup, 1, 4) - 1) << ((3 - dn) << 1));
294                 pci_write_config_byte(dev, VIA_ADDRESS_SETUP, t);
295         }
296
297         pci_write_config_byte(dev, VIA_8BIT_TIMING + (1 - (dn >> 1)),
298                 ((FIT(timing->act8b, 1, 16) - 1) << 4) | (FIT(timing->rec8b, 1, 16) - 1));
299
300         pci_write_config_byte(dev, VIA_DRIVE_TIMING + (3 - dn),
301                 ((FIT(timing->active, 1, 16) - 1) << 4) | (FIT(timing->recover, 1, 16) - 1));
302
303         switch (via_config->flags & VIA_UDMA) {
304                 case VIA_UDMA_33:  t = timing->udma ? (0xe0 | (FIT(timing->udma, 2, 5) - 2)) : 0x03; break;
305                 case VIA_UDMA_66:  t = timing->udma ? (0xe8 | (FIT(timing->udma, 2, 9) - 2)) : 0x0f; break;
306                 case VIA_UDMA_100: t = timing->udma ? (0xe0 | (FIT(timing->udma, 2, 9) - 2)) : 0x07; break;
307                 case VIA_UDMA_133: t = timing->udma ? (0xe0 | (FIT(timing->udma, 2, 9) - 2)) : 0x07; break;
308                 default: return;
309         }
310
311         pci_write_config_byte(dev, VIA_UDMA_TIMING + (3 - dn), t);
312 }
313
314 /**
315  *      via_set_drive           -       configure transfer mode
316  *      @drive: Drive to set up
317  *      @speed: desired speed
318  *
319  *      via_set_drive() computes timing values configures the drive and
320  *      the chipset to a desired transfer mode. It also can be called
321  *      by upper layers.
322  */
323
324 static int via_set_drive(ide_drive_t *drive, u8 speed)
325 {
326         ide_drive_t *peer = HWIF(drive)->drives + (~drive->dn & 1);
327         struct ide_timing t, p;
328         unsigned int T, UT;
329
330         if (speed != XFER_PIO_SLOW && speed != drive->current_speed)
331                 if (ide_config_drive_speed(drive, speed))
332                         printk(KERN_WARNING "ide%d: Drive %d didn't "
333                                 "accept speed setting. Oh, well.\n",
334                                 drive->dn >> 1, drive->dn & 1);
335
336         T = 1000000000 / via_clock;
337
338         switch (via_config->flags & VIA_UDMA) {
339                 case VIA_UDMA_33:   UT = T;   break;
340                 case VIA_UDMA_66:   UT = T/2; break;
341                 case VIA_UDMA_100:  UT = T/3; break;
342                 case VIA_UDMA_133:  UT = T/4; break;
343                 default: UT = T;
344         }
345
346         ide_timing_compute(drive, speed, &t, T, UT);
347
348         if (peer->present) {
349                 ide_timing_compute(peer, peer->current_speed, &p, T, UT);
350                 ide_timing_merge(&p, &t, &t, IDE_TIMING_8BIT);
351         }
352
353         via_set_speed(HWIF(drive)->pci_dev, drive->dn, &t);
354
355         if (!drive->init_speed)
356                 drive->init_speed = speed;
357         drive->current_speed = speed;
358
359         return 0;
360 }
361
362 /**
363  *      via82cxxx_tune_drive    -       PIO setup
364  *      @drive: drive to set up
365  *      @pio: mode to use (255 for 'best possible')
366  *
367  *      A callback from the upper layers for PIO-only tuning.
368  */
369
370 static void via82cxxx_tune_drive(ide_drive_t *drive, u8 pio)
371 {
372         if (pio == 255) {
373                 via_set_drive(drive,
374                         ide_find_best_mode(drive, XFER_PIO | XFER_EPIO));
375                 return;
376         }
377
378         via_set_drive(drive, XFER_PIO_0 + min_t(u8, pio, 5));
379 }
380
381 /**
382  *      via82cxxx_ide_dma_check         -       set up for DMA if possible
383  *      @drive: IDE drive to set up
384  *
385  *      Set up the drive for the highest supported speed considering the
386  *      driver, controller and cable
387  */
388  
389 static int via82cxxx_ide_dma_check (ide_drive_t *drive)
390 {
391         u16 w80 = HWIF(drive)->udma_four;
392
393         u16 speed = ide_find_best_mode(drive,
394                 XFER_PIO | XFER_EPIO | XFER_SWDMA | XFER_MWDMA |
395                 (via_config->flags & VIA_UDMA ? XFER_UDMA : 0) |
396                 (w80 && (via_config->flags & VIA_UDMA) >= VIA_UDMA_66 ? XFER_UDMA_66 : 0) |
397                 (w80 && (via_config->flags & VIA_UDMA) >= VIA_UDMA_100 ? XFER_UDMA_100 : 0) |
398                 (w80 && (via_config->flags & VIA_UDMA) >= VIA_UDMA_133 ? XFER_UDMA_133 : 0));
399
400         via_set_drive(drive, speed);
401
402         if (drive->autodma && (speed & XFER_MODE) != XFER_PIO)
403                 return HWIF(drive)->ide_dma_on(drive);
404         return HWIF(drive)->ide_dma_off_quietly(drive);
405 }
406
407 /**
408  *      init_chipset_via82cxxx  -       initialization handler
409  *      @dev: PCI device
410  *      @name: Name of interface
411  *
412  *      The initialization callback. Here we determine the IDE chip type
413  *      and initialize its drive independent registers.
414  */
415
416 static unsigned int __init init_chipset_via82cxxx(struct pci_dev *dev, const char *name)
417 {
418         struct pci_dev *isa = NULL;
419         u8 t, v;
420         unsigned int u;
421         int i;
422
423         /*
424          * Find the ISA bridge to see how good the IDE is.
425          */
426
427         for (via_config = via_isa_bridges; via_config->id; via_config++)
428                 if ((isa = pci_find_device(PCI_VENDOR_ID_VIA +
429                         !!(via_config->flags & VIA_BAD_ID),
430                         via_config->id, NULL))) {
431
432                         pci_read_config_byte(isa, PCI_REVISION_ID, &t);
433                         if (t >= via_config->rev_min &&
434                             t <= via_config->rev_max)
435                                 break;
436                 }
437
438         if (!via_config->id) {
439                 printk(KERN_WARNING "VP_IDE: Unknown VIA SouthBridge, disabling DMA.\n");
440                 return -ENODEV;
441         }
442
443         /*
444          * Check 80-wire cable presence and setup Clk66.
445          */
446
447         switch (via_config->flags & VIA_UDMA) {
448
449                 case VIA_UDMA_66:
450                         /* Enable Clk66 */
451                         pci_read_config_dword(dev, VIA_UDMA_TIMING, &u);
452                         pci_write_config_dword(dev, VIA_UDMA_TIMING, u|0x80008);
453                         for (i = 24; i >= 0; i -= 8)
454                                 if (((u >> (i & 16)) & 8) &&
455                                     ((u >> i) & 0x20) &&
456                                      (((u >> i) & 7) < 2)) {
457                                         /*
458                                          * 2x PCI clock and
459                                          * UDMA w/ < 3T/cycle
460                                          */
461                                         via_80w |= (1 << (1 - (i >> 4)));
462                                 }
463                         break;
464
465                 case VIA_UDMA_100:
466                         pci_read_config_dword(dev, VIA_UDMA_TIMING, &u);
467                         for (i = 24; i >= 0; i -= 8)
468                                 if (((u >> i) & 0x10) ||
469                                     (((u >> i) & 0x20) &&
470                                      (((u >> i) & 7) < 4))) {
471                                         /* BIOS 80-wire bit or
472                                          * UDMA w/ < 60ns/cycle
473                                          */
474                                         via_80w |= (1 << (1 - (i >> 4)));
475                                 }
476                         break;
477
478                 case VIA_UDMA_133:
479                         pci_read_config_dword(dev, VIA_UDMA_TIMING, &u);
480                         for (i = 24; i >= 0; i -= 8)
481                                 if (((u >> i) & 0x10) ||
482                                     (((u >> i) & 0x20) &&
483                                      (((u >> i) & 7) < 6))) {
484                                         /* BIOS 80-wire bit or
485                                          * UDMA w/ < 60ns/cycle
486                                          */
487                                         via_80w |= (1 << (1 - (i >> 4)));
488                                 }
489                         break;
490
491         }
492
493         /* Disable Clk66 */
494         if (via_config->flags & VIA_BAD_CLK66) {
495                 /* Would cause trouble on 596a and 686 */
496                 pci_read_config_dword(dev, VIA_UDMA_TIMING, &u);
497                 pci_write_config_dword(dev, VIA_UDMA_TIMING, u & ~0x80008);
498         }
499
500         /*
501          * Check whether interfaces are enabled.
502          */
503
504         pci_read_config_byte(dev, VIA_IDE_ENABLE, &v);
505
506         /*
507          * Set up FIFO sizes and thresholds.
508          */
509
510         pci_read_config_byte(dev, VIA_FIFO_CONFIG, &t);
511
512         /* Disable PREQ# till DDACK# */
513         if (via_config->flags & VIA_BAD_PREQ) {
514                 /* Would crash on 586b rev 41 */
515                 t &= 0x7f;
516         }
517
518         /* Fix FIFO split between channels */
519         if (via_config->flags & VIA_SET_FIFO) {
520                 t &= (t & 0x9f);
521                 switch (v & 3) {
522                         case 2: t |= 0x00; break;       /* 16 on primary */
523                         case 1: t |= 0x60; break;       /* 16 on secondary */
524                         case 3: t |= 0x20; break;       /* 8 pri 8 sec */
525                 }
526         }
527
528         pci_write_config_byte(dev, VIA_FIFO_CONFIG, t);
529
530         /*
531          * Determine system bus clock.
532          */
533
534         via_clock = system_bus_clock() * 1000;
535
536         switch (via_clock) {
537                 case 33000: via_clock = 33333; break;
538                 case 37000: via_clock = 37500; break;
539                 case 41000: via_clock = 41666; break;
540         }
541
542         if (via_clock < 20000 || via_clock > 50000) {
543                 printk(KERN_WARNING "VP_IDE: User given PCI clock speed "
544                         "impossible (%d), using 33 MHz instead.\n", via_clock);
545                 printk(KERN_WARNING "VP_IDE: Use ide0=ata66 if you want "
546                         "to assume 80-wire cable.\n");
547                 via_clock = 33333;
548         }
549
550         /*
551          * Print the boot message.
552          */
553
554         pci_read_config_byte(isa, PCI_REVISION_ID, &t);
555         printk(KERN_INFO "VP_IDE: VIA %s (rev %02x) IDE %s "
556                 "controller on pci%s\n",
557                 via_config->name, t,
558                 via_dma[via_config->flags & VIA_UDMA],
559                 pci_name(dev));
560
561         /*
562          * Setup /proc/ide/via entry.
563          */
564
565 #if defined(DISPLAY_VIA_TIMINGS) && defined(CONFIG_PROC_FS)
566         if (!via_proc) {
567                 via_base = pci_resource_start(dev, 4);
568                 bmide_dev = dev;
569                 isa_dev = isa;
570                 ide_pci_create_host_proc("via", via_get_info);
571                 via_proc = 1;
572         }
573 #endif /* DISPLAY_VIA_TIMINGS && CONFIG_PROC_FS */
574         return 0;
575 }
576
577 static void __init init_hwif_via82cxxx(ide_hwif_t *hwif)
578 {
579         int i;
580
581         hwif->autodma = 0;
582
583         hwif->tuneproc = &via82cxxx_tune_drive;
584         hwif->speedproc = &via_set_drive;
585
586         for (i = 0; i < 2; i++) {
587                 hwif->drives[i].io_32bit = 1;
588                 hwif->drives[i].unmask = (via_config->flags & VIA_NO_UNMASK) ? 0 : 1;
589                 hwif->drives[i].autotune = 1;
590                 hwif->drives[i].dn = hwif->channel * 2 + i;
591         }
592
593         if (!hwif->dma_base)
594                 return;
595
596         hwif->atapi_dma = 1;
597         hwif->ultra_mask = 0x7f;
598         hwif->mwdma_mask = 0x07;
599         hwif->swdma_mask = 0x07;
600
601         if (!hwif->udma_four)
602                 hwif->udma_four = (via_80w >> hwif->channel) & 1;
603         hwif->ide_dma_check = &via82cxxx_ide_dma_check;
604         if (!noautodma)
605                 hwif->autodma = 1;
606         hwif->drives[0].autodma = hwif->autodma;
607         hwif->drives[1].autodma = hwif->autodma;
608 }
609
610 static int __devinit via_init_one(struct pci_dev *dev, const struct pci_device_id *id)
611 {
612         ide_pci_device_t *d = &via82cxxx_chipsets[id->driver_data];
613         if (dev->device != d->device)
614                 BUG();
615         ide_setup_pci_device(dev, d);
616         return 0;
617 }
618
619 static struct pci_device_id via_pci_tbl[] = {
620         { PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_82C576_1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 0},
621         { PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_82C586_1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 1},
622         { 0, },
623 };
624 MODULE_DEVICE_TABLE(pci, via_pci_tbl);
625
626 static struct pci_driver driver = {
627         .name           = "VIA IDE",
628         .id_table       = via_pci_tbl,
629         .probe          = via_init_one,
630 };
631
632 static int via_ide_init(void)
633 {
634         return ide_pci_register_driver(&driver);
635 }
636
637 module_init(via_ide_init);
638
639 MODULE_AUTHOR("Vojtech Pavlik, Michel Aubry, Jeff Garzik, Andre Hedrick");
640 MODULE_DESCRIPTION("PCI driver module for VIA IDE");
641 MODULE_LICENSE("GPL");