patch-2_6_7-vs1_9_1_12
[linux-2.6.git] / drivers / net / wan / c101.c
1 /*
2  * Moxa C101 synchronous serial card driver for Linux
3  *
4  * Copyright (C) 2000-2003 Krzysztof Halasa <khc@pm.waw.pl>
5  *
6  * This program is free software; you can redistribute it and/or modify it
7  * under the terms of version 2 of the GNU General Public License
8  * as published by the Free Software Foundation.
9  *
10  * For information see http://hq.pm.waw.pl/hdlc/
11  *
12  * Sources of information:
13  *    Hitachi HD64570 SCA User's Manual
14  *    Moxa C101 User's Manual
15  */
16
17 #include <linux/module.h>
18 #include <linux/kernel.h>
19 #include <linux/slab.h>
20 #include <linux/types.h>
21 #include <linux/string.h>
22 #include <linux/errno.h>
23 #include <linux/init.h>
24 #include <linux/moduleparam.h>
25 #include <linux/netdevice.h>
26 #include <linux/hdlc.h>
27 #include <linux/delay.h>
28 #include <asm/io.h>
29
30 #include "hd64570.h"
31
32
33 static const char* version = "Moxa C101 driver version: 1.15";
34 static const char* devname = "C101";
35
36 #undef DEBUG_PKT
37 #define DEBUG_RINGS
38
39 #define C101_PAGE 0x1D00
40 #define C101_DTR 0x1E00
41 #define C101_SCA 0x1F00
42 #define C101_WINDOW_SIZE 0x2000
43 #define C101_MAPPED_RAM_SIZE 0x4000
44
45 #define RAM_SIZE (256 * 1024)
46 #define TX_RING_BUFFERS 10
47 #define RX_RING_BUFFERS ((RAM_SIZE - C101_WINDOW_SIZE) /                \
48                          (sizeof(pkt_desc) + HDLC_MAX_MRU) - TX_RING_BUFFERS)
49
50 #define CLOCK_BASE 9830400      /* 9.8304 MHz */
51 #define PAGE0_ALWAYS_MAPPED
52
53 static char *hw;                /* pointer to hw=xxx command line string */
54
55
56 typedef struct card_s {
57         struct net_device *dev;
58         spinlock_t lock;        /* TX lock */
59         u8 *win0base;           /* ISA window base address */
60         u32 phy_winbase;        /* ISA physical base address */
61         sync_serial_settings settings;
62         int rxpart;             /* partial frame received, next frame invalid*/
63         unsigned short encoding;
64         unsigned short parity;
65         u16 rx_ring_buffers;    /* number of buffers in a ring */
66         u16 tx_ring_buffers;
67         u16 buff_offset;        /* offset of first buffer of first channel */
68         u16 rxin;               /* rx ring buffer 'in' pointer */
69         u16 txin;               /* tx ring buffer 'in' and 'last' pointers */
70         u16 txlast;
71         u8 rxs, txs, tmc;       /* SCA registers */
72         u8 irq;                 /* IRQ (3-15) */
73         u8 page;
74
75         struct card_s *next_card;
76 }card_t;
77
78 typedef card_t port_t;
79
80 static card_t *first_card;
81 static card_t **new_card = &first_card;
82
83
84 #define sca_in(reg, card)          readb((card)->win0base + C101_SCA + (reg))
85 #define sca_out(value, reg, card)  writeb(value, (card)->win0base + C101_SCA + (reg))
86 #define sca_inw(reg, card)         readw((card)->win0base + C101_SCA + (reg))
87
88 /* EDA address register must be set in EDAL, EDAH order - 8 bit ISA bus */
89 #define sca_outw(value, reg, card) do { \
90         writeb(value & 0xFF, (card)->win0base + C101_SCA + (reg)); \
91         writeb((value >> 8 ) & 0xFF, (card)->win0base + C101_SCA + (reg+1));\
92 } while(0)
93
94 #define port_to_card(port)         (port)
95 #define log_node(port)             (0)
96 #define phy_node(port)             (0)
97 #define winsize(card)              (C101_WINDOW_SIZE)
98 #define win0base(card)             ((card)->win0base)
99 #define winbase(card)              ((card)->win0base + 0x2000)
100 #define get_port(card, port)       (card)
101 static void sca_msci_intr(port_t *port);
102
103
104 static inline u8 sca_get_page(card_t *card)
105 {
106         return card->page;
107 }
108
109 static inline void openwin(card_t *card, u8 page)
110 {
111         card->page = page;
112         writeb(page, card->win0base + C101_PAGE);
113 }
114
115
116 #define close_windows(card) {} /* no hardware support */
117
118
119 #include "hd6457x.c"
120
121
122 static void sca_msci_intr(port_t *port)
123 {
124         struct net_device *dev = port_to_dev(port);
125         card_t* card = port_to_card(port);
126         u8 stat = sca_in(MSCI1_OFFSET + ST1, card); /* read MSCI ST1 status */
127
128         /* Reset MSCI TX underrun status bit */
129         sca_out(stat & ST1_UDRN, MSCI0_OFFSET + ST1, card);
130
131         if (stat & ST1_UDRN) {
132                 struct net_device_stats *stats = hdlc_stats(dev);
133                 stats->tx_errors++; /* TX Underrun error detected */
134                 stats->tx_fifo_errors++;
135         }
136
137         /* Reset MSCI CDCD status bit - uses ch#2 DCD input */
138         sca_out(stat & ST1_CDCD, MSCI1_OFFSET + ST1, card);
139
140         if (stat & ST1_CDCD)
141                 hdlc_set_carrier(!(sca_in(MSCI1_OFFSET + ST3, card) & ST3_DCD),
142                                  dev);
143 }
144
145
146 static void c101_set_iface(port_t *port)
147 {
148         u8 rxs = port->rxs & CLK_BRG_MASK;
149         u8 txs = port->txs & CLK_BRG_MASK;
150
151         switch(port->settings.clock_type) {
152         case CLOCK_INT:
153                 rxs |= CLK_BRG_RX; /* TX clock */
154                 txs |= CLK_RXCLK_TX; /* BRG output */
155                 break;
156
157         case CLOCK_TXINT:
158                 rxs |= CLK_LINE_RX; /* RXC input */
159                 txs |= CLK_BRG_TX; /* BRG output */
160                 break;
161
162         case CLOCK_TXFROMRX:
163                 rxs |= CLK_LINE_RX; /* RXC input */
164                 txs |= CLK_RXCLK_TX; /* RX clock */
165                 break;
166
167         default:        /* EXTernal clock */
168                 rxs |= CLK_LINE_RX; /* RXC input */
169                 txs |= CLK_LINE_TX; /* TXC input */
170         }
171
172         port->rxs = rxs;
173         port->txs = txs;
174         sca_out(rxs, MSCI1_OFFSET + RXS, port);
175         sca_out(txs, MSCI1_OFFSET + TXS, port);
176         sca_set_port(port);
177 }
178
179
180 static int c101_open(struct net_device *dev)
181 {
182         port_t *port = dev_to_port(dev);
183         int result;
184
185         result = hdlc_open(dev);
186         if (result)
187                 return result;
188
189         writeb(1, port->win0base + C101_DTR);
190         sca_out(0, MSCI1_OFFSET + CTL, port); /* RTS uses ch#2 output */
191         sca_open(dev);
192         /* DCD is connected to port 2 !@#$%^& - disable MSCI0 CDCD interrupt */
193         sca_out(IE1_UDRN, MSCI0_OFFSET + IE1, port);
194         sca_out(IE0_TXINT, MSCI0_OFFSET + IE0, port);
195
196         hdlc_set_carrier(!(sca_in(MSCI1_OFFSET + ST3, port) & ST3_DCD), dev);
197         printk(KERN_DEBUG "0x%X\n", sca_in(MSCI1_OFFSET + ST3, port));
198
199         /* enable MSCI1 CDCD interrupt */
200         sca_out(IE1_CDCD, MSCI1_OFFSET + IE1, port);
201         sca_out(IE0_RXINTA, MSCI1_OFFSET + IE0, port);
202         sca_out(0x48, IER0, port); /* TXINT #0 and RXINT #1 */
203         c101_set_iface(port);
204         return 0;
205 }
206
207
208 static int c101_close(struct net_device *dev)
209 {
210         port_t *port = dev_to_port(dev);
211
212         sca_close(dev);
213         writeb(0, port->win0base + C101_DTR);
214         sca_out(CTL_NORTS, MSCI1_OFFSET + CTL, port);
215         hdlc_close(dev);
216         return 0;
217 }
218
219
220 static int c101_ioctl(struct net_device *dev, struct ifreq *ifr, int cmd)
221 {
222         const size_t size = sizeof(sync_serial_settings);
223         sync_serial_settings new_line, *line = ifr->ifr_settings.ifs_ifsu.sync;
224         port_t *port = dev_to_port(dev);
225
226 #ifdef DEBUG_RINGS
227         if (cmd == SIOCDEVPRIVATE) {
228                 sca_dump_rings(dev);
229                 printk(KERN_DEBUG "MSCI1: ST: %02x %02x %02x %02x\n",
230                        sca_in(MSCI1_OFFSET + ST0, port),
231                        sca_in(MSCI1_OFFSET + ST1, port),
232                        sca_in(MSCI1_OFFSET + ST2, port),
233                        sca_in(MSCI1_OFFSET + ST3, port));
234                 return 0;
235         }
236 #endif
237         if (cmd != SIOCWANDEV)
238                 return hdlc_ioctl(dev, ifr, cmd);
239
240         switch(ifr->ifr_settings.type) {
241         case IF_GET_IFACE:
242                 ifr->ifr_settings.type = IF_IFACE_SYNC_SERIAL;
243                 if (ifr->ifr_settings.size < size) {
244                         ifr->ifr_settings.size = size; /* data size wanted */
245                         return -ENOBUFS;
246                 }
247                 if (copy_to_user(line, &port->settings, size))
248                         return -EFAULT;
249                 return 0;
250
251         case IF_IFACE_SYNC_SERIAL:
252                 if(!capable(CAP_NET_ADMIN))
253                         return -EPERM;
254
255                 if (copy_from_user(&new_line, line, size))
256                         return -EFAULT;
257
258                 if (new_line.clock_type != CLOCK_EXT &&
259                     new_line.clock_type != CLOCK_TXFROMRX &&
260                     new_line.clock_type != CLOCK_INT &&
261                     new_line.clock_type != CLOCK_TXINT)
262                 return -EINVAL; /* No such clock setting */
263
264                 if (new_line.loopback != 0 && new_line.loopback != 1)
265                         return -EINVAL;
266
267                 memcpy(&port->settings, &new_line, size); /* Update settings */
268                 c101_set_iface(port);
269                 return 0;
270
271         default:
272                 return hdlc_ioctl(dev, ifr, cmd);
273         }
274 }
275
276
277
278 static void c101_destroy_card(card_t *card)
279 {
280         readb(card->win0base + C101_PAGE); /* Resets SCA? */
281
282         if (card->irq)
283                 free_irq(card->irq, card);
284
285         if (card->win0base) {
286                 iounmap(card->win0base);
287                 release_mem_region(card->phy_winbase, C101_MAPPED_RAM_SIZE);
288         }
289
290         free_netdev(card->dev);
291
292         kfree(card);
293 }
294
295
296
297 static int __init c101_run(unsigned long irq, unsigned long winbase)
298 {
299         struct net_device *dev;
300         hdlc_device *hdlc;
301         card_t *card;
302         int result;
303
304         if (irq<3 || irq>15 || irq == 6) /* FIXME */ {
305                 printk(KERN_ERR "c101: invalid IRQ value\n");
306                 return -ENODEV;
307         }
308
309         if (winbase < 0xC0000 || winbase > 0xDFFFF || (winbase & 0x3FFF) !=0) {
310                 printk(KERN_ERR "c101: invalid RAM value\n");
311                 return -ENODEV;
312         }
313
314         card = kmalloc(sizeof(card_t), GFP_KERNEL);
315         if (card == NULL) {
316                 printk(KERN_ERR "c101: unable to allocate memory\n");
317                 return -ENOBUFS;
318         }
319         memset(card, 0, sizeof(card_t));
320
321         card->dev = alloc_hdlcdev(card);
322         if (!card->dev) {
323                 printk(KERN_ERR "c101: unable to allocate memory\n");
324                 kfree(card);
325                 return -ENOBUFS;
326         }
327
328         if (request_irq(irq, sca_intr, 0, devname, card)) {
329                 printk(KERN_ERR "c101: could not allocate IRQ\n");
330                 c101_destroy_card(card);
331                 return(-EBUSY);
332         }
333         card->irq = irq;
334
335         if (!request_mem_region(winbase, C101_MAPPED_RAM_SIZE, devname)) {
336                 printk(KERN_ERR "c101: could not request RAM window\n");
337                 c101_destroy_card(card);
338                 return(-EBUSY);
339         }
340         card->phy_winbase = winbase;
341         card->win0base = ioremap(winbase, C101_MAPPED_RAM_SIZE);
342         if (!card->win0base) {
343                 printk(KERN_ERR "c101: could not map I/O address\n");
344                 c101_destroy_card(card);
345                 return -EBUSY;
346         }
347
348         card->tx_ring_buffers = TX_RING_BUFFERS;
349         card->rx_ring_buffers = RX_RING_BUFFERS;
350         card->buff_offset = C101_WINDOW_SIZE; /* Bytes 1D00-1FFF reserved */
351
352         readb(card->win0base + C101_PAGE); /* Resets SCA? */
353         udelay(100);
354         writeb(0, card->win0base + C101_PAGE);
355         writeb(0, card->win0base + C101_DTR); /* Power-up for RAM? */
356
357         sca_init(card, 0);
358
359         dev = port_to_dev(card);
360         hdlc = dev_to_hdlc(dev);
361
362         spin_lock_init(&card->lock);
363         SET_MODULE_OWNER(dev);
364         dev->irq = irq;
365         dev->mem_start = winbase;
366         dev->mem_end = winbase + C101_MAPPED_RAM_SIZE - 1;
367         dev->tx_queue_len = 50;
368         dev->do_ioctl = c101_ioctl;
369         dev->open = c101_open;
370         dev->stop = c101_close;
371         hdlc->attach = sca_attach;
372         hdlc->xmit = sca_xmit;
373         card->settings.clock_type = CLOCK_EXT;
374
375         result = register_hdlc_device(dev);
376         if (result) {
377                 printk(KERN_WARNING "c101: unable to register hdlc device\n");
378                 c101_destroy_card(card);
379                 return result;
380         }
381
382         sca_init_sync_port(card); /* Set up C101 memory */
383         hdlc_set_carrier(!(sca_in(MSCI1_OFFSET + ST3, card) & ST3_DCD), dev);
384
385         printk(KERN_INFO "%s: Moxa C101 on IRQ%u,"
386                " using %u TX + %u RX packets rings\n",
387                dev->name, card->irq,
388                card->tx_ring_buffers, card->rx_ring_buffers);
389
390         *new_card = card;
391         new_card = &card->next_card;
392         return 0;
393 }
394
395
396
397 static int __init c101_init(void)
398 {
399         if (hw == NULL) {
400 #ifdef MODULE
401                 printk(KERN_INFO "c101: no card initialized\n");
402 #endif
403                 return -ENOSYS; /* no parameters specified, abort */
404         }
405
406         printk(KERN_INFO "%s\n", version);
407
408         do {
409                 unsigned long irq, ram;
410
411                 irq = simple_strtoul(hw, &hw, 0);
412
413                 if (*hw++ != ',')
414                         break;
415                 ram = simple_strtoul(hw, &hw, 0);
416
417                 if (*hw == ':' || *hw == '\x0')
418                         c101_run(irq, ram);
419
420                 if (*hw == '\x0')
421                         return first_card ? 0 : -ENOSYS;
422         }while(*hw++ == ':');
423
424         printk(KERN_ERR "c101: invalid hardware parameters\n");
425         return first_card ? 0 : -ENOSYS;
426 }
427
428
429 static void __exit c101_cleanup(void)
430 {
431         card_t *card = first_card;
432
433         while (card) {
434                 card_t *ptr = card;
435                 card = card->next_card;
436                 unregister_hdlc_device(port_to_dev(ptr));
437                 c101_destroy_card(ptr);
438         }
439 }
440
441
442 module_init(c101_init);
443 module_exit(c101_cleanup);
444
445 MODULE_AUTHOR("Krzysztof Halasa <khc@pm.waw.pl>");
446 MODULE_DESCRIPTION("Moxa C101 serial port driver");
447 MODULE_LICENSE("GPL v2");
448 module_param(hw, charp, 0444);  /* hw=irq,ram:irq,... */