patch-2_6_7-vs1_9_1_12
[linux-2.6.git] / drivers / pci / probe.c
1 /*
2  * probe.c - PCI detection and setup code
3  */
4
5 #include <linux/init.h>
6 #include <linux/pci.h>
7 #include <linux/slab.h>
8 #include <linux/module.h>
9 #include <linux/cpumask.h>
10
11 #undef DEBUG
12
13 #ifdef DEBUG
14 #define DBG(x...) printk(x)
15 #else
16 #define DBG(x...)
17 #endif
18
19 #define CARDBUS_LATENCY_TIMER   176     /* secondary latency timer */
20 #define CARDBUS_RESERVE_BUSNR   3
21 #define PCI_CFG_SPACE_SIZE      256
22 #define PCI_CFG_SPACE_EXP_SIZE  4096
23
24 /* Ugh.  Need to stop exporting this to modules. */
25 LIST_HEAD(pci_root_buses);
26 EXPORT_SYMBOL(pci_root_buses);
27
28 LIST_HEAD(pci_devices);
29
30 /*
31  * PCI Bus Class
32  */
33 static void release_pcibus_dev(struct class_device *class_dev)
34 {
35         struct pci_bus *pci_bus = to_pci_bus(class_dev);
36         if (pci_bus->bridge)
37                 put_device(pci_bus->bridge);
38         kfree(pci_bus);
39 }
40
41 static struct class pcibus_class = {
42         .name           = "pci_bus",
43         .release        = &release_pcibus_dev,
44 };
45
46 static int __init pcibus_class_init(void)
47 {
48         return class_register(&pcibus_class);
49 }
50 postcore_initcall(pcibus_class_init);
51
52 /*
53  * PCI Bus Class Devices
54  */
55 static ssize_t pci_bus_show_cpuaffinity(struct class_device *class_dev, char *buf)
56 {
57         cpumask_t cpumask = pcibus_to_cpumask((to_pci_bus(class_dev))->number);
58         int ret;
59
60         ret = cpumask_scnprintf(buf, PAGE_SIZE, cpumask);
61         if (ret < PAGE_SIZE)
62                 buf[ret++] = '\n';
63         return ret;
64 }
65 static CLASS_DEVICE_ATTR(cpuaffinity, S_IRUGO, pci_bus_show_cpuaffinity, NULL);
66
67 /*
68  * Translate the low bits of the PCI base
69  * to the resource type
70  */
71 static inline unsigned int pci_calc_resource_flags(unsigned int flags)
72 {
73         if (flags & PCI_BASE_ADDRESS_SPACE_IO)
74                 return IORESOURCE_IO;
75
76         if (flags & PCI_BASE_ADDRESS_MEM_PREFETCH)
77                 return IORESOURCE_MEM | IORESOURCE_PREFETCH;
78
79         return IORESOURCE_MEM;
80 }
81
82 /*
83  * Find the extent of a PCI decode..
84  */
85 static u32 pci_size(u32 base, u32 maxbase, unsigned long mask)
86 {
87         u32 size = mask & maxbase;      /* Find the significant bits */
88         if (!size)
89                 return 0;
90
91         /* Get the lowest of them to find the decode size, and
92            from that the extent.  */
93         size = (size & ~(size-1)) - 1;
94
95         /* base == maxbase can be valid only if the BAR has
96            already been programmed with all 1s.  */
97         if (base == maxbase && ((base | size) & mask) != mask)
98                 return 0;
99
100         return size;
101 }
102
103 static void pci_read_bases(struct pci_dev *dev, unsigned int howmany, int rom)
104 {
105         unsigned int pos, reg, next;
106         u32 l, sz;
107         struct resource *res;
108
109         for(pos=0; pos<howmany; pos = next) {
110                 next = pos+1;
111                 res = &dev->resource[pos];
112                 res->name = pci_name(dev);
113                 reg = PCI_BASE_ADDRESS_0 + (pos << 2);
114                 pci_read_config_dword(dev, reg, &l);
115                 pci_write_config_dword(dev, reg, ~0);
116                 pci_read_config_dword(dev, reg, &sz);
117                 pci_write_config_dword(dev, reg, l);
118                 if (!sz || sz == 0xffffffff)
119                         continue;
120                 if (l == 0xffffffff)
121                         l = 0;
122                 if ((l & PCI_BASE_ADDRESS_SPACE) == PCI_BASE_ADDRESS_SPACE_MEMORY) {
123                         sz = pci_size(l, sz, PCI_BASE_ADDRESS_MEM_MASK);
124                         if (!sz)
125                                 continue;
126                         res->start = l & PCI_BASE_ADDRESS_MEM_MASK;
127                         res->flags |= l & ~PCI_BASE_ADDRESS_MEM_MASK;
128                 } else {
129                         sz = pci_size(l, sz, PCI_BASE_ADDRESS_IO_MASK & 0xffff);
130                         if (!sz)
131                                 continue;
132                         res->start = l & PCI_BASE_ADDRESS_IO_MASK;
133                         res->flags |= l & ~PCI_BASE_ADDRESS_IO_MASK;
134                 }
135                 res->end = res->start + (unsigned long) sz;
136                 res->flags |= pci_calc_resource_flags(l);
137                 if ((l & (PCI_BASE_ADDRESS_SPACE | PCI_BASE_ADDRESS_MEM_TYPE_MASK))
138                     == (PCI_BASE_ADDRESS_SPACE_MEMORY | PCI_BASE_ADDRESS_MEM_TYPE_64)) {
139                         pci_read_config_dword(dev, reg+4, &l);
140                         next++;
141 #if BITS_PER_LONG == 64
142                         res->start |= ((unsigned long) l) << 32;
143                         res->end = res->start + sz;
144                         pci_write_config_dword(dev, reg+4, ~0);
145                         pci_read_config_dword(dev, reg+4, &sz);
146                         pci_write_config_dword(dev, reg+4, l);
147                         if (~sz)
148                                 res->end = res->start + 0xffffffff +
149                                                 (((unsigned long) ~sz) << 32);
150 #else
151                         if (l) {
152                                 printk(KERN_ERR "PCI: Unable to handle 64-bit address for device %s\n", pci_name(dev));
153                                 res->start = 0;
154                                 res->flags = 0;
155                                 continue;
156                         }
157 #endif
158                 }
159         }
160         if (rom) {
161                 dev->rom_base_reg = rom;
162                 res = &dev->resource[PCI_ROM_RESOURCE];
163                 res->name = pci_name(dev);
164                 pci_read_config_dword(dev, rom, &l);
165                 pci_write_config_dword(dev, rom, ~PCI_ROM_ADDRESS_ENABLE);
166                 pci_read_config_dword(dev, rom, &sz);
167                 pci_write_config_dword(dev, rom, l);
168                 if (l == 0xffffffff)
169                         l = 0;
170                 if (sz && sz != 0xffffffff) {
171                         sz = pci_size(l, sz, PCI_ROM_ADDRESS_MASK);
172                         if (sz) {
173                                 res->flags = (l & PCI_ROM_ADDRESS_ENABLE) |
174                                   IORESOURCE_MEM | IORESOURCE_PREFETCH |
175                                   IORESOURCE_READONLY | IORESOURCE_CACHEABLE;
176                                 res->start = l & PCI_ROM_ADDRESS_MASK;
177                                 res->end = res->start + (unsigned long) sz;
178                         }
179                 }
180         }
181 }
182
183 void __devinit pci_read_bridge_bases(struct pci_bus *child)
184 {
185         struct pci_dev *dev = child->self;
186         u8 io_base_lo, io_limit_lo;
187         u16 mem_base_lo, mem_limit_lo;
188         unsigned long base, limit;
189         struct resource *res;
190         int i;
191
192         if (!dev)               /* It's a host bus, nothing to read */
193                 return;
194
195         if (dev->transparent) {
196                 printk(KERN_INFO "PCI: Transparent bridge - %s\n", pci_name(dev));
197                 for(i = 0; i < PCI_BUS_NUM_RESOURCES; i++)
198                         child->resource[i] = child->parent->resource[i];
199                 return;
200         }
201
202         for(i=0; i<3; i++)
203                 child->resource[i] = &dev->resource[PCI_BRIDGE_RESOURCES+i];
204
205         res = child->resource[0];
206         pci_read_config_byte(dev, PCI_IO_BASE, &io_base_lo);
207         pci_read_config_byte(dev, PCI_IO_LIMIT, &io_limit_lo);
208         base = (io_base_lo & PCI_IO_RANGE_MASK) << 8;
209         limit = (io_limit_lo & PCI_IO_RANGE_MASK) << 8;
210
211         if ((io_base_lo & PCI_IO_RANGE_TYPE_MASK) == PCI_IO_RANGE_TYPE_32) {
212                 u16 io_base_hi, io_limit_hi;
213                 pci_read_config_word(dev, PCI_IO_BASE_UPPER16, &io_base_hi);
214                 pci_read_config_word(dev, PCI_IO_LIMIT_UPPER16, &io_limit_hi);
215                 base |= (io_base_hi << 16);
216                 limit |= (io_limit_hi << 16);
217         }
218
219         if (base <= limit) {
220                 res->flags = (io_base_lo & PCI_IO_RANGE_TYPE_MASK) | IORESOURCE_IO;
221                 res->start = base;
222                 res->end = limit + 0xfff;
223         }
224
225         res = child->resource[1];
226         pci_read_config_word(dev, PCI_MEMORY_BASE, &mem_base_lo);
227         pci_read_config_word(dev, PCI_MEMORY_LIMIT, &mem_limit_lo);
228         base = (mem_base_lo & PCI_MEMORY_RANGE_MASK) << 16;
229         limit = (mem_limit_lo & PCI_MEMORY_RANGE_MASK) << 16;
230         if (base <= limit) {
231                 res->flags = (mem_base_lo & PCI_MEMORY_RANGE_TYPE_MASK) | IORESOURCE_MEM;
232                 res->start = base;
233                 res->end = limit + 0xfffff;
234         }
235
236         res = child->resource[2];
237         pci_read_config_word(dev, PCI_PREF_MEMORY_BASE, &mem_base_lo);
238         pci_read_config_word(dev, PCI_PREF_MEMORY_LIMIT, &mem_limit_lo);
239         base = (mem_base_lo & PCI_PREF_RANGE_MASK) << 16;
240         limit = (mem_limit_lo & PCI_PREF_RANGE_MASK) << 16;
241
242         if ((mem_base_lo & PCI_PREF_RANGE_TYPE_MASK) == PCI_PREF_RANGE_TYPE_64) {
243                 u32 mem_base_hi, mem_limit_hi;
244                 pci_read_config_dword(dev, PCI_PREF_BASE_UPPER32, &mem_base_hi);
245                 pci_read_config_dword(dev, PCI_PREF_LIMIT_UPPER32, &mem_limit_hi);
246 #if BITS_PER_LONG == 64
247                 base |= ((long) mem_base_hi) << 32;
248                 limit |= ((long) mem_limit_hi) << 32;
249 #else
250                 if (mem_base_hi || mem_limit_hi) {
251                         printk(KERN_ERR "PCI: Unable to handle 64-bit address space for %s\n", child->name);
252                         return;
253                 }
254 #endif
255         }
256         if (base <= limit) {
257                 res->flags = (mem_base_lo & PCI_MEMORY_RANGE_TYPE_MASK) | IORESOURCE_MEM | IORESOURCE_PREFETCH;
258                 res->start = base;
259                 res->end = limit + 0xfffff;
260         }
261 }
262
263 static struct pci_bus * __devinit pci_alloc_bus(void)
264 {
265         struct pci_bus *b;
266
267         b = kmalloc(sizeof(*b), GFP_KERNEL);
268         if (b) {
269                 memset(b, 0, sizeof(*b));
270                 INIT_LIST_HEAD(&b->node);
271                 INIT_LIST_HEAD(&b->children);
272                 INIT_LIST_HEAD(&b->devices);
273         }
274         return b;
275 }
276
277 static struct pci_bus * __devinit
278 pci_alloc_child_bus(struct pci_bus *parent, struct pci_dev *bridge, int busnr)
279 {
280         struct pci_bus *child;
281         int i;
282
283         /*
284          * Allocate a new bus, and inherit stuff from the parent..
285          */
286         child = pci_alloc_bus();
287         if (!child)
288                 return NULL;
289
290         child->self = bridge;
291         child->parent = parent;
292         child->ops = parent->ops;
293         child->sysdata = parent->sysdata;
294         child->bridge = get_device(&bridge->dev);
295
296         child->class_dev.class = &pcibus_class;
297         sprintf(child->class_dev.class_id, "%04x:%02x", pci_domain_nr(child), busnr);
298         class_device_register(&child->class_dev);
299         class_device_create_file(&child->class_dev, &class_device_attr_cpuaffinity);
300
301         /*
302          * Set up the primary, secondary and subordinate
303          * bus numbers.
304          */
305         child->number = child->secondary = busnr;
306         child->primary = parent->secondary;
307         child->subordinate = 0xff;
308
309         /* Set up default resource pointers and names.. */
310         for (i = 0; i < 4; i++) {
311                 child->resource[i] = &bridge->resource[PCI_BRIDGE_RESOURCES+i];
312                 child->resource[i]->name = child->name;
313         }
314         bridge->subordinate = child;
315
316         return child;
317 }
318
319 struct pci_bus * __devinit pci_add_new_bus(struct pci_bus *parent, struct pci_dev *dev, int busnr)
320 {
321         struct pci_bus *child;
322
323         child = pci_alloc_child_bus(parent, dev, busnr);
324         if (child)
325                 list_add_tail(&child->node, &parent->children);
326         return child;
327 }
328
329 static unsigned int __devinit pci_scan_child_bus(struct pci_bus *bus);
330
331 /*
332  * If it's a bridge, configure it and scan the bus behind it.
333  * For CardBus bridges, we don't scan behind as the devices will
334  * be handled by the bridge driver itself.
335  *
336  * We need to process bridges in two passes -- first we scan those
337  * already configured by the BIOS and after we are done with all of
338  * them, we proceed to assigning numbers to the remaining buses in
339  * order to avoid overlaps between old and new bus numbers.
340  */
341 int __devinit pci_scan_bridge(struct pci_bus *bus, struct pci_dev * dev, int max, int pass)
342 {
343         struct pci_bus *child;
344         int is_cardbus = (dev->hdr_type == PCI_HEADER_TYPE_CARDBUS);
345         u32 buses;
346         u16 bctl;
347
348         pci_read_config_dword(dev, PCI_PRIMARY_BUS, &buses);
349
350         DBG("Scanning behind PCI bridge %s, config %06x, pass %d\n",
351             pci_name(dev), buses & 0xffffff, pass);
352
353         /* Disable MasterAbortMode during probing to avoid reporting
354            of bus errors (in some architectures) */ 
355         pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &bctl);
356         pci_write_config_word(dev, PCI_BRIDGE_CONTROL,
357                               bctl & ~PCI_BRIDGE_CTL_MASTER_ABORT);
358
359         if ((buses & 0xffff00) && !pcibios_assign_all_busses() && !is_cardbus) {
360                 unsigned int cmax, busnr;
361                 /*
362                  * Bus already configured by firmware, process it in the first
363                  * pass and just note the configuration.
364                  */
365                 if (pass)
366                         return max;
367                 busnr = (buses >> 8) & 0xFF;
368                 child = pci_alloc_child_bus(bus, dev, busnr);
369                 if (!child)
370                         return max;
371                 child->primary = buses & 0xFF;
372                 child->subordinate = (buses >> 16) & 0xFF;
373                 child->bridge_ctl = bctl;
374
375                 cmax = pci_scan_child_bus(child);
376                 if (cmax > max) max = cmax;
377         } else {
378                 /*
379                  * We need to assign a number to this bus which we always
380                  * do in the second pass.
381                  */
382                 if (!pass)
383                         return max;
384
385                 /* Clear errors */
386                 pci_write_config_word(dev, PCI_STATUS, 0xffff);
387
388                 child = pci_alloc_child_bus(bus, dev, ++max);
389                 buses = (buses & 0xff000000)
390                       | ((unsigned int)(child->primary)     <<  0)
391                       | ((unsigned int)(child->secondary)   <<  8)
392                       | ((unsigned int)(child->subordinate) << 16);
393
394                 /*
395                  * yenta.c forces a secondary latency timer of 176.
396                  * Copy that behaviour here.
397                  */
398                 if (is_cardbus) {
399                         buses &= ~0xff000000;
400                         buses |= CARDBUS_LATENCY_TIMER << 24;
401                 }
402                         
403                 /*
404                  * We need to blast all three values with a single write.
405                  */
406                 pci_write_config_dword(dev, PCI_PRIMARY_BUS, buses);
407
408                 if (!is_cardbus) {
409                         child->bridge_ctl = PCI_BRIDGE_CTL_NO_ISA;
410
411                         /* Now we can scan all subordinate buses... */
412                         max = pci_scan_child_bus(child);
413                 } else {
414                         /*
415                          * For CardBus bridges, we leave 4 bus numbers
416                          * as cards with a PCI-to-PCI bridge can be
417                          * inserted later.
418                          */
419                         max += CARDBUS_RESERVE_BUSNR;
420                 }
421                 /*
422                  * Set the subordinate bus number to its real value.
423                  */
424                 child->subordinate = max;
425                 pci_write_config_byte(dev, PCI_SUBORDINATE_BUS, max);
426         }
427
428         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, bctl);
429
430         sprintf(child->name, (is_cardbus ? "PCI CardBus #%02x" : "PCI Bus #%02x"), child->number);
431
432         return max;
433 }
434
435 /*
436  * Read interrupt line and base address registers.
437  * The architecture-dependent code can tweak these, of course.
438  */
439 static void pci_read_irq(struct pci_dev *dev)
440 {
441         unsigned char irq;
442
443         pci_read_config_byte(dev, PCI_INTERRUPT_PIN, &irq);
444         if (irq)
445                 pci_read_config_byte(dev, PCI_INTERRUPT_LINE, &irq);
446         dev->irq = irq;
447 }
448
449 /**
450  * pci_setup_device - fill in class and map information of a device
451  * @dev: the device structure to fill
452  *
453  * Initialize the device structure with information about the device's 
454  * vendor,class,memory and IO-space addresses,IRQ lines etc.
455  * Called at initialisation of the PCI subsystem and by CardBus services.
456  * Returns 0 on success and -1 if unknown type of device (not normal, bridge
457  * or CardBus).
458  */
459 static int pci_setup_device(struct pci_dev * dev)
460 {
461         u32 class;
462
463         dev->slot_name = dev->dev.bus_id;
464         sprintf(pci_name(dev), "%04x:%02x:%02x.%d", pci_domain_nr(dev->bus),
465                 dev->bus->number, PCI_SLOT(dev->devfn), PCI_FUNC(dev->devfn));
466
467         pci_read_config_dword(dev, PCI_CLASS_REVISION, &class);
468         class >>= 8;                                /* upper 3 bytes */
469         dev->class = class;
470         class >>= 8;
471
472         DBG("Found %02x:%02x [%04x/%04x] %06x %02x\n", dev->bus->number,
473             dev->devfn, dev->vendor, dev->device, class, dev->hdr_type);
474
475         /* "Unknown power state" */
476         dev->current_state = 4;
477
478         switch (dev->hdr_type) {                    /* header type */
479         case PCI_HEADER_TYPE_NORMAL:                /* standard header */
480                 if (class == PCI_CLASS_BRIDGE_PCI)
481                         goto bad;
482                 pci_read_irq(dev);
483                 pci_read_bases(dev, 6, PCI_ROM_ADDRESS);
484                 pci_read_config_word(dev, PCI_SUBSYSTEM_VENDOR_ID, &dev->subsystem_vendor);
485                 pci_read_config_word(dev, PCI_SUBSYSTEM_ID, &dev->subsystem_device);
486                 break;
487
488         case PCI_HEADER_TYPE_BRIDGE:                /* bridge header */
489                 if (class != PCI_CLASS_BRIDGE_PCI)
490                         goto bad;
491                 /* The PCI-to-PCI bridge spec requires that subtractive
492                    decoding (i.e. transparent) bridge must have programming
493                    interface code of 0x01. */ 
494                 dev->transparent = ((dev->class & 0xff) == 1);
495                 pci_read_bases(dev, 2, PCI_ROM_ADDRESS1);
496                 break;
497
498         case PCI_HEADER_TYPE_CARDBUS:               /* CardBus bridge header */
499                 if (class != PCI_CLASS_BRIDGE_CARDBUS)
500                         goto bad;
501                 pci_read_irq(dev);
502                 pci_read_bases(dev, 1, 0);
503                 pci_read_config_word(dev, PCI_CB_SUBSYSTEM_VENDOR_ID, &dev->subsystem_vendor);
504                 pci_read_config_word(dev, PCI_CB_SUBSYSTEM_ID, &dev->subsystem_device);
505                 break;
506
507         default:                                    /* unknown header */
508                 printk(KERN_ERR "PCI: device %s has unknown header type %02x, ignoring.\n",
509                         pci_name(dev), dev->hdr_type);
510                 return -1;
511
512         bad:
513                 printk(KERN_ERR "PCI: %s: class %x doesn't match header type %02x. Ignoring class.\n",
514                        pci_name(dev), class, dev->hdr_type);
515                 dev->class = PCI_CLASS_NOT_DEFINED;
516         }
517
518         /* We found a fine healthy device, go go go... */
519         return 0;
520 }
521
522 /**
523  * pci_release_dev - free a pci device structure when all users of it are finished.
524  * @dev: device that's been disconnected
525  *
526  * Will be called only by the device core when all users of this pci device are
527  * done.
528  */
529 static void pci_release_dev(struct device *dev)
530 {
531         struct pci_dev *pci_dev;
532
533         pci_dev = to_pci_dev(dev);
534         kfree(pci_dev);
535 }
536
537 /**
538  * pci_cfg_space_size - get the configuration space size of the PCI device.
539  *
540  * Regular PCI devices have 256 bytes, but PCI-X 2 and PCI Express devices
541  * have 4096 bytes.  Even if the device is capable, that doesn't mean we can
542  * access it.  Maybe we don't have a way to generate extended config space
543  * accesses, or the device is behind a reverse Express bridge.  So we try
544  * reading the dword at 0x100 which must either be 0 or a valid extended
545  * capability header.
546  */
547 static int pci_cfg_space_size(struct pci_dev *dev)
548 {
549         int pos;
550         u32 status;
551
552         pos = pci_find_capability(dev, PCI_CAP_ID_EXP);
553         if (!pos) {
554                 pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
555                 if (!pos)
556                         goto fail;
557
558                 pci_read_config_dword(dev, pos + PCI_X_STATUS, &status);
559                 if (!(status & (PCI_X_STATUS_266MHZ | PCI_X_STATUS_533MHZ)))
560                         goto fail;
561         }
562
563         if (pci_read_config_dword(dev, 256, &status) != PCIBIOS_SUCCESSFUL)
564                 goto fail;
565         if (status == 0xffffffff)
566                 goto fail;
567
568         return PCI_CFG_SPACE_EXP_SIZE;
569
570  fail:
571         return PCI_CFG_SPACE_SIZE;
572 }
573
574 /*
575  * Read the config data for a PCI device, sanity-check it
576  * and fill in the dev structure...
577  */
578 static struct pci_dev * __devinit
579 pci_scan_device(struct pci_bus *bus, int devfn)
580 {
581         struct pci_dev *dev;
582         u32 l;
583         u8 hdr_type;
584
585         if (pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type))
586                 return NULL;
587
588         if (pci_bus_read_config_dword(bus, devfn, PCI_VENDOR_ID, &l))
589                 return NULL;
590
591         /* some broken boards return 0 or ~0 if a slot is empty: */
592         if (l == 0xffffffff || l == 0x00000000 ||
593             l == 0x0000ffff || l == 0xffff0000)
594                 return NULL;
595
596         dev = kmalloc(sizeof(struct pci_dev), GFP_KERNEL);
597         if (!dev)
598                 return NULL;
599
600         memset(dev, 0, sizeof(struct pci_dev));
601         dev->bus = bus;
602         dev->sysdata = bus->sysdata;
603         dev->dev.parent = bus->bridge;
604         dev->dev.bus = &pci_bus_type;
605         dev->devfn = devfn;
606         dev->hdr_type = hdr_type & 0x7f;
607         dev->multifunction = !!(hdr_type & 0x80);
608         dev->vendor = l & 0xffff;
609         dev->device = (l >> 16) & 0xffff;
610         dev->cfg_size = pci_cfg_space_size(dev);
611
612         /* Assume 32-bit PCI; let 64-bit PCI cards (which are far rarer)
613            set this higher, assuming the system even supports it.  */
614         dev->dma_mask = 0xffffffff;
615         if (pci_setup_device(dev) < 0) {
616                 kfree(dev);
617                 return NULL;
618         }
619         device_initialize(&dev->dev);
620         dev->dev.release = pci_release_dev;
621         pci_dev_get(dev);
622
623         pci_name_device(dev);
624
625         dev->dev.dma_mask = &dev->dma_mask;
626         dev->dev.coherent_dma_mask = 0xffffffffull;
627
628         return dev;
629 }
630
631 struct pci_dev * __devinit
632 pci_scan_single_device(struct pci_bus *bus, int devfn)
633 {
634         struct pci_dev *dev;
635
636         dev = pci_scan_device(bus, devfn);
637         pci_scan_msi_device(dev);
638
639         if (!dev)
640                 return NULL;
641         
642         /* Fix up broken headers */
643         pci_fixup_device(PCI_FIXUP_HEADER, dev);
644
645         /*
646          * Add the device to our list of discovered devices
647          * and the bus list for fixup functions, etc.
648          */
649         INIT_LIST_HEAD(&dev->global_list);
650         list_add_tail(&dev->bus_list, &bus->devices);
651
652         return dev;
653 }
654
655 /**
656  * pci_scan_slot - scan a PCI slot on a bus for devices.
657  * @bus: PCI bus to scan
658  * @devfn: slot number to scan (must have zero function.)
659  *
660  * Scan a PCI slot on the specified PCI bus for devices, adding
661  * discovered devices to the @bus->devices list.  New devices
662  * will have an empty dev->global_list head.
663  */
664 int __devinit pci_scan_slot(struct pci_bus *bus, int devfn)
665 {
666         int func, nr = 0;
667         int scan_all_fns;
668
669         scan_all_fns = pcibios_scan_all_fns(bus, devfn);
670
671         for (func = 0; func < 8; func++, devfn++) {
672                 struct pci_dev *dev;
673
674                 dev = pci_scan_single_device(bus, devfn);
675                 if (dev) {
676                         nr++;
677
678                         /*
679                          * If this is a single function device,
680                          * don't scan past the first function.
681                          */
682                         if (!dev->multifunction) {
683                                 if (func > 0) {
684                                         dev->multifunction = 1;
685                                 } else {
686                                         break;
687                                 }
688                         }
689                 } else {
690                         if (func == 0 && !scan_all_fns)
691                                 break;
692                 }
693         }
694         return nr;
695 }
696
697 static unsigned int __devinit pci_scan_child_bus(struct pci_bus *bus)
698 {
699         unsigned int devfn, pass, max = bus->secondary;
700         struct pci_dev *dev;
701
702         DBG("Scanning bus %02x\n", bus->number);
703
704         /* Go find them, Rover! */
705         for (devfn = 0; devfn < 0x100; devfn += 8)
706                 pci_scan_slot(bus, devfn);
707
708         /*
709          * After performing arch-dependent fixup of the bus, look behind
710          * all PCI-to-PCI bridges on this bus.
711          */
712         DBG("Fixups for bus %02x\n", bus->number);
713         pcibios_fixup_bus(bus);
714         for (pass=0; pass < 2; pass++)
715                 list_for_each_entry(dev, &bus->devices, bus_list) {
716                         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE ||
717                             dev->hdr_type == PCI_HEADER_TYPE_CARDBUS)
718                                 max = pci_scan_bridge(bus, dev, max, pass);
719                 }
720
721         /*
722          * We've scanned the bus and so we know all about what's on
723          * the other side of any bridges that may be on this bus plus
724          * any devices.
725          *
726          * Return how far we've got finding sub-buses.
727          */
728         DBG("Bus scan for %02x returning with max=%02x\n", bus->number, max);
729         return max;
730 }
731
732 unsigned int __devinit pci_do_scan_bus(struct pci_bus *bus)
733 {
734         unsigned int max;
735
736         max = pci_scan_child_bus(bus);
737
738         /*
739          * Make the discovered devices available.
740          */
741         pci_bus_add_devices(bus);
742
743         return max;
744 }
745
746 struct pci_bus * __devinit pci_scan_bus_parented(struct device *parent, int bus, struct pci_ops *ops, void *sysdata)
747 {
748         struct pci_bus *b;
749         struct device *dev;
750
751         b = pci_alloc_bus();
752         if (!b)
753                 return NULL;
754
755         dev = kmalloc(sizeof(*dev), GFP_KERNEL);
756         if (!dev){
757                 kfree(b);
758                 return NULL;
759         }
760
761         b->sysdata = sysdata;
762         b->ops = ops;
763
764         if (pci_find_bus(pci_domain_nr(b), bus)) {
765                 /* If we already got to this bus through a different bridge, ignore it */
766                 DBG("PCI: Bus %02x already known\n", bus);
767                 kfree(dev);
768                 kfree(b);
769                 return NULL;
770         }
771         list_add_tail(&b->node, &pci_root_buses);
772
773         memset(dev, 0, sizeof(*dev));
774         dev->parent = parent;
775         sprintf(dev->bus_id, "pci%04x:%02x", pci_domain_nr(b), bus);
776         device_register(dev);
777         b->bridge = get_device(dev);
778
779         b->class_dev.class = &pcibus_class;
780         sprintf(b->class_dev.class_id, "%04x:%02x", pci_domain_nr(b), bus);
781         class_device_register(&b->class_dev);
782         class_device_create_file(&b->class_dev, &class_device_attr_cpuaffinity);
783
784         sysfs_create_link(&b->class_dev.kobj, &b->bridge->kobj, "bridge");
785
786         b->number = b->secondary = bus;
787         b->resource[0] = &ioport_resource;
788         b->resource[1] = &iomem_resource;
789
790         b->subordinate = pci_scan_child_bus(b);
791
792         pci_bus_add_devices(b);
793
794         return b;
795 }
796 EXPORT_SYMBOL(pci_scan_bus_parented);
797
798 #ifdef CONFIG_HOTPLUG
799 EXPORT_SYMBOL(pci_add_new_bus);
800 EXPORT_SYMBOL(pci_do_scan_bus);
801 EXPORT_SYMBOL(pci_scan_slot);
802 EXPORT_SYMBOL(pci_scan_bridge);
803 EXPORT_SYMBOL(pci_scan_single_device);
804 #endif