Merge to Fedora kernel-2.6.18-1.2224_FC5 patched with stable patch-2.6.18.1-vs2.0...
[linux-2.6.git] / drivers / pci / quirks.c
1 /*
2  *  This file contains work-arounds for many known PCI hardware
3  *  bugs.  Devices present only on certain architectures (host
4  *  bridges et cetera) should be handled in arch-specific code.
5  *
6  *  Note: any quirks for hotpluggable devices must _NOT_ be declared __init.
7  *
8  *  Copyright (c) 1999 Martin Mares <mj@ucw.cz>
9  *
10  *  Init/reset quirks for USB host controllers should be in the
11  *  USB quirks file, where their drivers can access reuse it.
12  *
13  *  The bridge optimization stuff has been removed. If you really
14  *  have a silly BIOS which is unable to set your host bridge right,
15  *  use the PowerTweak utility (see http://powertweak.sourceforge.net).
16  */
17
18 #include <linux/types.h>
19 #include <linux/kernel.h>
20 #include <linux/pci.h>
21 #include <linux/init.h>
22 #include <linux/delay.h>
23 #include <linux/acpi.h>
24 #include "pci.h"
25
26 /* The Mellanox Tavor device gives false positive parity errors
27  * Mark this device with a broken_parity_status, to allow
28  * PCI scanning code to "skip" this now blacklisted device.
29  */
30 static void __devinit quirk_mellanox_tavor(struct pci_dev *dev)
31 {
32         dev->broken_parity_status = 1;  /* This device gives false positives */
33 }
34 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_MELLANOX,PCI_DEVICE_ID_MELLANOX_TAVOR,quirk_mellanox_tavor);
35 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_MELLANOX,PCI_DEVICE_ID_MELLANOX_TAVOR_BRIDGE,quirk_mellanox_tavor);
36
37 /* Deal with broken BIOS'es that neglect to enable passive release,
38    which can cause problems in combination with the 82441FX/PPro MTRRs */
39 static void __devinit quirk_passive_release(struct pci_dev *dev)
40 {
41         struct pci_dev *d = NULL;
42         unsigned char dlc;
43
44         /* We have to make sure a particular bit is set in the PIIX3
45            ISA bridge, so we have to go out and find it. */
46         while ((d = pci_get_device(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82371SB_0, d))) {
47                 pci_read_config_byte(d, 0x82, &dlc);
48                 if (!(dlc & 1<<1)) {
49                         printk(KERN_ERR "PCI: PIIX3: Enabling Passive Release on %s\n", pci_name(d));
50                         dlc |= 1<<1;
51                         pci_write_config_byte(d, 0x82, dlc);
52                 }
53         }
54 }
55 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82441,      quirk_passive_release );
56
57 /*  The VIA VP2/VP3/MVP3 seem to have some 'features'. There may be a workaround
58     but VIA don't answer queries. If you happen to have good contacts at VIA
59     ask them for me please -- Alan 
60     
61     This appears to be BIOS not version dependent. So presumably there is a 
62     chipset level fix */
63 int isa_dma_bridge_buggy;               /* Exported */
64     
65 static void __devinit quirk_isa_dma_hangs(struct pci_dev *dev)
66 {
67         if (!isa_dma_bridge_buggy) {
68                 isa_dma_bridge_buggy=1;
69                 printk(KERN_INFO "Activating ISA DMA hang workarounds.\n");
70         }
71 }
72         /*
73          * Its not totally clear which chipsets are the problematic ones
74          * We know 82C586 and 82C596 variants are affected.
75          */
76 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_82C586_0,     quirk_isa_dma_hangs );
77 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_82C596,       quirk_isa_dma_hangs );
78 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82371SB_0,  quirk_isa_dma_hangs );
79 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AL,       PCI_DEVICE_ID_AL_M1533,         quirk_isa_dma_hangs );
80 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_NEC,      PCI_DEVICE_ID_NEC_CBUS_1,       quirk_isa_dma_hangs );
81 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_NEC,      PCI_DEVICE_ID_NEC_CBUS_2,       quirk_isa_dma_hangs );
82 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_NEC,      PCI_DEVICE_ID_NEC_CBUS_3,       quirk_isa_dma_hangs );
83
84 int pci_pci_problems;
85
86 /*
87  *      Chipsets where PCI->PCI transfers vanish or hang
88  */
89 static void __devinit quirk_nopcipci(struct pci_dev *dev)
90 {
91         if ((pci_pci_problems & PCIPCI_FAIL)==0) {
92                 printk(KERN_INFO "Disabling direct PCI/PCI transfers.\n");
93                 pci_pci_problems |= PCIPCI_FAIL;
94         }
95 }
96 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SI,       PCI_DEVICE_ID_SI_5597,          quirk_nopcipci );
97 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SI,       PCI_DEVICE_ID_SI_496,           quirk_nopcipci );
98
99 /*
100  *      Triton requires workarounds to be used by the drivers
101  */
102 static void __devinit quirk_triton(struct pci_dev *dev)
103 {
104         if ((pci_pci_problems&PCIPCI_TRITON)==0) {
105                 printk(KERN_INFO "Limiting direct PCI/PCI transfers.\n");
106                 pci_pci_problems |= PCIPCI_TRITON;
107         }
108 }
109 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82437,      quirk_triton ); 
110 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82437VX,    quirk_triton ); 
111 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82439,      quirk_triton ); 
112 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82439TX,    quirk_triton ); 
113
114 /*
115  *      VIA Apollo KT133 needs PCI latency patch
116  *      Made according to a windows driver based patch by George E. Breese
117  *      see PCI Latency Adjust on http://www.viahardware.com/download/viatweak.shtm
118  *      Also see http://www.au-ja.org/review-kt133a-1-en.phtml for
119  *      the info on which Mr Breese based his work.
120  *
121  *      Updated based on further information from the site and also on
122  *      information provided by VIA 
123  */
124 static void __devinit quirk_vialatency(struct pci_dev *dev)
125 {
126         struct pci_dev *p;
127         u8 rev;
128         u8 busarb;
129         /* Ok we have a potential problem chipset here. Now see if we have
130            a buggy southbridge */
131            
132         p = pci_get_device(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_82C686, NULL);
133         if (p!=NULL) {
134                 pci_read_config_byte(p, PCI_CLASS_REVISION, &rev);
135                 /* 0x40 - 0x4f == 686B, 0x10 - 0x2f == 686A; thanks Dan Hollis */
136                 /* Check for buggy part revisions */
137                 if (rev < 0x40 || rev > 0x42)
138                         goto exit;
139         } else {
140                 p = pci_get_device(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_8231, NULL);
141                 if (p==NULL)    /* No problem parts */
142                         goto exit;
143                 pci_read_config_byte(p, PCI_CLASS_REVISION, &rev);
144                 /* Check for buggy part revisions */
145                 if (rev < 0x10 || rev > 0x12) 
146                         goto exit;
147         }
148         
149         /*
150          *      Ok we have the problem. Now set the PCI master grant to 
151          *      occur every master grant. The apparent bug is that under high
152          *      PCI load (quite common in Linux of course) you can get data
153          *      loss when the CPU is held off the bus for 3 bus master requests
154          *      This happens to include the IDE controllers....
155          *
156          *      VIA only apply this fix when an SB Live! is present but under
157          *      both Linux and Windows this isnt enough, and we have seen
158          *      corruption without SB Live! but with things like 3 UDMA IDE
159          *      controllers. So we ignore that bit of the VIA recommendation..
160          */
161
162         pci_read_config_byte(dev, 0x76, &busarb);
163         /* Set bit 4 and bi 5 of byte 76 to 0x01 
164            "Master priority rotation on every PCI master grant */
165         busarb &= ~(1<<5);
166         busarb |= (1<<4);
167         pci_write_config_byte(dev, 0x76, busarb);
168         printk(KERN_INFO "Applying VIA southbridge workaround.\n");
169 exit:
170         pci_dev_put(p);
171 }
172 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_8363_0,       quirk_vialatency );
173 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_8371_1,       quirk_vialatency );
174 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_8361,         quirk_vialatency );
175
176 /*
177  *      VIA Apollo VP3 needs ETBF on BT848/878
178  */
179 static void __devinit quirk_viaetbf(struct pci_dev *dev)
180 {
181         if ((pci_pci_problems&PCIPCI_VIAETBF)==0) {
182                 printk(KERN_INFO "Limiting direct PCI/PCI transfers.\n");
183                 pci_pci_problems |= PCIPCI_VIAETBF;
184         }
185 }
186 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_82C597_0,     quirk_viaetbf );
187
188 static void __devinit quirk_vsfx(struct pci_dev *dev)
189 {
190         if ((pci_pci_problems&PCIPCI_VSFX)==0) {
191                 printk(KERN_INFO "Limiting direct PCI/PCI transfers.\n");
192                 pci_pci_problems |= PCIPCI_VSFX;
193         }
194 }
195 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_82C576,       quirk_vsfx );
196
197 /*
198  *      Ali Magik requires workarounds to be used by the drivers
199  *      that DMA to AGP space. Latency must be set to 0xA and triton
200  *      workaround applied too
201  *      [Info kindly provided by ALi]
202  */     
203 static void __init quirk_alimagik(struct pci_dev *dev)
204 {
205         if ((pci_pci_problems&PCIPCI_ALIMAGIK)==0) {
206                 printk(KERN_INFO "Limiting direct PCI/PCI transfers.\n");
207                 pci_pci_problems |= PCIPCI_ALIMAGIK|PCIPCI_TRITON;
208         }
209 }
210 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AL,       PCI_DEVICE_ID_AL_M1647,         quirk_alimagik );
211 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AL,       PCI_DEVICE_ID_AL_M1651,         quirk_alimagik );
212
213 /*
214  *      Natoma has some interesting boundary conditions with Zoran stuff
215  *      at least
216  */
217 static void __devinit quirk_natoma(struct pci_dev *dev)
218 {
219         if ((pci_pci_problems&PCIPCI_NATOMA)==0) {
220                 printk(KERN_INFO "Limiting direct PCI/PCI transfers.\n");
221                 pci_pci_problems |= PCIPCI_NATOMA;
222         }
223 }
224 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82441,      quirk_natoma ); 
225 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82443LX_0,  quirk_natoma ); 
226 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82443LX_1,  quirk_natoma ); 
227 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82443BX_0,  quirk_natoma ); 
228 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82443BX_1,  quirk_natoma ); 
229 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82443BX_2,  quirk_natoma );
230
231 /*
232  *  This chip can cause PCI parity errors if config register 0xA0 is read
233  *  while DMAs are occurring.
234  */
235 static void __devinit quirk_citrine(struct pci_dev *dev)
236 {
237         dev->cfg_size = 0xA0;
238 }
239 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_IBM,     PCI_DEVICE_ID_IBM_CITRINE,      quirk_citrine );
240
241 /*
242  *  S3 868 and 968 chips report region size equal to 32M, but they decode 64M.
243  *  If it's needed, re-allocate the region.
244  */
245 static void __devinit quirk_s3_64M(struct pci_dev *dev)
246 {
247         struct resource *r = &dev->resource[0];
248
249         if ((r->start & 0x3ffffff) || r->end != r->start + 0x3ffffff) {
250                 r->start = 0;
251                 r->end = 0x3ffffff;
252         }
253 }
254 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_S3,      PCI_DEVICE_ID_S3_868,           quirk_s3_64M );
255 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_S3,      PCI_DEVICE_ID_S3_968,           quirk_s3_64M );
256
257 static void __devinit quirk_io_region(struct pci_dev *dev, unsigned region,
258         unsigned size, int nr, const char *name)
259 {
260         region &= ~(size-1);
261         if (region) {
262                 struct pci_bus_region bus_region;
263                 struct resource *res = dev->resource + nr;
264
265                 res->name = pci_name(dev);
266                 res->start = region;
267                 res->end = region + size - 1;
268                 res->flags = IORESOURCE_IO;
269
270                 /* Convert from PCI bus to resource space.  */
271                 bus_region.start = res->start;
272                 bus_region.end = res->end;
273                 pcibios_bus_to_resource(dev, res, &bus_region);
274
275                 pci_claim_resource(dev, nr);
276                 printk("PCI quirk: region %04x-%04x claimed by %s\n", region, region + size - 1, name);
277         }
278 }       
279
280 /*
281  *      ATI Northbridge setups MCE the processor if you even
282  *      read somewhere between 0x3b0->0x3bb or read 0x3d3
283  */
284 static void __devinit quirk_ati_exploding_mce(struct pci_dev *dev)
285 {
286         printk(KERN_INFO "ATI Northbridge, reserving I/O ports 0x3b0 to 0x3bb.\n");
287         /* Mae rhaid i ni beidio ag edrych ar y lleoliadiau I/O hyn */
288         request_region(0x3b0, 0x0C, "RadeonIGP");
289         request_region(0x3d3, 0x01, "RadeonIGP");
290 }
291 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI,      PCI_DEVICE_ID_ATI_RS100,   quirk_ati_exploding_mce );
292
293 /*
294  * Let's make the southbridge information explicit instead
295  * of having to worry about people probing the ACPI areas,
296  * for example.. (Yes, it happens, and if you read the wrong
297  * ACPI register it will put the machine to sleep with no
298  * way of waking it up again. Bummer).
299  *
300  * ALI M7101: Two IO regions pointed to by words at
301  *      0xE0 (64 bytes of ACPI registers)
302  *      0xE2 (32 bytes of SMB registers)
303  */
304 static void __devinit quirk_ali7101_acpi(struct pci_dev *dev)
305 {
306         u16 region;
307
308         pci_read_config_word(dev, 0xE0, &region);
309         quirk_io_region(dev, region, 64, PCI_BRIDGE_RESOURCES, "ali7101 ACPI");
310         pci_read_config_word(dev, 0xE2, &region);
311         quirk_io_region(dev, region, 32, PCI_BRIDGE_RESOURCES+1, "ali7101 SMB");
312 }
313 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_AL,      PCI_DEVICE_ID_AL_M7101,         quirk_ali7101_acpi );
314
315 static void piix4_io_quirk(struct pci_dev *dev, const char *name, unsigned int port, unsigned int enable)
316 {
317         u32 devres;
318         u32 mask, size, base;
319
320         pci_read_config_dword(dev, port, &devres);
321         if ((devres & enable) != enable)
322                 return;
323         mask = (devres >> 16) & 15;
324         base = devres & 0xffff;
325         size = 16;
326         for (;;) {
327                 unsigned bit = size >> 1;
328                 if ((bit & mask) == bit)
329                         break;
330                 size = bit;
331         }
332         /*
333          * For now we only print it out. Eventually we'll want to
334          * reserve it (at least if it's in the 0x1000+ range), but
335          * let's get enough confirmation reports first. 
336          */
337         base &= -size;
338         printk("%s PIO at %04x-%04x\n", name, base, base + size - 1);
339 }
340
341 static void piix4_mem_quirk(struct pci_dev *dev, const char *name, unsigned int port, unsigned int enable)
342 {
343         u32 devres;
344         u32 mask, size, base;
345
346         pci_read_config_dword(dev, port, &devres);
347         if ((devres & enable) != enable)
348                 return;
349         base = devres & 0xffff0000;
350         mask = (devres & 0x3f) << 16;
351         size = 128 << 16;
352         for (;;) {
353                 unsigned bit = size >> 1;
354                 if ((bit & mask) == bit)
355                         break;
356                 size = bit;
357         }
358         /*
359          * For now we only print it out. Eventually we'll want to
360          * reserve it, but let's get enough confirmation reports first. 
361          */
362         base &= -size;
363         printk("%s MMIO at %04x-%04x\n", name, base, base + size - 1);
364 }
365
366 /*
367  * PIIX4 ACPI: Two IO regions pointed to by longwords at
368  *      0x40 (64 bytes of ACPI registers)
369  *      0x90 (16 bytes of SMB registers)
370  * and a few strange programmable PIIX4 device resources.
371  */
372 static void __devinit quirk_piix4_acpi(struct pci_dev *dev)
373 {
374         u32 region, res_a;
375
376         pci_read_config_dword(dev, 0x40, &region);
377         quirk_io_region(dev, region, 64, PCI_BRIDGE_RESOURCES, "PIIX4 ACPI");
378         pci_read_config_dword(dev, 0x90, &region);
379         quirk_io_region(dev, region, 16, PCI_BRIDGE_RESOURCES+1, "PIIX4 SMB");
380
381         /* Device resource A has enables for some of the other ones */
382         pci_read_config_dword(dev, 0x5c, &res_a);
383
384         piix4_io_quirk(dev, "PIIX4 devres B", 0x60, 3 << 21);
385         piix4_io_quirk(dev, "PIIX4 devres C", 0x64, 3 << 21);
386
387         /* Device resource D is just bitfields for static resources */
388
389         /* Device 12 enabled? */
390         if (res_a & (1 << 29)) {
391                 piix4_io_quirk(dev, "PIIX4 devres E", 0x68, 1 << 20);
392                 piix4_mem_quirk(dev, "PIIX4 devres F", 0x6c, 1 << 7);
393         }
394         /* Device 13 enabled? */
395         if (res_a & (1 << 30)) {
396                 piix4_io_quirk(dev, "PIIX4 devres G", 0x70, 1 << 20);
397                 piix4_mem_quirk(dev, "PIIX4 devres H", 0x74, 1 << 7);
398         }
399         piix4_io_quirk(dev, "PIIX4 devres I", 0x78, 1 << 20);
400         piix4_io_quirk(dev, "PIIX4 devres J", 0x7c, 1 << 20);
401 }
402 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82371AB_3,  quirk_piix4_acpi );
403 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82443MX_3,  quirk_piix4_acpi );
404
405 /*
406  * ICH4, ICH4-M, ICH5, ICH5-M ACPI: Three IO regions pointed to by longwords at
407  *      0x40 (128 bytes of ACPI, GPIO & TCO registers)
408  *      0x58 (64 bytes of GPIO I/O space)
409  */
410 static void __devinit quirk_ich4_lpc_acpi(struct pci_dev *dev)
411 {
412         u32 region;
413
414         pci_read_config_dword(dev, 0x40, &region);
415         quirk_io_region(dev, region, 128, PCI_BRIDGE_RESOURCES, "ICH4 ACPI/GPIO/TCO");
416
417         pci_read_config_dword(dev, 0x58, &region);
418         quirk_io_region(dev, region, 64, PCI_BRIDGE_RESOURCES+1, "ICH4 GPIO");
419 }
420 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801AA_0,         quirk_ich4_lpc_acpi );
421 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801AB_0,         quirk_ich4_lpc_acpi );
422 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801BA_0,         quirk_ich4_lpc_acpi );
423 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801BA_10,        quirk_ich4_lpc_acpi );
424 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801CA_0,         quirk_ich4_lpc_acpi );
425 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801CA_12,        quirk_ich4_lpc_acpi );
426 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801DB_0,         quirk_ich4_lpc_acpi );
427 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801DB_12,        quirk_ich4_lpc_acpi );
428 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801EB_0,         quirk_ich4_lpc_acpi );
429 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_ESB_1,             quirk_ich4_lpc_acpi );
430
431 static void __devinit quirk_ich6_lpc_acpi(struct pci_dev *dev)
432 {
433         u32 region;
434
435         pci_read_config_dword(dev, 0x40, &region);
436         quirk_io_region(dev, region, 128, PCI_BRIDGE_RESOURCES, "ICH6 ACPI/GPIO/TCO");
437
438         pci_read_config_dword(dev, 0x48, &region);
439         quirk_io_region(dev, region, 64, PCI_BRIDGE_RESOURCES+1, "ICH6 GPIO");
440 }
441 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH6_0, quirk_ich6_lpc_acpi );
442 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH6_1, quirk_ich6_lpc_acpi );
443
444 /*
445  * VIA ACPI: One IO region pointed to by longword at
446  *      0x48 or 0x20 (256 bytes of ACPI registers)
447  */
448 static void __devinit quirk_vt82c586_acpi(struct pci_dev *dev)
449 {
450         u8 rev;
451         u32 region;
452
453         pci_read_config_byte(dev, PCI_CLASS_REVISION, &rev);
454         if (rev & 0x10) {
455                 pci_read_config_dword(dev, 0x48, &region);
456                 region &= PCI_BASE_ADDRESS_IO_MASK;
457                 quirk_io_region(dev, region, 256, PCI_BRIDGE_RESOURCES, "vt82c586 ACPI");
458         }
459 }
460 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C586_3,     quirk_vt82c586_acpi );
461
462 /*
463  * VIA VT82C686 ACPI: Three IO region pointed to by (long)words at
464  *      0x48 (256 bytes of ACPI registers)
465  *      0x70 (128 bytes of hardware monitoring register)
466  *      0x90 (16 bytes of SMB registers)
467  */
468 static void __devinit quirk_vt82c686_acpi(struct pci_dev *dev)
469 {
470         u16 hm;
471         u32 smb;
472
473         quirk_vt82c586_acpi(dev);
474
475         pci_read_config_word(dev, 0x70, &hm);
476         hm &= PCI_BASE_ADDRESS_IO_MASK;
477         quirk_io_region(dev, hm, 128, PCI_BRIDGE_RESOURCES + 1, "vt82c686 HW-mon");
478
479         pci_read_config_dword(dev, 0x90, &smb);
480         smb &= PCI_BASE_ADDRESS_IO_MASK;
481         quirk_io_region(dev, smb, 16, PCI_BRIDGE_RESOURCES + 2, "vt82c686 SMB");
482 }
483 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C686_4,     quirk_vt82c686_acpi );
484
485 /*
486  * VIA VT8235 ISA Bridge: Two IO regions pointed to by words at
487  *      0x88 (128 bytes of power management registers)
488  *      0xd0 (16 bytes of SMB registers)
489  */
490 static void __devinit quirk_vt8235_acpi(struct pci_dev *dev)
491 {
492         u16 pm, smb;
493
494         pci_read_config_word(dev, 0x88, &pm);
495         pm &= PCI_BASE_ADDRESS_IO_MASK;
496         quirk_io_region(dev, pm, 128, PCI_BRIDGE_RESOURCES, "vt8235 PM");
497
498         pci_read_config_word(dev, 0xd0, &smb);
499         smb &= PCI_BASE_ADDRESS_IO_MASK;
500         quirk_io_region(dev, smb, 16, PCI_BRIDGE_RESOURCES + 1, "vt8235 SMB");
501 }
502 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8235, quirk_vt8235_acpi);
503
504
505 #ifdef CONFIG_X86_IO_APIC 
506
507 #include <asm/io_apic.h>
508
509 /*
510  * VIA 686A/B: If an IO-APIC is active, we need to route all on-chip
511  * devices to the external APIC.
512  *
513  * TODO: When we have device-specific interrupt routers,
514  * this code will go away from quirks.
515  */
516 static void __devinit quirk_via_ioapic(struct pci_dev *dev)
517 {
518         u8 tmp;
519         
520         if (nr_ioapics < 1)
521                 tmp = 0;    /* nothing routed to external APIC */
522         else
523                 tmp = 0x1f; /* all known bits (4-0) routed to external APIC */
524                 
525         printk(KERN_INFO "PCI: %sbling Via external APIC routing\n",
526                tmp == 0 ? "Disa" : "Ena");
527
528         /* Offset 0x58: External APIC IRQ output control */
529         pci_write_config_byte (dev, 0x58, tmp);
530 }
531 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_82C686,       quirk_via_ioapic );
532
533 /*
534  * VIA 8237: Some BIOSs don't set the 'Bypass APIC De-Assert Message' Bit.
535  * This leads to doubled level interrupt rates.
536  * Set this bit to get rid of cycle wastage.
537  * Otherwise uncritical.
538  */
539 static void __devinit quirk_via_vt8237_bypass_apic_deassert(struct pci_dev *dev)
540 {
541         u8 misc_control2;
542 #define BYPASS_APIC_DEASSERT 8
543
544         pci_read_config_byte(dev, 0x5B, &misc_control2);
545         if (!(misc_control2 & BYPASS_APIC_DEASSERT)) {
546                 printk(KERN_INFO "PCI: Bypassing VIA 8237 APIC De-Assert Message\n");
547                 pci_write_config_byte(dev, 0x5B, misc_control2|BYPASS_APIC_DEASSERT);
548         }
549 }
550 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_8237,         quirk_via_vt8237_bypass_apic_deassert);
551
552 /*
553  * The AMD io apic can hang the box when an apic irq is masked.
554  * We check all revs >= B0 (yet not in the pre production!) as the bug
555  * is currently marked NoFix
556  *
557  * We have multiple reports of hangs with this chipset that went away with
558  * noapic specified. For the moment we assume its the errata. We may be wrong
559  * of course. However the advice is demonstrably good even if so..
560  */
561 static void __devinit quirk_amd_ioapic(struct pci_dev *dev)
562 {
563         u8 rev;
564
565         pci_read_config_byte(dev, PCI_REVISION_ID, &rev);
566         if (rev >= 0x02) {
567                 printk(KERN_WARNING "I/O APIC: AMD Errata #22 may be present. In the event of instability try\n");
568                 printk(KERN_WARNING "        : booting with the \"noapic\" option.\n");
569         }
570 }
571 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD,      PCI_DEVICE_ID_AMD_VIPER_7410,   quirk_amd_ioapic );
572
573 static void __init quirk_ioapic_rmw(struct pci_dev *dev)
574 {
575         if (dev->devfn == 0 && dev->bus->number == 0)
576                 sis_apic_bug = 1;
577 }
578 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SI,       PCI_ANY_ID,                     quirk_ioapic_rmw );
579
580 int pci_msi_quirk;
581
582 #define AMD8131_revA0        0x01
583 #define AMD8131_revB0        0x11
584 #define AMD8131_MISC         0x40
585 #define AMD8131_NIOAMODE_BIT 0
586 static void __init quirk_amd_8131_ioapic(struct pci_dev *dev) 
587
588         unsigned char revid, tmp;
589         
590         if (dev->subordinate) {
591                 printk(KERN_WARNING "PCI: MSI quirk detected. "
592                        "PCI_BUS_FLAGS_NO_MSI set for subordinate bus.\n");
593                 dev->subordinate->bus_flags |= PCI_BUS_FLAGS_NO_MSI;
594         }
595
596         if (nr_ioapics == 0) 
597                 return;
598
599         pci_read_config_byte(dev, PCI_REVISION_ID, &revid);
600         if (revid == AMD8131_revA0 || revid == AMD8131_revB0) {
601                 printk(KERN_INFO "Fixing up AMD8131 IOAPIC mode\n"); 
602                 pci_read_config_byte( dev, AMD8131_MISC, &tmp);
603                 tmp &= ~(1 << AMD8131_NIOAMODE_BIT);
604                 pci_write_config_byte( dev, AMD8131_MISC, tmp);
605         }
606
607 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD, PCI_DEVICE_ID_AMD_8131_BRIDGE, quirk_amd_8131_ioapic);
608
609 static void __init quirk_svw_msi(struct pci_dev *dev)
610 {
611         pci_msi_quirk = 1;
612         printk(KERN_WARNING "PCI: MSI quirk detected. pci_msi_quirk set.\n");
613 }
614 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SERVERWORKS, PCI_DEVICE_ID_SERVERWORKS_GCNB_LE, quirk_svw_msi );
615 #endif /* CONFIG_X86_IO_APIC */
616
617
618 /*
619  * FIXME: it is questionable that quirk_via_acpi
620  * is needed.  It shows up as an ISA bridge, and does not
621  * support the PCI_INTERRUPT_LINE register at all.  Therefore
622  * it seems like setting the pci_dev's 'irq' to the
623  * value of the ACPI SCI interrupt is only done for convenience.
624  *      -jgarzik
625  */
626 static void __devinit quirk_via_acpi(struct pci_dev *d)
627 {
628         /*
629          * VIA ACPI device: SCI IRQ line in PCI config byte 0x42
630          */
631         u8 irq;
632         pci_read_config_byte(d, 0x42, &irq);
633         irq &= 0xf;
634         if (irq && (irq != 2))
635                 d->irq = irq;
636 }
637 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C586_3,     quirk_via_acpi );
638 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C686_4,     quirk_via_acpi );
639
640 /*
641  * Via 686A/B:  The PCI_INTERRUPT_LINE register for the on-chip
642  * devices, USB0/1, AC97, MC97, and ACPI, has an unusual feature:
643  * when written, it makes an internal connection to the PIC.
644  * For these devices, this register is defined to be 4 bits wide.
645  * Normally this is fine.  However for IO-APIC motherboards, or
646  * non-x86 architectures (yes Via exists on PPC among other places),
647  * we must mask the PCI_INTERRUPT_LINE value versus 0xf to get
648  * interrupts delivered properly.
649  *
650  * Some of the on-chip devices are actually '586 devices' so they are
651  * listed here.
652  */
653 static void quirk_via_irq(struct pci_dev *dev)
654 {
655         u8 irq, new_irq;
656
657         new_irq = dev->irq & 0xf;
658         pci_read_config_byte(dev, PCI_INTERRUPT_LINE, &irq);
659         if (new_irq != irq) {
660                 printk(KERN_INFO "PCI: VIA IRQ fixup for %s, from %d to %d\n",
661                         pci_name(dev), irq, new_irq);
662                 udelay(15);     /* unknown if delay really needed */
663                 pci_write_config_byte(dev, PCI_INTERRUPT_LINE, new_irq);
664         }
665 }
666 DECLARE_PCI_FIXUP_ENABLE(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_82C586_0, quirk_via_irq);
667 DECLARE_PCI_FIXUP_ENABLE(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_82C586_1, quirk_via_irq);
668 DECLARE_PCI_FIXUP_ENABLE(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_82C586_2, quirk_via_irq);
669 DECLARE_PCI_FIXUP_ENABLE(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_82C586_3, quirk_via_irq);
670 DECLARE_PCI_FIXUP_ENABLE(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_8235_USB_2, quirk_via_irq);
671 DECLARE_PCI_FIXUP_ENABLE(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_82C686, quirk_via_irq);
672 DECLARE_PCI_FIXUP_ENABLE(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_82C686_4, quirk_via_irq);
673 DECLARE_PCI_FIXUP_ENABLE(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_82C686_5, quirk_via_irq);
674
675 /*
676  * VIA VT82C598 has its device ID settable and many BIOSes
677  * set it to the ID of VT82C597 for backward compatibility.
678  * We need to switch it off to be able to recognize the real
679  * type of the chip.
680  */
681 static void __devinit quirk_vt82c598_id(struct pci_dev *dev)
682 {
683         pci_write_config_byte(dev, 0xfc, 0);
684         pci_read_config_word(dev, PCI_DEVICE_ID, &dev->device);
685 }
686 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C597_0,     quirk_vt82c598_id );
687
688 /*
689  * CardBus controllers have a legacy base address that enables them
690  * to respond as i82365 pcmcia controllers.  We don't want them to
691  * do this even if the Linux CardBus driver is not loaded, because
692  * the Linux i82365 driver does not (and should not) handle CardBus.
693  */
694 static void __devinit quirk_cardbus_legacy(struct pci_dev *dev)
695 {
696         if ((PCI_CLASS_BRIDGE_CARDBUS << 8) ^ dev->class)
697                 return;
698         pci_write_config_dword(dev, PCI_CB_LEGACY_MODE_BASE, 0);
699 }
700 DECLARE_PCI_FIXUP_FINAL(PCI_ANY_ID, PCI_ANY_ID, quirk_cardbus_legacy);
701
702 /*
703  * Following the PCI ordering rules is optional on the AMD762. I'm not
704  * sure what the designers were smoking but let's not inhale...
705  *
706  * To be fair to AMD, it follows the spec by default, its BIOS people
707  * who turn it off!
708  */
709 static void __devinit quirk_amd_ordering(struct pci_dev *dev)
710 {
711         u32 pcic;
712         pci_read_config_dword(dev, 0x4C, &pcic);
713         if ((pcic&6)!=6) {
714                 pcic |= 6;
715                 printk(KERN_WARNING "BIOS failed to enable PCI standards compliance, fixing this error.\n");
716                 pci_write_config_dword(dev, 0x4C, pcic);
717                 pci_read_config_dword(dev, 0x84, &pcic);
718                 pcic |= (1<<23);        /* Required in this mode */
719                 pci_write_config_dword(dev, 0x84, pcic);
720         }
721 }
722 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD,      PCI_DEVICE_ID_AMD_FE_GATE_700C, quirk_amd_ordering );
723
724 /*
725  *      DreamWorks provided workaround for Dunord I-3000 problem
726  *
727  *      This card decodes and responds to addresses not apparently
728  *      assigned to it. We force a larger allocation to ensure that
729  *      nothing gets put too close to it.
730  */
731 static void __devinit quirk_dunord ( struct pci_dev * dev )
732 {
733         struct resource *r = &dev->resource [1];
734         r->start = 0;
735         r->end = 0xffffff;
736 }
737 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_DUNORD,  PCI_DEVICE_ID_DUNORD_I3000,     quirk_dunord );
738
739 /*
740  * i82380FB mobile docking controller: its PCI-to-PCI bridge
741  * is subtractive decoding (transparent), and does indicate this
742  * in the ProgIf. Unfortunately, the ProgIf value is wrong - 0x80
743  * instead of 0x01.
744  */
745 static void __devinit quirk_transparent_bridge(struct pci_dev *dev)
746 {
747         dev->transparent = 1;
748 }
749 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82380FB,    quirk_transparent_bridge );
750 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_TOSHIBA, 0x605,  quirk_transparent_bridge );
751
752 /*
753  * Common misconfiguration of the MediaGX/Geode PCI master that will
754  * reduce PCI bandwidth from 70MB/s to 25MB/s.  See the GXM/GXLV/GX1
755  * datasheets found at http://www.national.com/ds/GX for info on what
756  * these bits do.  <christer@weinigel.se>
757  */
758 static void __init quirk_mediagx_master(struct pci_dev *dev)
759 {
760         u8 reg;
761         pci_read_config_byte(dev, 0x41, &reg);
762         if (reg & 2) {
763                 reg &= ~2;
764                 printk(KERN_INFO "PCI: Fixup for MediaGX/Geode Slave Disconnect Boundary (0x41=0x%02x)\n", reg);
765                 pci_write_config_byte(dev, 0x41, reg);
766         }
767 }
768 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_CYRIX,    PCI_DEVICE_ID_CYRIX_PCI_MASTER, quirk_mediagx_master );
769
770 /*
771  * As per PCI spec, ignore base address registers 0-3 of the IDE controllers
772  * running in Compatible mode (bits 0 and 2 in the ProgIf for primary and
773  * secondary channels respectively). If the device reports Compatible mode
774  * but does use BAR0-3 for address decoding, we assume that firmware has
775  * programmed these BARs with standard values (0x1f0,0x3f4 and 0x170,0x374).
776  * Exceptions (if they exist) must be handled in chip/architecture specific
777  * fixups.
778  *
779  * Note: for non x86 people. You may need an arch specific quirk to handle
780  * moving IDE devices to native mode as well. Some plug in card devices power
781  * up in compatible mode and assume the BIOS will adjust them.
782  *
783  * Q: should we load the 0x1f0,0x3f4 into the registers or zap them as
784  * we do now ? We don't want is pci_enable_device to come along
785  * and assign new resources. Both approaches work for that.
786  */ 
787 static void __devinit quirk_ide_bases(struct pci_dev *dev)
788 {
789        struct resource *res;
790        int first_bar = 2, last_bar = 0;
791
792        if ((dev->class >> 8) != PCI_CLASS_STORAGE_IDE)
793                return;
794
795        res = &dev->resource[0];
796
797        /* primary channel: ProgIf bit 0, BAR0, BAR1 */
798        if (!(dev->class & 1) && (res[0].flags || res[1].flags)) { 
799                res[0].start = res[0].end = res[0].flags = 0;
800                res[1].start = res[1].end = res[1].flags = 0;
801                first_bar = 0;
802                last_bar = 1;
803        }
804
805        /* secondary channel: ProgIf bit 2, BAR2, BAR3 */
806        if (!(dev->class & 4) && (res[2].flags || res[3].flags)) { 
807                res[2].start = res[2].end = res[2].flags = 0;
808                res[3].start = res[3].end = res[3].flags = 0;
809                last_bar = 3;
810        }
811
812        if (!last_bar)
813                return;
814
815        printk(KERN_INFO "PCI: Ignoring BAR%d-%d of IDE controller %s\n",
816               first_bar, last_bar, pci_name(dev));
817 }
818 DECLARE_PCI_FIXUP_HEADER(PCI_ANY_ID, PCI_ANY_ID, quirk_ide_bases);
819
820 /*
821  *      Ensure C0 rev restreaming is off. This is normally done by
822  *      the BIOS but in the odd case it is not the results are corruption
823  *      hence the presence of a Linux check
824  */
825 static void __init quirk_disable_pxb(struct pci_dev *pdev)
826 {
827         u16 config;
828         u8 rev;
829         
830         pci_read_config_byte(pdev, PCI_REVISION_ID, &rev);
831         if (rev != 0x04)                /* Only C0 requires this */
832                 return;
833         pci_read_config_word(pdev, 0x40, &config);
834         if (config & (1<<6)) {
835                 config &= ~(1<<6);
836                 pci_write_config_word(pdev, 0x40, config);
837                 printk(KERN_INFO "PCI: C0 revision 450NX. Disabling PCI restreaming.\n");
838         }
839 }
840 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82454NX,    quirk_disable_pxb );
841
842
843 /*
844  *      Serverworks CSB5 IDE does not fully support native mode
845  */
846 static void __devinit quirk_svwks_csb5ide(struct pci_dev *pdev)
847 {
848         u8 prog;
849         pci_read_config_byte(pdev, PCI_CLASS_PROG, &prog);
850         if (prog & 5) {
851                 prog &= ~5;
852                 pdev->class &= ~5;
853                 pci_write_config_byte(pdev, PCI_CLASS_PROG, prog);
854                 /* need to re-assign BARs for compat mode */
855                 quirk_ide_bases(pdev);
856         }
857 }
858 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SERVERWORKS, PCI_DEVICE_ID_SERVERWORKS_CSB5IDE, quirk_svwks_csb5ide );
859
860 /*
861  *      Intel 82801CAM ICH3-M datasheet says IDE modes must be the same
862  */
863 static void __init quirk_ide_samemode(struct pci_dev *pdev)
864 {
865         u8 prog;
866
867         pci_read_config_byte(pdev, PCI_CLASS_PROG, &prog);
868
869         if (((prog & 1) && !(prog & 4)) || ((prog & 4) && !(prog & 1))) {
870                 printk(KERN_INFO "PCI: IDE mode mismatch; forcing legacy mode\n");
871                 prog &= ~5;
872                 pdev->class &= ~5;
873                 pci_write_config_byte(pdev, PCI_CLASS_PROG, prog);
874                 /* need to re-assign BARs for compat mode */
875                 quirk_ide_bases(pdev);
876         }
877 }
878 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82801CA_10, quirk_ide_samemode);
879
880 /* This was originally an Alpha specific thing, but it really fits here.
881  * The i82375 PCI/EISA bridge appears as non-classified. Fix that.
882  */
883 static void __init quirk_eisa_bridge(struct pci_dev *dev)
884 {
885         dev->class = PCI_CLASS_BRIDGE_EISA << 8;
886 }
887 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82375,      quirk_eisa_bridge );
888
889 /*
890  * On the MSI-K8T-Neo2Fir Board, the internal Soundcard is disabled
891  * when a PCI-Soundcard is added. The BIOS only gives Options
892  * "Disabled" and "AUTO". This Quirk Sets the corresponding
893  * Register-Value to enable the Soundcard.
894  *
895  * FIXME: Presently this quirk will run on anything that has an 8237
896  * which isn't correct, we need to check DMI tables or something in
897  * order to make sure it only runs on the MSI-K8T-Neo2Fir.  Because it
898  * runs everywhere at present we suppress the printk output in most
899  * irrelevant cases.
900  */
901 static void __init k8t_sound_hostbridge(struct pci_dev *dev)
902 {
903         unsigned char val;
904
905         pci_read_config_byte(dev, 0x50, &val);
906         if (val == 0x88 || val == 0xc8) {
907                 /* Assume it's probably a MSI-K8T-Neo2Fir */
908                 printk(KERN_INFO "PCI: MSI-K8T-Neo2Fir, attempting to turn soundcard ON\n");
909                 pci_write_config_byte(dev, 0x50, val & (~0x40));
910
911                 /* Verify the Change for Status output */
912                 pci_read_config_byte(dev, 0x50, &val);
913                 if (val & 0x40)
914                         printk(KERN_INFO "PCI: MSI-K8T-Neo2Fir, soundcard still off\n");
915                 else
916                         printk(KERN_INFO "PCI: MSI-K8T-Neo2Fir, soundcard on\n");
917         }
918 }
919 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_8237, k8t_sound_hostbridge);
920
921 #ifndef CONFIG_ACPI_SLEEP
922 /*
923  * On ASUS P4B boards, the SMBus PCI Device within the ICH2/4 southbridge
924  * is not activated. The myth is that Asus said that they do not want the
925  * users to be irritated by just another PCI Device in the Win98 device
926  * manager. (see the file prog/hotplug/README.p4b in the lm_sensors 
927  * package 2.7.0 for details)
928  *
929  * The SMBus PCI Device can be activated by setting a bit in the ICH LPC 
930  * bridge. Unfortunately, this device has no subvendor/subdevice ID. So it 
931  * becomes necessary to do this tweak in two steps -- I've chosen the Host
932  * bridge as trigger.
933  *
934  * Actually, leaving it unhidden and not redoing the quirk over suspend2ram
935  * will cause thermal management to break down, and causing machine to
936  * overheat.
937  */
938 static int __initdata asus_hides_smbus;
939
940 static void __init asus_hides_smbus_hostbridge(struct pci_dev *dev)
941 {
942         if (unlikely(dev->subsystem_vendor == PCI_VENDOR_ID_ASUSTEK)) {
943                 if (dev->device == PCI_DEVICE_ID_INTEL_82845_HB)
944                         switch(dev->subsystem_device) {
945                         case 0x8025: /* P4B-LX */
946                         case 0x8070: /* P4B */
947                         case 0x8088: /* P4B533 */
948                         case 0x1626: /* L3C notebook */
949                                 asus_hides_smbus = 1;
950                         }
951                 if (dev->device == PCI_DEVICE_ID_INTEL_82845G_HB)
952                         switch(dev->subsystem_device) {
953                         case 0x80b1: /* P4GE-V */
954                         case 0x80b2: /* P4PE */
955                         case 0x8093: /* P4B533-V */
956                                 asus_hides_smbus = 1;
957                         }
958                 if (dev->device == PCI_DEVICE_ID_INTEL_82850_HB)
959                         switch(dev->subsystem_device) {
960                         case 0x8030: /* P4T533 */
961                                 asus_hides_smbus = 1;
962                         }
963                 if (dev->device == PCI_DEVICE_ID_INTEL_7205_0)
964                         switch (dev->subsystem_device) {
965                         case 0x8070: /* P4G8X Deluxe */
966                                 asus_hides_smbus = 1;
967                         }
968                 if (dev->device == PCI_DEVICE_ID_INTEL_E7501_MCH)
969                         switch (dev->subsystem_device) {
970                         case 0x80c9: /* PU-DLS */
971                                 asus_hides_smbus = 1;
972                         }
973                 if (dev->device == PCI_DEVICE_ID_INTEL_82855GM_HB)
974                         switch (dev->subsystem_device) {
975                         case 0x1751: /* M2N notebook */
976                         case 0x1821: /* M5N notebook */
977                                 asus_hides_smbus = 1;
978                         }
979                 if (dev->device == PCI_DEVICE_ID_INTEL_82855PM_HB)
980                         switch (dev->subsystem_device) {
981                         case 0x184b: /* W1N notebook */
982                         case 0x186a: /* M6Ne notebook */
983                                 asus_hides_smbus = 1;
984                         }
985                 if (dev->device == PCI_DEVICE_ID_INTEL_82915GM_HB) {
986                         switch (dev->subsystem_device) {
987                         case 0x1882: /* M6V notebook */
988                         case 0x1977: /* A6VA notebook */
989                                 asus_hides_smbus = 1;
990                         }
991                 }
992         } else if (unlikely(dev->subsystem_vendor == PCI_VENDOR_ID_HP)) {
993                 if (dev->device ==  PCI_DEVICE_ID_INTEL_82855PM_HB)
994                         switch(dev->subsystem_device) {
995                         case 0x088C: /* HP Compaq nc8000 */
996                         case 0x0890: /* HP Compaq nc6000 */
997                                 asus_hides_smbus = 1;
998                         }
999                 if (dev->device == PCI_DEVICE_ID_INTEL_82865_HB)
1000                         switch (dev->subsystem_device) {
1001                         case 0x12bc: /* HP D330L */
1002                         case 0x12bd: /* HP D530 */
1003                                 asus_hides_smbus = 1;
1004                         }
1005                 if (dev->device == PCI_DEVICE_ID_INTEL_82915GM_HB) {
1006                         switch (dev->subsystem_device) {
1007                         case 0x099c: /* HP Compaq nx6110 */
1008                                 asus_hides_smbus = 1;
1009                         }
1010                 }
1011         } else if (unlikely(dev->subsystem_vendor == PCI_VENDOR_ID_TOSHIBA)) {
1012                 if (dev->device == PCI_DEVICE_ID_INTEL_82855GM_HB)
1013                         switch(dev->subsystem_device) {
1014                         case 0x0001: /* Toshiba Satellite A40 */
1015                                 asus_hides_smbus = 1;
1016                         }
1017                 if (dev->device == PCI_DEVICE_ID_INTEL_82855PM_HB)
1018                         switch(dev->subsystem_device) {
1019                         case 0x0001: /* Toshiba Tecra M2 */
1020                                 asus_hides_smbus = 1;
1021                         }
1022        } else if (unlikely(dev->subsystem_vendor == PCI_VENDOR_ID_SAMSUNG)) {
1023                if (dev->device ==  PCI_DEVICE_ID_INTEL_82855PM_HB)
1024                        switch(dev->subsystem_device) {
1025                        case 0xC00C: /* Samsung P35 notebook */
1026                                asus_hides_smbus = 1;
1027                        }
1028         } else if (unlikely(dev->subsystem_vendor == PCI_VENDOR_ID_COMPAQ)) {
1029                 if (dev->device == PCI_DEVICE_ID_INTEL_82855PM_HB)
1030                         switch(dev->subsystem_device) {
1031                         case 0x0058: /* Compaq Evo N620c */
1032                                 asus_hides_smbus = 1;
1033                         }
1034         }
1035 }
1036 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82845_HB,   asus_hides_smbus_hostbridge );
1037 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82845G_HB,  asus_hides_smbus_hostbridge );
1038 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82850_HB,   asus_hides_smbus_hostbridge );
1039 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82865_HB,   asus_hides_smbus_hostbridge );
1040 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_7205_0,     asus_hides_smbus_hostbridge );
1041 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_E7501_MCH,  asus_hides_smbus_hostbridge );
1042 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82855PM_HB, asus_hides_smbus_hostbridge );
1043 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82855GM_HB, asus_hides_smbus_hostbridge );
1044 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82915GM_HB, asus_hides_smbus_hostbridge );
1045
1046 static void __init asus_hides_smbus_lpc(struct pci_dev *dev)
1047 {
1048         u16 val;
1049         
1050         if (likely(!asus_hides_smbus))
1051                 return;
1052
1053         pci_read_config_word(dev, 0xF2, &val);
1054         if (val & 0x8) {
1055                 pci_write_config_word(dev, 0xF2, val & (~0x8));
1056                 pci_read_config_word(dev, 0xF2, &val);
1057                 if (val & 0x8)
1058                         printk(KERN_INFO "PCI: i801 SMBus device continues to play 'hide and seek'! 0x%x\n", val);
1059                 else
1060                         printk(KERN_INFO "PCI: Enabled i801 SMBus device\n");
1061         }
1062 }
1063 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801DB_0,  asus_hides_smbus_lpc );
1064 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801BA_0,  asus_hides_smbus_lpc );
1065 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801CA_0,  asus_hides_smbus_lpc );
1066 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801CA_12, asus_hides_smbus_lpc );
1067 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801DB_12, asus_hides_smbus_lpc );
1068 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801EB_0,  asus_hides_smbus_lpc );
1069
1070 static void __init asus_hides_smbus_lpc_ich6(struct pci_dev *dev)
1071 {
1072         u32 val, rcba;
1073         void __iomem *base;
1074
1075         if (likely(!asus_hides_smbus))
1076                 return;
1077         pci_read_config_dword(dev, 0xF0, &rcba);
1078         base = ioremap_nocache(rcba & 0xFFFFC000, 0x4000); /* use bits 31:14, 16 kB aligned */
1079         if (base == NULL) return;
1080         val=readl(base + 0x3418); /* read the Function Disable register, dword mode only */
1081         writel(val & 0xFFFFFFF7, base + 0x3418); /* enable the SMBus device */
1082         iounmap(base);
1083         printk(KERN_INFO "PCI: Enabled ICH6/i801 SMBus device\n");
1084 }
1085 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH6_1,     asus_hides_smbus_lpc_ich6 );
1086
1087 #endif
1088
1089 /*
1090  * SiS 96x south bridge: BIOS typically hides SMBus device...
1091  */
1092 static void __init quirk_sis_96x_smbus(struct pci_dev *dev)
1093 {
1094         u8 val = 0;
1095         printk(KERN_INFO "Enabling SiS 96x SMBus.\n");
1096         pci_read_config_byte(dev, 0x77, &val);
1097         pci_write_config_byte(dev, 0x77, val & ~0x10);
1098         pci_read_config_byte(dev, 0x77, &val);
1099 }
1100
1101 /*
1102  * ... This is further complicated by the fact that some SiS96x south
1103  * bridges pretend to be 85C503/5513 instead.  In that case see if we
1104  * spotted a compatible north bridge to make sure.
1105  * (pci_find_device doesn't work yet)
1106  *
1107  * We can also enable the sis96x bit in the discovery register..
1108  */
1109 static int __devinitdata sis_96x_compatible = 0;
1110
1111 #define SIS_DETECT_REGISTER 0x40
1112
1113 static void __init quirk_sis_503(struct pci_dev *dev)
1114 {
1115         u8 reg;
1116         u16 devid;
1117
1118         pci_read_config_byte(dev, SIS_DETECT_REGISTER, &reg);
1119         pci_write_config_byte(dev, SIS_DETECT_REGISTER, reg | (1 << 6));
1120         pci_read_config_word(dev, PCI_DEVICE_ID, &devid);
1121         if (((devid & 0xfff0) != 0x0960) && (devid != 0x0018)) {
1122                 pci_write_config_byte(dev, SIS_DETECT_REGISTER, reg);
1123                 return;
1124         }
1125
1126         /* Make people aware that we changed the config.. */
1127         printk(KERN_WARNING "Uncovering SIS%x that hid as a SIS503 (compatible=%d)\n", devid, sis_96x_compatible);
1128
1129         /*
1130          * Ok, it now shows up as a 96x.. The 96x quirks are after
1131          * the 503 quirk in the quirk table, so they'll automatically
1132          * run and enable things like the SMBus device
1133          */
1134         dev->device = devid;
1135 }
1136
1137 static void __init quirk_sis_96x_compatible(struct pci_dev *dev)
1138 {
1139         sis_96x_compatible = 1;
1140 }
1141 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_645,           quirk_sis_96x_compatible );
1142 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_646,           quirk_sis_96x_compatible );
1143 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_648,           quirk_sis_96x_compatible );
1144 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_650,           quirk_sis_96x_compatible );
1145 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_651,           quirk_sis_96x_compatible );
1146 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_735,           quirk_sis_96x_compatible );
1147
1148 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_503,           quirk_sis_503 );
1149 /*
1150  * On ASUS A8V and A8V Deluxe boards, the onboard AC97 audio controller
1151  * and MC97 modem controller are disabled when a second PCI soundcard is
1152  * present. This patch, tweaking the VT8237 ISA bridge, enables them.
1153  * -- bjd
1154  */
1155 static void __init asus_hides_ac97_lpc(struct pci_dev *dev)
1156 {
1157         u8 val;
1158         int asus_hides_ac97 = 0;
1159
1160         if (likely(dev->subsystem_vendor == PCI_VENDOR_ID_ASUSTEK)) {
1161                 if (dev->device == PCI_DEVICE_ID_VIA_8237)
1162                         asus_hides_ac97 = 1;
1163         }
1164
1165         if (!asus_hides_ac97)
1166                 return;
1167
1168         pci_read_config_byte(dev, 0x50, &val);
1169         if (val & 0xc0) {
1170                 pci_write_config_byte(dev, 0x50, val & (~0xc0));
1171                 pci_read_config_byte(dev, 0x50, &val);
1172                 if (val & 0xc0)
1173                         printk(KERN_INFO "PCI: onboard AC97/MC97 devices continue to play 'hide and seek'! 0x%x\n", val);
1174                 else
1175                         printk(KERN_INFO "PCI: enabled onboard AC97/MC97 devices\n");
1176         }
1177 }
1178 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8237, asus_hides_ac97_lpc );
1179
1180
1181 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_961,           quirk_sis_96x_smbus );
1182 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_962,           quirk_sis_96x_smbus );
1183 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_963,           quirk_sis_96x_smbus );
1184 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_LPC,           quirk_sis_96x_smbus );
1185
1186 #if defined(CONFIG_SCSI_SATA) || defined(CONFIG_SCSI_SATA_MODULE)
1187
1188 /*
1189  *      If we are using libata we can drive this chip properly but must
1190  *      do this early on to make the additional device appear during
1191  *      the PCI scanning.
1192  */
1193
1194 static void __devinit quirk_jmicron_dualfn(struct pci_dev *pdev)
1195 {
1196         u32 conf;
1197         u8 hdr;
1198
1199         /* Only poke fn 0 */
1200         if (PCI_FUNC(pdev->devfn))
1201                 return;
1202
1203         switch(pdev->device) {
1204                 case PCI_DEVICE_ID_JMICRON_JMB365:
1205                 case PCI_DEVICE_ID_JMICRON_JMB366:
1206                         /* Redirect IDE second PATA port to the right spot */
1207                         pci_read_config_dword(pdev, 0x80, &conf);
1208                         conf |= (1 << 24);
1209                         /* Fall through */
1210                         pci_write_config_dword(pdev, 0x80, conf);
1211                 case PCI_DEVICE_ID_JMICRON_JMB361:
1212                 case PCI_DEVICE_ID_JMICRON_JMB363:
1213                         pci_read_config_dword(pdev, 0x40, &conf);
1214                         /* Enable dual function mode, AHCI on fn 0, IDE fn1 */
1215                         /* Set the class codes correctly and then direct IDE 0 */
1216                         conf &= ~0x000F0200;    /* Clear bit 9 and 16-19 */
1217                         conf |=  0x00C20002;    /* Set bit 1, 17, 22, 23 */
1218                         pci_write_config_dword(pdev, 0x40, conf);
1219
1220                         /* Reconfigure so that the PCI scanner discovers the
1221                            device is now multifunction */
1222
1223                         pci_read_config_byte(pdev, PCI_HEADER_TYPE, &hdr);
1224                         pdev->hdr_type = hdr & 0x7f;
1225                         pdev->multifunction = !!(hdr & 0x80);
1226
1227                         break;
1228         }
1229 }
1230
1231 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_ANY_ID, quirk_jmicron_dualfn);
1232
1233 #endif
1234
1235 #ifdef CONFIG_X86_IO_APIC
1236 static void __init quirk_alder_ioapic(struct pci_dev *pdev)
1237 {
1238         int i;
1239
1240         if ((pdev->class >> 8) != 0xff00)
1241                 return;
1242
1243         /* the first BAR is the location of the IO APIC...we must
1244          * not touch this (and it's already covered by the fixmap), so
1245          * forcibly insert it into the resource tree */
1246         if (pci_resource_start(pdev, 0) && pci_resource_len(pdev, 0))
1247                 insert_resource(&iomem_resource, &pdev->resource[0]);
1248
1249         /* The next five BARs all seem to be rubbish, so just clean
1250          * them out */
1251         for (i=1; i < 6; i++) {
1252                 memset(&pdev->resource[i], 0, sizeof(pdev->resource[i]));
1253         }
1254
1255 }
1256 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_EESSC,      quirk_alder_ioapic );
1257 #endif
1258
1259 enum ide_combined_type { COMBINED = 0, IDE = 1, LIBATA = 2 };
1260 /* Defaults to combined */
1261 static enum ide_combined_type combined_mode;
1262
1263 static int __init combined_setup(char *str)
1264 {
1265         if (!strncmp(str, "ide", 3))
1266                 combined_mode = IDE;
1267         else if (!strncmp(str, "libata", 6))
1268                 combined_mode = LIBATA;
1269         else /* "combined" or anything else defaults to old behavior */
1270                 combined_mode = COMBINED;
1271
1272         return 1;
1273 }
1274 __setup("combined_mode=", combined_setup);
1275
1276 #ifdef CONFIG_SCSI_SATA_INTEL_COMBINED
1277 static void __devinit quirk_intel_ide_combined(struct pci_dev *pdev)
1278 {
1279         u8 prog, comb, tmp;
1280         int ich = 0;
1281
1282         /*
1283          * Narrow down to Intel SATA PCI devices.
1284          */
1285         switch (pdev->device) {
1286         /* PCI ids taken from drivers/scsi/ata_piix.c */
1287         case 0x24d1:
1288         case 0x24df:
1289         case 0x25a3:
1290         case 0x25b0:
1291                 ich = 5;
1292                 break;
1293         case 0x2651:
1294         case 0x2652:
1295         case 0x2653:
1296         case 0x2680:    /* ESB2 */
1297                 ich = 6;
1298                 break;
1299         case 0x27c0:
1300         case 0x27c4:
1301                 ich = 7;
1302                 break;
1303         case 0x2828:    /* ICH8M */
1304                 ich = 8;
1305                 break;
1306         default:
1307                 /* we do not handle this PCI device */
1308                 return;
1309         }
1310
1311         /*
1312          * Read combined mode register.
1313          */
1314         pci_read_config_byte(pdev, 0x90, &tmp); /* combined mode reg */
1315
1316         if (ich == 5) {
1317                 tmp &= 0x6;  /* interesting bits 2:1, PATA primary/secondary */
1318                 if (tmp == 0x4)         /* bits 10x */
1319                         comb = (1 << 0);        /* SATA port 0, PATA port 1 */
1320                 else if (tmp == 0x6)    /* bits 11x */
1321                         comb = (1 << 2);        /* PATA port 0, SATA port 1 */
1322                 else
1323                         return;                 /* not in combined mode */
1324         } else {
1325                 WARN_ON((ich != 6) && (ich != 7) && (ich != 8));
1326                 tmp &= 0x3;  /* interesting bits 1:0 */
1327                 if (tmp & (1 << 0))
1328                         comb = (1 << 2);        /* PATA port 0, SATA port 1 */
1329                 else if (tmp & (1 << 1))
1330                         comb = (1 << 0);        /* SATA port 0, PATA port 1 */
1331                 else
1332                         return;                 /* not in combined mode */
1333         }
1334
1335         /*
1336          * Read programming interface register.
1337          * (Tells us if it's legacy or native mode)
1338          */
1339         pci_read_config_byte(pdev, PCI_CLASS_PROG, &prog);
1340
1341         /* if SATA port is in native mode, we're ok. */
1342         if (prog & comb)
1343                 return;
1344
1345         /* Don't reserve any so the IDE driver can get them (but only if
1346          * combined_mode=ide).
1347          */
1348         if (combined_mode == IDE)
1349                 return;
1350
1351         /* Grab them both for libata if combined_mode=libata. */
1352         if (combined_mode == LIBATA) {
1353                 request_region(0x1f0, 8, "libata");     /* port 0 */
1354                 request_region(0x170, 8, "libata");     /* port 1 */
1355                 return;
1356         }
1357
1358         /* SATA port is in legacy mode.  Reserve port so that
1359          * IDE driver does not attempt to use it.  If request_region
1360          * fails, it will be obvious at boot time, so we don't bother
1361          * checking return values.
1362          */
1363         if (comb == (1 << 0))
1364                 request_region(0x1f0, 8, "libata");     /* port 0 */
1365         else
1366                 request_region(0x170, 8, "libata");     /* port 1 */
1367 }
1368 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_ANY_ID,       quirk_intel_ide_combined );
1369 #endif /* CONFIG_SCSI_SATA_INTEL_COMBINED */
1370
1371
1372 int pcie_mch_quirk;
1373
1374 static void __devinit quirk_pcie_mch(struct pci_dev *pdev)
1375 {
1376         pcie_mch_quirk = 1;
1377 }
1378 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_E7520_MCH,  quirk_pcie_mch );
1379 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_E7320_MCH,  quirk_pcie_mch );
1380 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_E7525_MCH,  quirk_pcie_mch );
1381
1382
1383 /*
1384  * It's possible for the MSI to get corrupted if shpc and acpi
1385  * are used together on certain PXH-based systems.
1386  */
1387 static void __devinit quirk_pcie_pxh(struct pci_dev *dev)
1388 {
1389         disable_msi_mode(dev, pci_find_capability(dev, PCI_CAP_ID_MSI),
1390                                         PCI_CAP_ID_MSI);
1391         dev->no_msi = 1;
1392
1393         printk(KERN_WARNING "PCI: PXH quirk detected, "
1394                 "disabling MSI for SHPC device\n");
1395 }
1396 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXHD_0,     quirk_pcie_pxh);
1397 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXHD_1,     quirk_pcie_pxh);
1398 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXH_0,      quirk_pcie_pxh);
1399 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXH_1,      quirk_pcie_pxh);
1400 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXHV,       quirk_pcie_pxh);
1401
1402 /*
1403  * Some Intel PCI Express chipsets have trouble with downstream
1404  * device power management.
1405  */
1406 static void quirk_intel_pcie_pm(struct pci_dev * dev)
1407 {
1408         pci_pm_d3_delay = 120;
1409         dev->no_d1d2 = 1;
1410 }
1411
1412 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e2, quirk_intel_pcie_pm);
1413 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e3, quirk_intel_pcie_pm);
1414 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e4, quirk_intel_pcie_pm);
1415 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e5, quirk_intel_pcie_pm);
1416 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e6, quirk_intel_pcie_pm);
1417 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e7, quirk_intel_pcie_pm);
1418 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25f7, quirk_intel_pcie_pm);
1419 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25f8, quirk_intel_pcie_pm);
1420 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25f9, quirk_intel_pcie_pm);
1421 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25fa, quirk_intel_pcie_pm);
1422 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2601, quirk_intel_pcie_pm);
1423 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2602, quirk_intel_pcie_pm);
1424 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2603, quirk_intel_pcie_pm);
1425 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2604, quirk_intel_pcie_pm);
1426 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2605, quirk_intel_pcie_pm);
1427 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2606, quirk_intel_pcie_pm);
1428 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2607, quirk_intel_pcie_pm);
1429 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2608, quirk_intel_pcie_pm);
1430 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2609, quirk_intel_pcie_pm);
1431 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x260a, quirk_intel_pcie_pm);
1432 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x260b, quirk_intel_pcie_pm);
1433
1434 /*
1435  * Fixup the cardbus bridges on the IBM Dock II docking station
1436  */
1437 static void __devinit quirk_ibm_dock2_cardbus(struct pci_dev *dev)
1438 {
1439         u32 val;
1440
1441         /*
1442          * tie the 2 interrupt pins to INTA, and configure the
1443          * multifunction routing register to handle this.
1444          */
1445         if ((dev->subsystem_vendor == PCI_VENDOR_ID_IBM) &&
1446                 (dev->subsystem_device == 0x0148)) {
1447                 printk(KERN_INFO "PCI: Found IBM Dock II Cardbus Bridge "
1448                         "applying quirk\n");
1449                 pci_read_config_dword(dev, 0x8c, &val);
1450                 val = ((val & 0xffffff00) | 0x1002);
1451                 pci_write_config_dword(dev, 0x8c, val);
1452                 pci_read_config_dword(dev, 0x80, &val);
1453                 val = ((val & 0x00ffff00) | 0x2864c077);
1454                 pci_write_config_dword(dev, 0x80, val);
1455         }
1456 }
1457
1458 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_TI, PCI_DEVICE_ID_TI_1420,
1459                                 quirk_ibm_dock2_cardbus);
1460
1461 static void __devinit quirk_netmos(struct pci_dev *dev)
1462 {
1463         unsigned int num_parallel = (dev->subsystem_device & 0xf0) >> 4;
1464         unsigned int num_serial = dev->subsystem_device & 0xf;
1465
1466         /*
1467          * These Netmos parts are multiport serial devices with optional
1468          * parallel ports.  Even when parallel ports are present, they
1469          * are identified as class SERIAL, which means the serial driver
1470          * will claim them.  To prevent this, mark them as class OTHER.
1471          * These combo devices should be claimed by parport_serial.
1472          *
1473          * The subdevice ID is of the form 0x00PS, where <P> is the number
1474          * of parallel ports and <S> is the number of serial ports.
1475          */
1476         switch (dev->device) {
1477         case PCI_DEVICE_ID_NETMOS_9735:
1478         case PCI_DEVICE_ID_NETMOS_9745:
1479         case PCI_DEVICE_ID_NETMOS_9835:
1480         case PCI_DEVICE_ID_NETMOS_9845:
1481         case PCI_DEVICE_ID_NETMOS_9855:
1482                 if ((dev->class >> 8) == PCI_CLASS_COMMUNICATION_SERIAL &&
1483                     num_parallel) {
1484                         printk(KERN_INFO "PCI: Netmos %04x (%u parallel, "
1485                                 "%u serial); changing class SERIAL to OTHER "
1486                                 "(use parport_serial)\n",
1487                                 dev->device, num_parallel, num_serial);
1488                         dev->class = (PCI_CLASS_COMMUNICATION_OTHER << 8) |
1489                             (dev->class & 0xff);
1490                 }
1491         }
1492 }
1493 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_NETMOS, PCI_ANY_ID, quirk_netmos);
1494
1495 static void __devinit quirk_e100_interrupt(struct pci_dev *dev)
1496 {
1497         u16 command;
1498         u32 bar;
1499         u8 __iomem *csr;
1500         u8 cmd_hi;
1501
1502         switch (dev->device) {
1503         /* PCI IDs taken from drivers/net/e100.c */
1504         case 0x1029:
1505         case 0x1030 ... 0x1034:
1506         case 0x1038 ... 0x103E:
1507         case 0x1050 ... 0x1057:
1508         case 0x1059:
1509         case 0x1064 ... 0x106B:
1510         case 0x1091 ... 0x1095:
1511         case 0x1209:
1512         case 0x1229:
1513         case 0x2449:
1514         case 0x2459:
1515         case 0x245D:
1516         case 0x27DC:
1517                 break;
1518         default:
1519                 return;
1520         }
1521
1522         /*
1523          * Some firmware hands off the e100 with interrupts enabled,
1524          * which can cause a flood of interrupts if packets are
1525          * received before the driver attaches to the device.  So
1526          * disable all e100 interrupts here.  The driver will
1527          * re-enable them when it's ready.
1528          */
1529         pci_read_config_word(dev, PCI_COMMAND, &command);
1530         pci_read_config_dword(dev, PCI_BASE_ADDRESS_0, &bar);
1531
1532         if (!(command & PCI_COMMAND_MEMORY) || !bar)
1533                 return;
1534
1535         csr = ioremap(bar, 8);
1536         if (!csr) {
1537                 printk(KERN_WARNING "PCI: Can't map %s e100 registers\n",
1538                         pci_name(dev));
1539                 return;
1540         }
1541
1542         cmd_hi = readb(csr + 3);
1543         if (cmd_hi == 0) {
1544                 printk(KERN_WARNING "PCI: Firmware left %s e100 interrupts "
1545                         "enabled, disabling\n", pci_name(dev));
1546                 writeb(1, csr + 3);
1547         }
1548
1549         iounmap(csr);
1550 }
1551 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL, PCI_ANY_ID, quirk_e100_interrupt);
1552
1553 static void __devinit fixup_rev1_53c810(struct pci_dev* dev)
1554 {
1555         /* rev 1 ncr53c810 chips don't set the class at all which means
1556          * they don't get their resources remapped. Fix that here.
1557          */
1558
1559         if (dev->class == PCI_CLASS_NOT_DEFINED) {
1560                 printk(KERN_INFO "NCR 53c810 rev 1 detected, setting PCI class.\n");
1561                 dev->class = PCI_CLASS_STORAGE_SCSI;
1562         }
1563 }
1564 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_NCR, PCI_DEVICE_ID_NCR_53C810, fixup_rev1_53c810);
1565
1566
1567 static void pci_do_fixups(struct pci_dev *dev, struct pci_fixup *f, struct pci_fixup *end)
1568 {
1569         while (f < end) {
1570                 if ((f->vendor == dev->vendor || f->vendor == (u16) PCI_ANY_ID) &&
1571                     (f->device == dev->device || f->device == (u16) PCI_ANY_ID)) {
1572                         pr_debug("PCI: Calling quirk %p for %s\n", f->hook, pci_name(dev));
1573                         f->hook(dev);
1574                 }
1575                 f++;
1576         }
1577 }
1578
1579 extern struct pci_fixup __start_pci_fixups_early[];
1580 extern struct pci_fixup __end_pci_fixups_early[];
1581 extern struct pci_fixup __start_pci_fixups_header[];
1582 extern struct pci_fixup __end_pci_fixups_header[];
1583 extern struct pci_fixup __start_pci_fixups_final[];
1584 extern struct pci_fixup __end_pci_fixups_final[];
1585 extern struct pci_fixup __start_pci_fixups_enable[];
1586 extern struct pci_fixup __end_pci_fixups_enable[];
1587
1588
1589 void pci_fixup_device(enum pci_fixup_pass pass, struct pci_dev *dev)
1590 {
1591         struct pci_fixup *start, *end;
1592
1593         switch(pass) {
1594         case pci_fixup_early:
1595                 start = __start_pci_fixups_early;
1596                 end = __end_pci_fixups_early;
1597                 break;
1598
1599         case pci_fixup_header:
1600                 start = __start_pci_fixups_header;
1601                 end = __end_pci_fixups_header;
1602                 break;
1603
1604         case pci_fixup_final:
1605                 start = __start_pci_fixups_final;
1606                 end = __end_pci_fixups_final;
1607                 break;
1608
1609         case pci_fixup_enable:
1610                 start = __start_pci_fixups_enable;
1611                 end = __end_pci_fixups_enable;
1612                 break;
1613
1614         default:
1615                 /* stupid compiler warning, you would think with an enum... */
1616                 return;
1617         }
1618         pci_do_fixups(dev, start, end);
1619 }
1620
1621 /* Enable 1k I/O space granularity on the Intel P64H2 */
1622 static void __devinit quirk_p64h2_1k_io(struct pci_dev *dev)
1623 {
1624         u16 en1k;
1625         u8 io_base_lo, io_limit_lo;
1626         unsigned long base, limit;
1627         struct resource *res = dev->resource + PCI_BRIDGE_RESOURCES;
1628
1629         pci_read_config_word(dev, 0x40, &en1k);
1630
1631         if (en1k & 0x200) {
1632                 printk(KERN_INFO "PCI: Enable I/O Space to 1 KB Granularity\n");
1633
1634                 pci_read_config_byte(dev, PCI_IO_BASE, &io_base_lo);
1635                 pci_read_config_byte(dev, PCI_IO_LIMIT, &io_limit_lo);
1636                 base = (io_base_lo & (PCI_IO_RANGE_MASK | 0x0c)) << 8;
1637                 limit = (io_limit_lo & (PCI_IO_RANGE_MASK | 0x0c)) << 8;
1638
1639                 if (base <= limit) {
1640                         res->start = base;
1641                         res->end = limit + 0x3ff;
1642                 }
1643         }
1644 }
1645 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   0x1460,         quirk_p64h2_1k_io);
1646
1647 /* Under some circumstances, AER is not linked with extended capabilities.
1648  * Force it to be linked by setting the corresponding control bit in the
1649  * config space.
1650  */
1651 static void __devinit quirk_nvidia_ck804_pcie_aer_ext_cap(struct pci_dev *dev)
1652 {
1653         uint8_t b;
1654         if (pci_read_config_byte(dev, 0xf41, &b) == 0) {
1655                 if (!(b & 0x20)) {
1656                         pci_write_config_byte(dev, 0xf41, b | 0x20);
1657                         printk(KERN_INFO
1658                                "PCI: Linking AER extended capability on %s\n",
1659                                pci_name(dev));
1660                 }
1661         }
1662 }
1663 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_NVIDIA,  PCI_DEVICE_ID_NVIDIA_CK804_PCIE,
1664                         quirk_nvidia_ck804_pcie_aer_ext_cap);
1665
1666 EXPORT_SYMBOL(pcie_mch_quirk);
1667 #ifdef CONFIG_HOTPLUG
1668 EXPORT_SYMBOL(pci_fixup_device);
1669 #endif