vserver 1.9.3
[linux-2.6.git] / drivers / scsi / sata_sis.c
1 /*
2  *  sata_sis.c - Silicon Integrated Systems SATA
3  *
4  *  Maintained by:  Uwe Koziolek
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *  Copyright 2004 Uwe Koziolek
9  *
10  *  The contents of this file are subject to the Open
11  *  Software License version 1.1 that can be found at
12  *  http://www.opensource.org/licenses/osl-1.1.txt and is included herein
13  *  by reference.
14  *
15  *  Alternatively, the contents of this file may be used under the terms
16  *  of the GNU General Public License version 2 (the "GPL") as distributed
17  *  in the kernel source COPYING file, in which case the provisions of
18  *  the GPL are applicable instead of the above.  If you wish to allow
19  *  the use of your version of this file only under the terms of the
20  *  GPL and not to allow others to use your version of this file under
21  *  the OSL, indicate your decision by deleting the provisions above and
22  *  replace them with the notice and other provisions required by the GPL.
23  *  If you do not delete the provisions above, a recipient may use your
24  *  version of this file under either the OSL or the GPL.
25  *
26  */
27
28 #include <linux/config.h>
29 #include <linux/kernel.h>
30 #include <linux/module.h>
31 #include <linux/pci.h>
32 #include <linux/init.h>
33 #include <linux/blkdev.h>
34 #include <linux/delay.h>
35 #include <linux/interrupt.h>
36 #include "scsi.h"
37 #include <scsi/scsi_host.h>
38 #include <linux/libata.h>
39
40 #define DRV_NAME        "sata_sis"
41 #define DRV_VERSION     "0.10"
42
43 enum {
44         sis_180                 = 0,
45         SIS_SCR_PCI_BAR         = 5,
46
47         /* PCI configuration registers */
48         SIS_GENCTL              = 0x54, /* IDE General Control register */
49         SIS_SCR_BASE            = 0xc0, /* sata0 phy SCR registers */
50         SIS_SATA1_OFS           = 0x10, /* offset from sata0->sata1 phy regs */
51
52         /* random bits */
53         SIS_FLAG_CFGSCR         = (1 << 30), /* host flag: SCRs via PCI cfg */
54
55         GENCTL_IOMAPPED_SCR     = (1 << 26), /* if set, SCRs are in IO space */
56 };
57
58 static int sis_init_one (struct pci_dev *pdev, const struct pci_device_id *ent);
59 static u32 sis_scr_read (struct ata_port *ap, unsigned int sc_reg);
60 static void sis_scr_write (struct ata_port *ap, unsigned int sc_reg, u32 val);
61
62 static struct pci_device_id sis_pci_tbl[] = {
63         { PCI_VENDOR_ID_SI, 0x180, PCI_ANY_ID, PCI_ANY_ID, 0, 0, sis_180 },
64         { PCI_VENDOR_ID_SI, 0x181, PCI_ANY_ID, PCI_ANY_ID, 0, 0, sis_180 },
65         { }     /* terminate list */
66 };
67
68
69 static struct pci_driver sis_pci_driver = {
70         .name                   = DRV_NAME,
71         .id_table               = sis_pci_tbl,
72         .probe                  = sis_init_one,
73         .remove                 = ata_pci_remove_one,
74 };
75
76 static Scsi_Host_Template sis_sht = {
77         .module                 = THIS_MODULE,
78         .name                   = DRV_NAME,
79         .ioctl                  = ata_scsi_ioctl,
80         .queuecommand           = ata_scsi_queuecmd,
81         .eh_strategy_handler    = ata_scsi_error,
82         .can_queue              = ATA_DEF_QUEUE,
83         .this_id                = ATA_SHT_THIS_ID,
84         .sg_tablesize           = ATA_MAX_PRD,
85         .max_sectors            = ATA_MAX_SECTORS,
86         .cmd_per_lun            = ATA_SHT_CMD_PER_LUN,
87         .emulated               = ATA_SHT_EMULATED,
88         .use_clustering         = ATA_SHT_USE_CLUSTERING,
89         .proc_name              = DRV_NAME,
90         .dma_boundary           = ATA_DMA_BOUNDARY,
91         .slave_configure        = ata_scsi_slave_config,
92         .bios_param             = ata_std_bios_param,
93 };
94
95 static struct ata_port_operations sis_ops = {
96         .port_disable           = ata_port_disable,
97         .tf_load                = ata_tf_load,
98         .tf_read                = ata_tf_read,
99         .check_status           = ata_check_status,
100         .exec_command           = ata_exec_command,
101         .dev_select             = ata_std_dev_select,
102         .phy_reset              = sata_phy_reset,
103         .bmdma_setup            = ata_bmdma_setup,
104         .bmdma_start            = ata_bmdma_start,
105         .qc_prep                = ata_qc_prep,
106         .qc_issue               = ata_qc_issue_prot,
107         .eng_timeout            = ata_eng_timeout,
108         .irq_handler            = ata_interrupt,
109         .irq_clear              = ata_bmdma_irq_clear,
110         .scr_read               = sis_scr_read,
111         .scr_write              = sis_scr_write,
112         .port_start             = ata_port_start,
113         .port_stop              = ata_port_stop,
114 };
115
116 static struct ata_port_info sis_port_info = {
117         .sht            = &sis_sht,
118         .host_flags     = ATA_FLAG_SATA | ATA_FLAG_SATA_RESET |
119                           ATA_FLAG_NO_LEGACY,
120         .pio_mask       = 0x1f,
121         .mwdma_mask     = 0x7,
122         .udma_mask      = 0x7f,
123         .port_ops       = &sis_ops,
124 };
125
126
127 MODULE_AUTHOR("Uwe Koziolek");
128 MODULE_DESCRIPTION("low-level driver for Silicon Integratad Systems SATA controller");
129 MODULE_LICENSE("GPL");
130 MODULE_DEVICE_TABLE(pci, sis_pci_tbl);
131
132 static unsigned int get_scr_cfg_addr(unsigned int port_no, unsigned int sc_reg)
133 {
134         unsigned int addr = SIS_SCR_BASE + (4 * sc_reg);
135
136         if (port_no)
137                 addr += SIS_SATA1_OFS;
138         return addr;
139 }
140
141 static u32 sis_scr_cfg_read (struct ata_port *ap, unsigned int sc_reg)
142 {
143         unsigned int cfg_addr = get_scr_cfg_addr(ap->port_no, sc_reg);
144         u32 val;
145
146         if (sc_reg == SCR_ERROR) /* doesn't exist in PCI cfg space */
147                 return 0xffffffff;
148         pci_read_config_dword(ap->host_set->pdev, cfg_addr, &val);
149         return val;
150 }
151
152 static void sis_scr_cfg_write (struct ata_port *ap, unsigned int scr, u32 val)
153 {
154         unsigned int cfg_addr = get_scr_cfg_addr(ap->port_no, scr);
155
156         if (scr == SCR_ERROR) /* doesn't exist in PCI cfg space */
157                 return;
158         pci_write_config_dword(ap->host_set->pdev, cfg_addr, val);
159 }
160
161 static u32 sis_scr_read (struct ata_port *ap, unsigned int sc_reg)
162 {
163         if (sc_reg > SCR_CONTROL)
164                 return 0xffffffffU;
165
166         if (ap->flags & SIS_FLAG_CFGSCR)
167                 return sis_scr_cfg_read(ap, sc_reg);
168         return inl(ap->ioaddr.scr_addr + (sc_reg * 4));
169 }
170
171 static void sis_scr_write (struct ata_port *ap, unsigned int sc_reg, u32 val)
172 {
173         if (sc_reg > SCR_CONTROL)
174                 return;
175
176         if (ap->flags & SIS_FLAG_CFGSCR)
177                 sis_scr_cfg_write(ap, sc_reg, val);
178         else
179                 outl(val, ap->ioaddr.scr_addr + (sc_reg * 4));
180 }
181
182 /* move to PCI layer, integrate w/ MSI stuff */
183 static void pci_enable_intx(struct pci_dev *pdev)
184 {
185         u16 pci_command;
186
187         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
188         if (pci_command & PCI_COMMAND_INTX_DISABLE) {
189                 pci_command &= ~PCI_COMMAND_INTX_DISABLE;
190                 pci_write_config_word(pdev, PCI_COMMAND, pci_command);
191         }
192 }
193
194 static int sis_init_one (struct pci_dev *pdev, const struct pci_device_id *ent)
195 {
196         struct ata_probe_ent *probe_ent = NULL;
197         int rc;
198         u32 genctl;
199         struct ata_port_info *ppi;
200
201         rc = pci_enable_device(pdev);
202         if (rc)
203                 return rc;
204
205         rc = pci_request_regions(pdev, DRV_NAME);
206         if (rc)
207                 goto err_out;
208
209         rc = pci_set_dma_mask(pdev, ATA_DMA_MASK);
210         if (rc)
211                 goto err_out_regions;
212         rc = pci_set_consistent_dma_mask(pdev, ATA_DMA_MASK);
213         if (rc)
214                 goto err_out_regions;
215
216         ppi = &sis_port_info;
217         probe_ent = ata_pci_init_native_mode(pdev, &ppi);
218         if (!probe_ent) {
219                 rc = -ENOMEM;
220                 goto err_out_regions;
221         }
222
223         /* check and see if the SCRs are in IO space or PCI cfg space */
224         pci_read_config_dword(pdev, SIS_GENCTL, &genctl);
225         if ((genctl & GENCTL_IOMAPPED_SCR) == 0)
226                 probe_ent->host_flags |= SIS_FLAG_CFGSCR;
227         
228         /* if hardware thinks SCRs are in IO space, but there are
229          * no IO resources assigned, change to PCI cfg space.
230          */
231         if ((!(probe_ent->host_flags & SIS_FLAG_CFGSCR)) &&
232             ((pci_resource_start(pdev, SIS_SCR_PCI_BAR) == 0) ||
233              (pci_resource_len(pdev, SIS_SCR_PCI_BAR) < 128))) {
234                 genctl &= ~GENCTL_IOMAPPED_SCR;
235                 pci_write_config_dword(pdev, SIS_GENCTL, genctl);
236                 probe_ent->host_flags |= SIS_FLAG_CFGSCR;
237         }
238
239         if (!(probe_ent->host_flags & SIS_FLAG_CFGSCR)) {
240                 probe_ent->port[0].scr_addr =
241                         pci_resource_start(pdev, SIS_SCR_PCI_BAR);
242                 probe_ent->port[1].scr_addr =
243                         pci_resource_start(pdev, SIS_SCR_PCI_BAR) + 64;
244         }
245
246         pci_set_master(pdev);
247         pci_enable_intx(pdev);
248
249         /* FIXME: check ata_device_add return value */
250         ata_device_add(probe_ent);
251         kfree(probe_ent);
252
253         return 0;
254
255 err_out_regions:
256         pci_release_regions(pdev);
257
258 err_out:
259         pci_disable_device(pdev);
260         return rc;
261
262 }
263
264 static int __init sis_init(void)
265 {
266         return pci_module_init(&sis_pci_driver);
267 }
268
269 static void __exit sis_exit(void)
270 {
271         pci_unregister_driver(&sis_pci_driver);
272 }
273
274 module_init(sis_init);
275 module_exit(sis_exit);
276