This commit was manufactured by cvs2svn to create branch 'vserver'.
[linux-2.6.git] / drivers / scsi / sata_uli.c
1 /*
2  *  sata_uli.c - ULi Electronics SATA
3  *
4  *  The contents of this file are subject to the Open
5  *  Software License version 1.1 that can be found at
6  *  http://www.opensource.org/licenses/osl-1.1.txt and is included herein
7  *  by reference.
8  *
9  *  Alternatively, the contents of this file may be used under the terms
10  *  of the GNU General Public License version 2 (the "GPL") as distributed
11  *  in the kernel source COPYING file, in which case the provisions of
12  *  the GPL are applicable instead of the above.  If you wish to allow
13  *  the use of your version of this file only under the terms of the
14  *  GPL and not to allow others to use your version of this file under
15  *  the OSL, indicate your decision by deleting the provisions above and
16  *  replace them with the notice and other provisions required by the GPL.
17  *  If you do not delete the provisions above, a recipient may use your
18  *  version of this file under either the OSL or the GPL.
19  *
20  */
21
22 #include <linux/config.h>
23 #include <linux/kernel.h>
24 #include <linux/module.h>
25 #include <linux/pci.h>
26 #include <linux/init.h>
27 #include <linux/blkdev.h>
28 #include <linux/delay.h>
29 #include <linux/interrupt.h>
30 #include "scsi.h"
31 #include <scsi/scsi_host.h>
32 #include <linux/libata.h>
33
34 #define DRV_NAME        "sata_uli"
35 #define DRV_VERSION     "0.11"
36
37 enum {
38         uli_5289                = 0,
39         uli_5287                = 1,
40
41         /* PCI configuration registers */
42         ULI_SCR_BASE            = 0x90, /* sata0 phy SCR registers */
43         ULI_SATA1_OFS           = 0x10, /* offset from sata0->sata1 phy regs */
44
45 };
46
47 static int uli_init_one (struct pci_dev *pdev, const struct pci_device_id *ent);
48 static u32 uli_scr_read (struct ata_port *ap, unsigned int sc_reg);
49 static void uli_scr_write (struct ata_port *ap, unsigned int sc_reg, u32 val);
50
51 static struct pci_device_id uli_pci_tbl[] = {
52         { PCI_VENDOR_ID_AL, 0x5289, PCI_ANY_ID, PCI_ANY_ID, 0, 0, uli_5289 },
53         { PCI_VENDOR_ID_AL, 0x5287, PCI_ANY_ID, PCI_ANY_ID, 0, 0, uli_5287 },
54         { }     /* terminate list */
55 };
56
57
58 static struct pci_driver uli_pci_driver = {
59         .name                   = DRV_NAME,
60         .id_table               = uli_pci_tbl,
61         .probe                  = uli_init_one,
62         .remove                 = ata_pci_remove_one,
63 };
64
65 static Scsi_Host_Template uli_sht = {
66         .module                 = THIS_MODULE,
67         .name                   = DRV_NAME,
68         .ioctl                  = ata_scsi_ioctl,
69         .queuecommand           = ata_scsi_queuecmd,
70         .eh_strategy_handler    = ata_scsi_error,
71         .can_queue              = ATA_DEF_QUEUE,
72         .this_id                = ATA_SHT_THIS_ID,
73         .sg_tablesize           = LIBATA_MAX_PRD,
74         .max_sectors            = ATA_MAX_SECTORS,
75         .cmd_per_lun            = ATA_SHT_CMD_PER_LUN,
76         .emulated               = ATA_SHT_EMULATED,
77         .use_clustering         = ATA_SHT_USE_CLUSTERING,
78         .proc_name              = DRV_NAME,
79         .dma_boundary           = ATA_DMA_BOUNDARY,
80         .slave_configure        = ata_scsi_slave_config,
81         .bios_param             = ata_std_bios_param,
82 };
83
84 static struct ata_port_operations uli_ops = {
85         .port_disable           = ata_port_disable,
86
87         .tf_load                = ata_tf_load,
88         .tf_read                = ata_tf_read,
89         .check_status           = ata_check_status,
90         .exec_command           = ata_exec_command,
91         .dev_select             = ata_std_dev_select,
92
93         .phy_reset              = sata_phy_reset,
94
95         .bmdma_setup            = ata_bmdma_setup,
96         .bmdma_start            = ata_bmdma_start,
97         .qc_prep                = ata_qc_prep,
98         .qc_issue               = ata_qc_issue_prot,
99
100         .eng_timeout            = ata_eng_timeout,
101
102         .irq_handler            = ata_interrupt,
103         .irq_clear              = ata_bmdma_irq_clear,
104
105         .scr_read               = uli_scr_read,
106         .scr_write              = uli_scr_write,
107
108         .port_start             = ata_port_start,
109         .port_stop              = ata_port_stop,
110 };
111
112 static struct ata_port_info uli_port_info = {
113         .sht            = &uli_sht,
114         .host_flags     = ATA_FLAG_SATA | ATA_FLAG_SATA_RESET |
115                           ATA_FLAG_NO_LEGACY,
116         .pio_mask       = 0x03,         //support pio mode 4 (FIXME)
117         .udma_mask      = 0x7f,         //support udma mode 6
118         .port_ops       = &uli_ops,
119 };
120
121
122 MODULE_AUTHOR("Peer Chen");
123 MODULE_DESCRIPTION("low-level driver for ULi Electronics SATA controller");
124 MODULE_LICENSE("GPL");
125 MODULE_DEVICE_TABLE(pci, uli_pci_tbl);
126 MODULE_VERSION(DRV_VERSION);
127
128 static unsigned int get_scr_cfg_addr(unsigned int port_no, unsigned int sc_reg)
129 {
130         unsigned int addr = ULI_SCR_BASE + (4 * sc_reg);
131
132         switch (port_no) {
133         case 0:
134                 break;
135         case 1:
136                 addr += ULI_SATA1_OFS;
137                 break;
138         case 2:
139                 addr += ULI_SATA1_OFS*4;
140                 break;
141         case 3:
142                 addr += ULI_SATA1_OFS*5;
143                 break;
144         default:
145                 BUG();
146                 break;
147         }
148         return addr;
149 }
150
151 static u32 uli_scr_cfg_read (struct ata_port *ap, unsigned int sc_reg)
152 {
153         unsigned int cfg_addr = get_scr_cfg_addr(ap->port_no, sc_reg);
154         u32 val;
155
156         pci_read_config_dword(ap->host_set->pdev, cfg_addr, &val);
157         return val;
158 }
159
160 static void uli_scr_cfg_write (struct ata_port *ap, unsigned int scr, u32 val)
161 {
162         unsigned int cfg_addr = get_scr_cfg_addr(ap->port_no, scr);
163
164         pci_write_config_dword(ap->host_set->pdev, cfg_addr, val);
165 }
166
167 static u32 uli_scr_read (struct ata_port *ap, unsigned int sc_reg)
168 {
169         if (sc_reg > SCR_CONTROL)
170                 return 0xffffffffU;
171
172         return uli_scr_cfg_read(ap, sc_reg);
173 }
174
175 static void uli_scr_write (struct ata_port *ap, unsigned int sc_reg, u32 val)
176 {
177         if (sc_reg > SCR_CONTROL)       //SCR_CONTROL=2, SCR_ERROR=1, SCR_STATUS=0
178                 return;
179
180         uli_scr_cfg_write(ap, sc_reg, val);
181 }
182
183 /* move to PCI layer, integrate w/ MSI stuff */
184 static void pci_enable_intx(struct pci_dev *pdev)
185 {
186         u16 pci_command;
187
188         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
189         if (pci_command & PCI_COMMAND_INTX_DISABLE) {
190                 pci_command &= ~PCI_COMMAND_INTX_DISABLE;
191                 pci_write_config_word(pdev, PCI_COMMAND, pci_command);
192         }
193 }
194
195 static int uli_init_one (struct pci_dev *pdev, const struct pci_device_id *ent)
196 {
197         struct ata_probe_ent *probe_ent;
198         struct ata_port_info *ppi;
199         int rc;
200         unsigned int board_idx = (unsigned int) ent->driver_data;
201
202         rc = pci_enable_device(pdev);
203         if (rc)
204                 return rc;
205
206         rc = pci_request_regions(pdev, DRV_NAME);
207         if (rc)
208                 goto err_out;
209
210         rc = pci_set_dma_mask(pdev, ATA_DMA_MASK);
211         if (rc)
212                 goto err_out_regions;
213         rc = pci_set_consistent_dma_mask(pdev, ATA_DMA_MASK);
214         if (rc)
215                 goto err_out_regions;
216
217         ppi = &uli_port_info;
218         probe_ent = ata_pci_init_native_mode(pdev, &ppi);
219         if (!probe_ent) {
220                 rc = -ENOMEM;
221                 goto err_out_regions;
222         }
223
224         switch (board_idx) {
225         case uli_5287:
226                 probe_ent->n_ports = 4;
227
228                 probe_ent->port[2].cmd_addr = pci_resource_start(pdev, 0) + 8;
229                 probe_ent->port[2].altstatus_addr =
230                 probe_ent->port[2].ctl_addr =
231                         (pci_resource_start(pdev, 1) | ATA_PCI_CTL_OFS) + 4;
232                 probe_ent->port[2].bmdma_addr = pci_resource_start(pdev, 4) + 16;
233
234                 probe_ent->port[3].cmd_addr = pci_resource_start(pdev, 2) + 8;
235                 probe_ent->port[3].altstatus_addr =
236                 probe_ent->port[3].ctl_addr =
237                         (pci_resource_start(pdev, 3) | ATA_PCI_CTL_OFS) + 4;
238                 probe_ent->port[3].bmdma_addr = pci_resource_start(pdev, 4) + 24;
239
240                 ata_std_ports(&probe_ent->port[2]);
241                 ata_std_ports(&probe_ent->port[3]);
242                 break;
243
244         case uli_5289:
245                 /* do nothing; ata_pci_init_native_mode did it all */
246                 break;
247
248         default:
249                 BUG();
250                 break;
251         }
252
253         pci_set_master(pdev);
254         pci_enable_intx(pdev);
255
256         /* FIXME: check ata_device_add return value */
257         ata_device_add(probe_ent);
258         kfree(probe_ent);
259
260         return 0;
261
262 err_out_regions:
263         pci_release_regions(pdev);
264
265 err_out:
266         pci_disable_device(pdev);
267         return rc;
268
269 }
270
271 static int __init uli_init(void)
272 {
273         return pci_module_init(&uli_pci_driver);
274 }
275
276 static void __exit uli_exit(void)
277 {
278         pci_unregister_driver(&uli_pci_driver);
279 }
280
281
282 module_init(uli_init);
283 module_exit(uli_exit);