patch-2_6_7-vs1_9_1_12
[linux-2.6.git] / drivers / usb / host / ehci.h
1 /*
2  * Copyright (c) 2001-2002 by David Brownell
3  * 
4  * This program is free software; you can redistribute it and/or modify it
5  * under the terms of the GNU General Public License as published by the
6  * Free Software Foundation; either version 2 of the License, or (at your
7  * option) any later version.
8  *
9  * This program is distributed in the hope that it will be useful, but
10  * WITHOUT ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
11  * or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
12  * for more details.
13  *
14  * You should have received a copy of the GNU General Public License
15  * along with this program; if not, write to the Free Software Foundation,
16  * Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
17  */
18
19 #ifndef __LINUX_EHCI_HCD_H
20 #define __LINUX_EHCI_HCD_H
21
22 /* definitions used for the EHCI driver */
23
24 /* statistics can be kept for for tuning/monitoring */
25 struct ehci_stats {
26         /* irq usage */
27         unsigned long           normal;
28         unsigned long           error;
29         unsigned long           reclaim;
30         unsigned long           lost_iaa;
31
32         /* termination of urbs from core */
33         unsigned long           complete;
34         unsigned long           unlink;
35 };
36
37 /* ehci_hcd->lock guards shared data against other CPUs:
38  *   ehci_hcd:  async, reclaim, periodic (and shadow), ...
39  *   hcd_dev:   ep[]
40  *   ehci_qh:   qh_next, qtd_list
41  *   ehci_qtd:  qtd_list
42  *
43  * Also, hold this lock when talking to HC registers or
44  * when updating hw_* fields in shared qh/qtd/... structures.
45  */
46
47 #define EHCI_MAX_ROOT_PORTS     15              /* see HCS_N_PORTS */
48
49 struct ehci_hcd {                       /* one per controller */
50         spinlock_t              lock;
51
52         /* async schedule support */
53         struct ehci_qh          *async;
54         struct ehci_qh          *reclaim;
55         int                     reclaim_ready : 1;
56
57         /* periodic schedule support */
58 #define DEFAULT_I_TDPS          1024            /* some HCs can do less */
59         unsigned                periodic_size;
60         u32                     *periodic;      /* hw periodic table */
61         dma_addr_t              periodic_dma;
62         unsigned                i_thresh;       /* uframes HC might cache */
63
64         union ehci_shadow       *pshadow;       /* mirror hw periodic table */
65         int                     next_uframe;    /* scan periodic, start here */
66         unsigned                periodic_sched; /* periodic activity count */
67
68         /* per root hub port */
69         unsigned long           reset_done [EHCI_MAX_ROOT_PORTS];
70
71         /* glue to PCI and HCD framework */
72         struct usb_hcd          hcd;
73         struct ehci_caps        *caps;
74         struct ehci_regs        *regs;
75         u32                     hcs_params;     /* cached register copy */
76
77         /* per-HC memory pools (could be per-bus, but ...) */
78         struct dma_pool         *qh_pool;       /* qh per active urb */
79         struct dma_pool         *qtd_pool;      /* one or more per qh */
80         struct dma_pool         *itd_pool;      /* itd per iso urb */
81         struct dma_pool         *sitd_pool;     /* sitd per split iso urb */
82
83         struct timer_list       watchdog;
84         struct notifier_block   reboot_notifier;
85         unsigned long           actions;
86         unsigned                stamp;
87         unsigned long           next_statechange;
88         u32                     command;
89
90         unsigned                is_arc_rh_tt:1; /* ARC roothub with TT */
91
92         /* irq statistics */
93 #ifdef EHCI_STATS
94         struct ehci_stats       stats;
95 #       define COUNT(x) do { (x)++; } while (0)
96 #else
97 #       define COUNT(x) do {} while (0)
98 #endif
99 };
100
101 /* unwrap an HCD pointer to get an EHCI_HCD pointer */ 
102 #define hcd_to_ehci(hcd_ptr) container_of(hcd_ptr, struct ehci_hcd, hcd)
103
104
105 enum ehci_timer_action {
106         TIMER_IO_WATCHDOG,
107         TIMER_IAA_WATCHDOG,
108         TIMER_ASYNC_SHRINK,
109         TIMER_ASYNC_OFF,
110 };
111
112 static inline void
113 timer_action_done (struct ehci_hcd *ehci, enum ehci_timer_action action)
114 {
115         clear_bit (action, &ehci->actions);
116 }
117
118 static inline void
119 timer_action (struct ehci_hcd *ehci, enum ehci_timer_action action)
120 {
121         if (!test_and_set_bit (action, &ehci->actions)) {
122                 unsigned long t;
123
124                 switch (action) {
125                 case TIMER_IAA_WATCHDOG:
126                         t = EHCI_IAA_JIFFIES;
127                         break;
128                 case TIMER_IO_WATCHDOG:
129                         t = EHCI_IO_JIFFIES;
130                         break;
131                 case TIMER_ASYNC_OFF:
132                         t = EHCI_ASYNC_JIFFIES;
133                         break;
134                 // case TIMER_ASYNC_SHRINK:
135                 default:
136                         t = EHCI_SHRINK_JIFFIES;
137                         break;
138                 }
139                 t += jiffies;
140                 // all timings except IAA watchdog can be overridden.
141                 // async queue SHRINK often precedes IAA.  while it's ready
142                 // to go OFF neither can matter, and afterwards the IO
143                 // watchdog stops unless there's still periodic traffic.
144                 if (action != TIMER_IAA_WATCHDOG
145                                 && t > ehci->watchdog.expires
146                                 && timer_pending (&ehci->watchdog))
147                         return;
148                 mod_timer (&ehci->watchdog, t);
149         }
150 }
151
152 /*-------------------------------------------------------------------------*/
153
154 /* EHCI register interface, corresponds to EHCI Revision 0.95 specification */
155
156 /* Section 2.2 Host Controller Capability Registers */
157 struct ehci_caps {
158         /* these fields are specified as 8 and 16 bit registers,
159          * but some hosts can't perform 8 or 16 bit PCI accesses.
160          */
161         u32     hc_capbase;
162 #define HC_LENGTH(p)            (((p)>>00)&0x00ff)      /* bits 7:0 */
163 #define HC_VERSION(p)           (((p)>>16)&0xffff)      /* bits 31:16 */
164         u32             hcs_params;     /* HCSPARAMS - offset 0x4 */
165 #define HCS_DEBUG_PORT(p)       (((p)>>20)&0xf) /* bits 23:20, debug port? */
166 #define HCS_INDICATOR(p)        ((p)&(1 << 16)) /* true: has port indicators */
167 #define HCS_N_CC(p)             (((p)>>12)&0xf) /* bits 15:12, #companion HCs */
168 #define HCS_N_PCC(p)            (((p)>>8)&0xf)  /* bits 11:8, ports per CC */
169 #define HCS_PORTROUTED(p)       ((p)&(1 << 7))  /* true: port routing */ 
170 #define HCS_PPC(p)              ((p)&(1 << 4))  /* true: port power control */ 
171 #define HCS_N_PORTS(p)          (((p)>>0)&0xf)  /* bits 3:0, ports on HC */
172
173         u32             hcc_params;      /* HCCPARAMS - offset 0x8 */
174 #define HCC_EXT_CAPS(p)         (((p)>>8)&0xff) /* for pci extended caps */
175 #define HCC_ISOC_CACHE(p)       ((p)&(1 << 7))  /* true: can cache isoc frame */
176 #define HCC_ISOC_THRES(p)       (((p)>>4)&0x7)  /* bits 6:4, uframes cached */
177 #define HCC_CANPARK(p)          ((p)&(1 << 2))  /* true: can park on async qh */
178 #define HCC_PGM_FRAMELISTLEN(p) ((p)&(1 << 1))  /* true: periodic_size changes*/
179 #define HCC_64BIT_ADDR(p)       ((p)&(1))       /* true: can use 64-bit addr */
180         u8              portroute [8];   /* nibbles for routing - offset 0xC */
181 } __attribute__ ((packed));
182
183
184 /* Section 2.3 Host Controller Operational Registers */
185 struct ehci_regs {
186
187         /* USBCMD: offset 0x00 */
188         u32             command;
189 /* 23:16 is r/w intr rate, in microframes; default "8" == 1/msec */
190 #define CMD_PARK        (1<<11)         /* enable "park" on async qh */
191 #define CMD_PARK_CNT(c) (((c)>>8)&3)    /* how many transfers to park for */
192 #define CMD_LRESET      (1<<7)          /* partial reset (no ports, etc) */
193 #define CMD_IAAD        (1<<6)          /* "doorbell" interrupt async advance */
194 #define CMD_ASE         (1<<5)          /* async schedule enable */
195 #define CMD_PSE         (1<<4)          /* periodic schedule enable */
196 /* 3:2 is periodic frame list size */
197 #define CMD_RESET       (1<<1)          /* reset HC not bus */
198 #define CMD_RUN         (1<<0)          /* start/stop HC */
199
200         /* USBSTS: offset 0x04 */
201         u32             status;
202 #define STS_ASS         (1<<15)         /* Async Schedule Status */
203 #define STS_PSS         (1<<14)         /* Periodic Schedule Status */
204 #define STS_RECL        (1<<13)         /* Reclamation */
205 #define STS_HALT        (1<<12)         /* Not running (any reason) */
206 /* some bits reserved */
207         /* these STS_* flags are also intr_enable bits (USBINTR) */
208 #define STS_IAA         (1<<5)          /* Interrupted on async advance */
209 #define STS_FATAL       (1<<4)          /* such as some PCI access errors */
210 #define STS_FLR         (1<<3)          /* frame list rolled over */
211 #define STS_PCD         (1<<2)          /* port change detect */
212 #define STS_ERR         (1<<1)          /* "error" completion (overflow, ...) */
213 #define STS_INT         (1<<0)          /* "normal" completion (short, ...) */
214
215         /* USBINTR: offset 0x08 */
216         u32             intr_enable;
217
218         /* FRINDEX: offset 0x0C */
219         u32             frame_index;    /* current microframe number */
220         /* CTRLDSSEGMENT: offset 0x10 */
221         u32             segment;        /* address bits 63:32 if needed */
222         /* PERIODICLISTBASE: offset 0x14 */
223         u32             frame_list;     /* points to periodic list */
224         /* ASYNCLISTADDR: offset 0x18 */
225         u32             async_next;     /* address of next async queue head */
226
227         u32             reserved [9];
228
229         /* CONFIGFLAG: offset 0x40 */
230         u32             configured_flag;
231 #define FLAG_CF         (1<<0)          /* true: we'll support "high speed" */
232
233         /* PORTSC: offset 0x44 */
234         u32             port_status [0];        /* up to N_PORTS */
235 /* 31:23 reserved */
236 #define PORT_WKOC_E     (1<<22)         /* wake on overcurrent (enable) */
237 #define PORT_WKDISC_E   (1<<21)         /* wake on disconnect (enable) */
238 #define PORT_WKCONN_E   (1<<20)         /* wake on connect (enable) */
239 /* 19:16 for port testing */
240 #define PORT_LED_OFF    (0<<14)
241 #define PORT_LED_AMBER  (1<<14)
242 #define PORT_LED_GREEN  (2<<14)
243 #define PORT_LED_MASK   (3<<14)
244 #define PORT_OWNER      (1<<13)         /* true: companion hc owns this port */
245 #define PORT_POWER      (1<<12)         /* true: has power (see PPC) */
246 #define PORT_USB11(x) (((x)&(3<<10))==(1<<10))  /* USB 1.1 device */
247 /* 11:10 for detecting lowspeed devices (reset vs release ownership) */
248 /* 9 reserved */
249 #define PORT_RESET      (1<<8)          /* reset port */
250 #define PORT_SUSPEND    (1<<7)          /* suspend port */
251 #define PORT_RESUME     (1<<6)          /* resume it */
252 #define PORT_OCC        (1<<5)          /* over current change */
253 #define PORT_OC         (1<<4)          /* over current active */
254 #define PORT_PEC        (1<<3)          /* port enable change */
255 #define PORT_PE         (1<<2)          /* port enable */
256 #define PORT_CSC        (1<<1)          /* connect status change */
257 #define PORT_CONNECT    (1<<0)          /* device connected */
258 } __attribute__ ((packed));
259
260
261 /*-------------------------------------------------------------------------*/
262
263 #define QTD_NEXT(dma)   cpu_to_le32((u32)dma)
264
265 /*
266  * EHCI Specification 0.95 Section 3.5
267  * QTD: describe data transfer components (buffer, direction, ...) 
268  * See Fig 3-6 "Queue Element Transfer Descriptor Block Diagram".
269  *
270  * These are associated only with "QH" (Queue Head) structures,
271  * used with control, bulk, and interrupt transfers.
272  */
273 struct ehci_qtd {
274         /* first part defined by EHCI spec */
275         u32                     hw_next;          /* see EHCI 3.5.1 */
276         u32                     hw_alt_next;      /* see EHCI 3.5.2 */
277         u32                     hw_token;         /* see EHCI 3.5.3 */       
278 #define QTD_TOGGLE      (1 << 31)       /* data toggle */
279 #define QTD_LENGTH(tok) (((tok)>>16) & 0x7fff)
280 #define QTD_IOC         (1 << 15)       /* interrupt on complete */
281 #define QTD_CERR(tok)   (((tok)>>10) & 0x3)
282 #define QTD_PID(tok)    (((tok)>>8) & 0x3)
283 #define QTD_STS_ACTIVE  (1 << 7)        /* HC may execute this */
284 #define QTD_STS_HALT    (1 << 6)        /* halted on error */
285 #define QTD_STS_DBE     (1 << 5)        /* data buffer error (in HC) */
286 #define QTD_STS_BABBLE  (1 << 4)        /* device was babbling (qtd halted) */
287 #define QTD_STS_XACT    (1 << 3)        /* device gave illegal response */
288 #define QTD_STS_MMF     (1 << 2)        /* incomplete split transaction */
289 #define QTD_STS_STS     (1 << 1)        /* split transaction state */
290 #define QTD_STS_PING    (1 << 0)        /* issue PING? */
291         u32                     hw_buf [5];        /* see EHCI 3.5.4 */
292         u32                     hw_buf_hi [5];        /* Appendix B */
293
294         /* the rest is HCD-private */
295         dma_addr_t              qtd_dma;                /* qtd address */
296         struct list_head        qtd_list;               /* sw qtd list */
297         struct urb              *urb;                   /* qtd's urb */
298         size_t                  length;                 /* length of buffer */
299 } __attribute__ ((aligned (32)));
300
301 /* mask NakCnt+T in qh->hw_alt_next */
302 #define QTD_MASK __constant_cpu_to_le32 (~0x1f)
303
304 #define IS_SHORT_READ(token) (QTD_LENGTH (token) != 0 && QTD_PID (token) == 1)
305
306 /*-------------------------------------------------------------------------*/
307
308 /* type tag from {qh,itd,sitd,fstn}->hw_next */
309 #define Q_NEXT_TYPE(dma) ((dma) & __constant_cpu_to_le32 (3 << 1))
310
311 /* values for that type tag */
312 #define Q_TYPE_ITD      __constant_cpu_to_le32 (0 << 1)
313 #define Q_TYPE_QH       __constant_cpu_to_le32 (1 << 1)
314 #define Q_TYPE_SITD     __constant_cpu_to_le32 (2 << 1)
315 #define Q_TYPE_FSTN     __constant_cpu_to_le32 (3 << 1)
316
317 /* next async queue entry, or pointer to interrupt/periodic QH */
318 #define QH_NEXT(dma)    (cpu_to_le32(((u32)dma)&~0x01f)|Q_TYPE_QH)
319
320 /* for periodic/async schedules and qtd lists, mark end of list */
321 #define EHCI_LIST_END   __constant_cpu_to_le32(1) /* "null pointer" to hw */
322
323 /*
324  * Entries in periodic shadow table are pointers to one of four kinds
325  * of data structure.  That's dictated by the hardware; a type tag is
326  * encoded in the low bits of the hardware's periodic schedule.  Use
327  * Q_NEXT_TYPE to get the tag.
328  *
329  * For entries in the async schedule, the type tag always says "qh".
330  */
331 union ehci_shadow {
332         struct ehci_qh          *qh;            /* Q_TYPE_QH */
333         struct ehci_itd         *itd;           /* Q_TYPE_ITD */
334         struct ehci_sitd        *sitd;          /* Q_TYPE_SITD */
335         struct ehci_fstn        *fstn;          /* Q_TYPE_FSTN */
336         u32                     *hw_next;       /* (all types) */
337         void                    *ptr;
338 };
339
340 /*-------------------------------------------------------------------------*/
341
342 /*
343  * EHCI Specification 0.95 Section 3.6
344  * QH: describes control/bulk/interrupt endpoints
345  * See Fig 3-7 "Queue Head Structure Layout".
346  *
347  * These appear in both the async and (for interrupt) periodic schedules.
348  */
349
350 struct ehci_qh {
351         /* first part defined by EHCI spec */
352         u32                     hw_next;         /* see EHCI 3.6.1 */
353         u32                     hw_info1;        /* see EHCI 3.6.2 */
354 #define QH_HEAD         0x00008000
355         u32                     hw_info2;        /* see EHCI 3.6.2 */
356         u32                     hw_current;      /* qtd list - see EHCI 3.6.4 */
357         
358         /* qtd overlay (hardware parts of a struct ehci_qtd) */
359         u32                     hw_qtd_next;
360         u32                     hw_alt_next;
361         u32                     hw_token;
362         u32                     hw_buf [5];
363         u32                     hw_buf_hi [5];
364
365         /* the rest is HCD-private */
366         dma_addr_t              qh_dma;         /* address of qh */
367         union ehci_shadow       qh_next;        /* ptr to qh; or periodic */
368         struct list_head        qtd_list;       /* sw qtd list */
369         struct ehci_qtd         *dummy;
370         struct ehci_qh          *reclaim;       /* next to reclaim */
371
372         struct ehci_hcd         *ehci;
373         struct kref             kref;
374         unsigned                stamp;
375
376         u8                      qh_state;
377 #define QH_STATE_LINKED         1               /* HC sees this */
378 #define QH_STATE_UNLINK         2               /* HC may still see this */
379 #define QH_STATE_IDLE           3               /* HC doesn't see this */
380 #define QH_STATE_UNLINK_WAIT    4               /* LINKED and on reclaim q */
381 #define QH_STATE_COMPLETING     5               /* don't touch token.HALT */
382
383         /* periodic schedule info */
384         u8                      usecs;          /* intr bandwidth */
385         u8                      gap_uf;         /* uframes split/csplit gap */
386         u8                      c_usecs;        /* ... split completion bw */
387         unsigned short          period;         /* polling interval */
388         unsigned short          start;          /* where polling starts */
389 #define NO_FRAME ((unsigned short)~0)                   /* pick new start */
390         struct usb_device       *dev;           /* access to TT */
391 } __attribute__ ((aligned (32)));
392
393 /*-------------------------------------------------------------------------*/
394
395 /* description of one iso transaction (up to 3 KB data if highspeed) */
396 struct ehci_iso_packet {
397         /* These will be copied to iTD when scheduling */
398         u64                     bufp;           /* itd->hw_bufp{,_hi}[pg] |= */
399         u32                     transaction;    /* itd->hw_transaction[i] |= */
400         u8                      cross;          /* buf crosses pages */
401         /* for full speed OUT splits */
402         u16                     buf1;
403 };
404
405 /* temporary schedule data for packets from iso urbs (both speeds)
406  * each packet is one logical usb transaction to the device (not TT),
407  * beginning at stream->next_uframe
408  */
409 struct ehci_iso_sched {
410         struct list_head        td_list;
411         unsigned                span;
412         struct ehci_iso_packet  packet [0];
413 };
414
415 /*
416  * ehci_iso_stream - groups all (s)itds for this endpoint.
417  * acts like a qh would, if EHCI had them for ISO.
418  */
419 struct ehci_iso_stream {
420         /* first two fields match QH, but info1 == 0 */
421         u32                     hw_next;
422         u32                     hw_info1;
423
424         u32                     refcount;
425         u8                      bEndpointAddress;
426         u8                      highspeed;
427         u16                     depth;          /* depth in uframes */
428         struct list_head        td_list;        /* queued itds/sitds */
429         struct list_head        free_list;      /* list of unused itds/sitds */
430         struct usb_device       *udev;
431
432         /* output of (re)scheduling */
433         unsigned long           start;          /* jiffies */
434         unsigned long           rescheduled;
435         int                     next_uframe;
436         u32                     splits;
437
438         /* the rest is derived from the endpoint descriptor,
439          * trusting urb->interval == f(epdesc->bInterval) and
440          * including the extra info for hw_bufp[0..2]
441          */
442         u8                      interval;
443         u8                      usecs, c_usecs;
444         u16                     maxp;
445         u16                     raw_mask;
446         unsigned                bandwidth;
447
448         /* This is used to initialize iTD's hw_bufp fields */
449         u32                     buf0;           
450         u32                     buf1;           
451         u32                     buf2;
452
453         /* this is used to initialize sITD's tt info */
454         u32                     address;
455 };
456
457 /*-------------------------------------------------------------------------*/
458
459 /*
460  * EHCI Specification 0.95 Section 3.3
461  * Fig 3-4 "Isochronous Transaction Descriptor (iTD)"
462  *
463  * Schedule records for high speed iso xfers
464  */
465 struct ehci_itd {
466         /* first part defined by EHCI spec */
467         u32                     hw_next;           /* see EHCI 3.3.1 */
468         u32                     hw_transaction [8]; /* see EHCI 3.3.2 */
469 #define EHCI_ISOC_ACTIVE        (1<<31)        /* activate transfer this slot */
470 #define EHCI_ISOC_BUF_ERR       (1<<30)        /* Data buffer error */
471 #define EHCI_ISOC_BABBLE        (1<<29)        /* babble detected */
472 #define EHCI_ISOC_XACTERR       (1<<28)        /* XactErr - transaction error */
473 #define EHCI_ITD_LENGTH(tok)    (((tok)>>16) & 0x0fff)
474 #define EHCI_ITD_IOC            (1 << 15)       /* interrupt on complete */
475
476 #define ITD_ACTIVE      __constant_cpu_to_le32(EHCI_ISOC_ACTIVE)
477
478         u32                     hw_bufp [7];    /* see EHCI 3.3.3 */ 
479         u32                     hw_bufp_hi [7]; /* Appendix B */
480
481         /* the rest is HCD-private */
482         dma_addr_t              itd_dma;        /* for this itd */
483         union ehci_shadow       itd_next;       /* ptr to periodic q entry */
484
485         struct urb              *urb;
486         struct ehci_iso_stream  *stream;        /* endpoint's queue */
487         struct list_head        itd_list;       /* list of stream's itds */
488
489         /* any/all hw_transactions here may be used by that urb */
490         unsigned                frame;          /* where scheduled */
491         unsigned                pg;
492         unsigned                index[8];       /* in urb->iso_frame_desc */
493         u8                      usecs[8];
494 } __attribute__ ((aligned (32)));
495
496 /*-------------------------------------------------------------------------*/
497
498 /*
499  * EHCI Specification 0.95 Section 3.4 
500  * siTD, aka split-transaction isochronous Transfer Descriptor
501  *       ... describe full speed iso xfers through TT in hubs
502  * see Figure 3-5 "Split-transaction Isochronous Transaction Descriptor (siTD)
503  */
504 struct ehci_sitd {
505         /* first part defined by EHCI spec */
506         u32                     hw_next;
507 /* uses bit field macros above - see EHCI 0.95 Table 3-8 */
508         u32                     hw_fullspeed_ep;        /* EHCI table 3-9 */
509         u32                     hw_uframe;              /* EHCI table 3-10 */
510         u32                     hw_results;             /* EHCI table 3-11 */
511 #define SITD_IOC        (1 << 31)       /* interrupt on completion */
512 #define SITD_PAGE       (1 << 30)       /* buffer 0/1 */
513 #define SITD_LENGTH(x)  (0x3ff & ((x)>>16))
514 #define SITD_STS_ACTIVE (1 << 7)        /* HC may execute this */
515 #define SITD_STS_ERR    (1 << 6)        /* error from TT */
516 #define SITD_STS_DBE    (1 << 5)        /* data buffer error (in HC) */
517 #define SITD_STS_BABBLE (1 << 4)        /* device was babbling */
518 #define SITD_STS_XACT   (1 << 3)        /* illegal IN response */
519 #define SITD_STS_MMF    (1 << 2)        /* incomplete split transaction */
520 #define SITD_STS_STS    (1 << 1)        /* split transaction state */
521
522 #define SITD_ACTIVE     __constant_cpu_to_le32(SITD_STS_ACTIVE)
523
524         u32                     hw_buf [2];             /* EHCI table 3-12 */
525         u32                     hw_backpointer;         /* EHCI table 3-13 */
526         u32                     hw_buf_hi [2];          /* Appendix B */
527
528         /* the rest is HCD-private */
529         dma_addr_t              sitd_dma;
530         union ehci_shadow       sitd_next;      /* ptr to periodic q entry */
531
532         struct urb              *urb;
533         struct ehci_iso_stream  *stream;        /* endpoint's queue */
534         struct list_head        sitd_list;      /* list of stream's sitds */
535         unsigned                frame;
536         unsigned                index;
537 } __attribute__ ((aligned (32)));
538
539 /*-------------------------------------------------------------------------*/
540
541 /*
542  * EHCI Specification 0.96 Section 3.7
543  * Periodic Frame Span Traversal Node (FSTN)
544  *
545  * Manages split interrupt transactions (using TT) that span frame boundaries
546  * into uframes 0/1; see 4.12.2.2.  In those uframes, a "save place" FSTN
547  * makes the HC jump (back) to a QH to scan for fs/ls QH completions until
548  * it hits a "restore" FSTN; then it returns to finish other uframe 0/1 work.
549  */
550 struct ehci_fstn {
551         u32                     hw_next;        /* any periodic q entry */
552         u32                     hw_prev;        /* qh or EHCI_LIST_END */
553
554         /* the rest is HCD-private */
555         dma_addr_t              fstn_dma;
556         union ehci_shadow       fstn_next;      /* ptr to periodic q entry */
557 } __attribute__ ((aligned (32)));
558
559 /*-------------------------------------------------------------------------*/
560
561 #ifdef CONFIG_USB_EHCI_ROOT_HUB_TT
562
563 /*
564  * Some EHCI controllers have a Transaction Translator built into the
565  * root hub. This is a non-standard feature.  Each controller will need
566  * to add code to the following inline functions, and call them as
567  * needed (mostly in root hub code).
568  */
569
570 #define ehci_is_ARC(e)                  ((e)->is_arc_rh_tt)
571
572 /* Returns the speed of a device attached to a port on the root hub. */
573 static inline unsigned int
574 ehci_port_speed(struct ehci_hcd *ehci, unsigned int portsc)
575 {
576         if (ehci_is_ARC(ehci)) {
577                 switch ((portsc>>26)&3) {
578                 case 0:
579                         return 0;
580                 case 1:
581                         return (1<<USB_PORT_FEAT_LOWSPEED);
582                 case 2:
583                 default:
584                         return (1<<USB_PORT_FEAT_HIGHSPEED);
585                 }
586         }
587         return (1<<USB_PORT_FEAT_HIGHSPEED);
588 }
589
590 #else
591
592 #define ehci_is_ARC(e)                  (0)
593
594 #define ehci_port_speed(ehci, portsc)   (1<<USB_PORT_FEAT_HIGHSPEED)
595 #endif
596
597 /*-------------------------------------------------------------------------*/
598
599 #ifndef DEBUG
600 #define STUB_DEBUG_FILES
601 #endif  /* DEBUG */
602
603 /*-------------------------------------------------------------------------*/
604
605 #endif /* __LINUX_EHCI_HCD_H */