patch-2_6_7-vs1_9_1_12
[linux-2.6.git] / include / asm-arm / arch-s3c2410 / regs-irq.h
1 /* linux/include/asm/arch-s3c2410/regs-irq.h
2  *
3  * Copyright (c) 2003 Simtec Electronics <linux@simtec.co.uk>
4  *                    http://www.simtec.co.uk/products/SWLINUX/
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  *
10  *
11  *
12  *  Changelog:
13  *    19-06-2003     BJD     Created file
14  *    12-03-2004     BJD     Updated include protection
15  */
16
17
18 #ifndef ___ASM_ARCH_REGS_IRQ_H
19 #define ___ASM_ARCH_REGS_IRQ_H "$Id: irq.h,v 1.3 2003/03/25 21:29:06 ben Exp $"
20
21 /* interrupt controller */
22
23 #define S3C2410_IRQREG(x)   ((x) + S3C2410_VA_IRQ)
24 #define S3C2410_EINTREG(x)  ((x) + S3C2410_VA_GPIO)
25
26 #define S3C2410_SRCPND         S3C2410_IRQREG(0x000)
27 #define S3C2410_INTMOD         S3C2410_IRQREG(0x004)
28 #define S3C2410_INTMSK         S3C2410_IRQREG(0x008)
29 #define S3C2410_PRIORITY       S3C2410_IRQREG(0x00C)
30 #define S3C2410_INTPND         S3C2410_IRQREG(0x010)
31 #define S3C2410_INTOFFSET      S3C2410_IRQREG(0x014)
32 #define S3C2410_SUBSRCPND      S3C2410_IRQREG(0x018)
33 #define S3C2410_INTSUBMSK      S3C2410_IRQREG(0x01C)
34
35 /* mask: 0=enable, 1=disable
36  * 1 bit EINT, 4=EINT4, 23=EINT23
37  * EINT0,1,2,3 are not handled here.
38 */
39
40 #define S3C2410_EINTMASK       S3C2410_EINTREG(0x0A4)
41 #define S3C2410_EINTPEND       S3C2410_EINTREG(0X0A8)
42
43 #endif /* ___ASM_ARCH_REGS_IRQ_H */