This commit was manufactured by cvs2svn to create tag
[linux-2.6.git] / include / asm-i386 / processor.h
1 /*
2  * include/asm-i386/processor.h
3  *
4  * Copyright (C) 1994 Linus Torvalds
5  */
6
7 #ifndef __ASM_I386_PROCESSOR_H
8 #define __ASM_I386_PROCESSOR_H
9
10 #include <asm/vm86.h>
11 #include <asm/math_emu.h>
12 #include <asm/segment.h>
13 #include <asm/page.h>
14 #include <asm/types.h>
15 #include <asm/sigcontext.h>
16 #include <asm/cpufeature.h>
17 #include <asm/msr.h>
18 #include <asm/system.h>
19 #include <linux/cache.h>
20 #include <linux/config.h>
21 #include <linux/threads.h>
22 #include <asm/percpu.h>
23
24 /* flag for disabling the tsc */
25 extern int tsc_disable;
26
27 struct desc_struct {
28         unsigned long a,b;
29 };
30
31 #define desc_empty(desc) \
32                 (!((desc)->a + (desc)->b))
33
34 #define desc_equal(desc1, desc2) \
35                 (((desc1)->a == (desc2)->a) && ((desc1)->b == (desc2)->b))
36 /*
37  * Default implementation of macro that returns current
38  * instruction pointer ("program counter").
39  */
40 #define current_text_addr() ({ void *pc; __asm__("movl $1f,%0\n1:":"=g" (pc)); pc; })
41
42 /*
43  *  CPU type and hardware bug flags. Kept separately for each CPU.
44  *  Members of this structure are referenced in head.S, so think twice
45  *  before touching them. [mj]
46  */
47
48 struct cpuinfo_x86 {
49         __u8    x86;            /* CPU family */
50         __u8    x86_vendor;     /* CPU vendor */
51         __u8    x86_model;
52         __u8    x86_mask;
53         char    wp_works_ok;    /* It doesn't on 386's */
54         char    hlt_works_ok;   /* Problems on some 486Dx4's and old 386's */
55         char    hard_math;
56         char    rfu;
57         int     cpuid_level;    /* Maximum supported CPUID level, -1=no CPUID */
58         unsigned long   x86_capability[NCAPINTS];
59         char    x86_vendor_id[16];
60         char    x86_model_id[64];
61         int     x86_cache_size;  /* in KB - valid for CPUS which support this
62                                     call  */
63         int     x86_cache_alignment;    /* In bytes */
64         int     fdiv_bug;
65         int     f00f_bug;
66         int     coma_bug;
67         unsigned long loops_per_jiffy;
68 } __attribute__((__aligned__(SMP_CACHE_BYTES)));
69
70 #define X86_VENDOR_INTEL 0
71 #define X86_VENDOR_CYRIX 1
72 #define X86_VENDOR_AMD 2
73 #define X86_VENDOR_UMC 3
74 #define X86_VENDOR_NEXGEN 4
75 #define X86_VENDOR_CENTAUR 5
76 #define X86_VENDOR_RISE 6
77 #define X86_VENDOR_TRANSMETA 7
78 #define X86_VENDOR_NSC 8
79 #define X86_VENDOR_NUM 9
80 #define X86_VENDOR_UNKNOWN 0xff
81
82 /*
83  * capabilities of CPUs
84  */
85
86 extern struct cpuinfo_x86 boot_cpu_data;
87 extern struct cpuinfo_x86 new_cpu_data;
88 extern struct tss_struct doublefault_tss;
89 DECLARE_PER_CPU(struct tss_struct, init_tss);
90
91 #ifdef CONFIG_SMP
92 extern struct cpuinfo_x86 cpu_data[];
93 #define current_cpu_data cpu_data[smp_processor_id()]
94 #else
95 #define cpu_data (&boot_cpu_data)
96 #define current_cpu_data boot_cpu_data
97 #endif
98
99 extern char ignore_fpu_irq;
100
101 extern void identify_cpu(struct cpuinfo_x86 *);
102 extern void print_cpu_info(struct cpuinfo_x86 *);
103 extern unsigned int init_intel_cacheinfo(struct cpuinfo_x86 *c);
104 extern void dodgy_tsc(void);
105
106 /*
107  * EFLAGS bits
108  */
109 #define X86_EFLAGS_CF   0x00000001 /* Carry Flag */
110 #define X86_EFLAGS_PF   0x00000004 /* Parity Flag */
111 #define X86_EFLAGS_AF   0x00000010 /* Auxillary carry Flag */
112 #define X86_EFLAGS_ZF   0x00000040 /* Zero Flag */
113 #define X86_EFLAGS_SF   0x00000080 /* Sign Flag */
114 #define X86_EFLAGS_TF   0x00000100 /* Trap Flag */
115 #define X86_EFLAGS_IF   0x00000200 /* Interrupt Flag */
116 #define X86_EFLAGS_DF   0x00000400 /* Direction Flag */
117 #define X86_EFLAGS_OF   0x00000800 /* Overflow Flag */
118 #define X86_EFLAGS_IOPL 0x00003000 /* IOPL mask */
119 #define X86_EFLAGS_NT   0x00004000 /* Nested Task */
120 #define X86_EFLAGS_RF   0x00010000 /* Resume Flag */
121 #define X86_EFLAGS_VM   0x00020000 /* Virtual Mode */
122 #define X86_EFLAGS_AC   0x00040000 /* Alignment Check */
123 #define X86_EFLAGS_VIF  0x00080000 /* Virtual Interrupt Flag */
124 #define X86_EFLAGS_VIP  0x00100000 /* Virtual Interrupt Pending */
125 #define X86_EFLAGS_ID   0x00200000 /* CPUID detection flag */
126
127 /*
128  * Generic CPUID function
129  */
130 static inline void cpuid(int op, int *eax, int *ebx, int *ecx, int *edx)
131 {
132         __asm__("cpuid"
133                 : "=a" (*eax),
134                   "=b" (*ebx),
135                   "=c" (*ecx),
136                   "=d" (*edx)
137                 : "0" (op));
138 }
139
140 /*
141  * CPUID functions returning a single datum
142  */
143 static inline unsigned int cpuid_eax(unsigned int op)
144 {
145         unsigned int eax;
146
147         __asm__("cpuid"
148                 : "=a" (eax)
149                 : "0" (op)
150                 : "bx", "cx", "dx");
151         return eax;
152 }
153 static inline unsigned int cpuid_ebx(unsigned int op)
154 {
155         unsigned int eax, ebx;
156
157         __asm__("cpuid"
158                 : "=a" (eax), "=b" (ebx)
159                 : "0" (op)
160                 : "cx", "dx" );
161         return ebx;
162 }
163 static inline unsigned int cpuid_ecx(unsigned int op)
164 {
165         unsigned int eax, ecx;
166
167         __asm__("cpuid"
168                 : "=a" (eax), "=c" (ecx)
169                 : "0" (op)
170                 : "bx", "dx" );
171         return ecx;
172 }
173 static inline unsigned int cpuid_edx(unsigned int op)
174 {
175         unsigned int eax, edx;
176
177         __asm__("cpuid"
178                 : "=a" (eax), "=d" (edx)
179                 : "0" (op)
180                 : "bx", "cx");
181         return edx;
182 }
183
184 #define load_cr3(pgdir) \
185         asm volatile("movl %0,%%cr3": :"r" (__pa(pgdir)))
186
187
188 /*
189  * Intel CPU features in CR4
190  */
191 #define X86_CR4_VME             0x0001  /* enable vm86 extensions */
192 #define X86_CR4_PVI             0x0002  /* virtual interrupts flag enable */
193 #define X86_CR4_TSD             0x0004  /* disable time stamp at ipl 3 */
194 #define X86_CR4_DE              0x0008  /* enable debugging extensions */
195 #define X86_CR4_PSE             0x0010  /* enable page size extensions */
196 #define X86_CR4_PAE             0x0020  /* enable physical address extensions */
197 #define X86_CR4_MCE             0x0040  /* Machine check enable */
198 #define X86_CR4_PGE             0x0080  /* enable global pages */
199 #define X86_CR4_PCE             0x0100  /* enable performance counters at ipl 3 */
200 #define X86_CR4_OSFXSR          0x0200  /* enable fast FPU save and restore */
201 #define X86_CR4_OSXMMEXCPT      0x0400  /* enable unmasked SSE exceptions */
202
203 /*
204  * Save the cr4 feature set we're using (ie
205  * Pentium 4MB enable and PPro Global page
206  * enable), so that any CPU's that boot up
207  * after us can get the correct flags.
208  */
209 extern unsigned long mmu_cr4_features;
210
211 static inline void set_in_cr4 (unsigned long mask)
212 {
213         mmu_cr4_features |= mask;
214         __asm__("movl %%cr4,%%eax\n\t"
215                 "orl %0,%%eax\n\t"
216                 "movl %%eax,%%cr4\n"
217                 : : "irg" (mask)
218                 :"ax");
219 }
220
221 static inline void clear_in_cr4 (unsigned long mask)
222 {
223         mmu_cr4_features &= ~mask;
224         __asm__("movl %%cr4,%%eax\n\t"
225                 "andl %0,%%eax\n\t"
226                 "movl %%eax,%%cr4\n"
227                 : : "irg" (~mask)
228                 :"ax");
229 }
230
231 /*
232  *      NSC/Cyrix CPU configuration register indexes
233  */
234
235 #define CX86_PCR0 0x20
236 #define CX86_GCR  0xb8
237 #define CX86_CCR0 0xc0
238 #define CX86_CCR1 0xc1
239 #define CX86_CCR2 0xc2
240 #define CX86_CCR3 0xc3
241 #define CX86_CCR4 0xe8
242 #define CX86_CCR5 0xe9
243 #define CX86_CCR6 0xea
244 #define CX86_CCR7 0xeb
245 #define CX86_PCR1 0xf0
246 #define CX86_DIR0 0xfe
247 #define CX86_DIR1 0xff
248 #define CX86_ARR_BASE 0xc4
249 #define CX86_RCR_BASE 0xdc
250
251 /*
252  *      NSC/Cyrix CPU indexed register access macros
253  */
254
255 #define getCx86(reg) ({ outb((reg), 0x22); inb(0x23); })
256
257 #define setCx86(reg, data) do { \
258         outb((reg), 0x22); \
259         outb((data), 0x23); \
260 } while (0)
261
262 /*
263  * Bus types (default is ISA, but people can check others with these..)
264  */
265 extern int MCA_bus;
266
267 static inline void __monitor(const void *eax, unsigned long ecx,
268                 unsigned long edx)
269 {
270         /* "monitor %eax,%ecx,%edx;" */
271         asm volatile(
272                 ".byte 0x0f,0x01,0xc8;"
273                 : :"a" (eax), "c" (ecx), "d"(edx));
274 }
275
276 static inline void __mwait(unsigned long eax, unsigned long ecx)
277 {
278         /* "mwait %eax,%ecx;" */
279         asm volatile(
280                 ".byte 0x0f,0x01,0xc9;"
281                 : :"a" (eax), "c" (ecx));
282 }
283
284 /* from system description table in BIOS.  Mostly for MCA use, but
285 others may find it useful. */
286 extern unsigned int machine_id;
287 extern unsigned int machine_submodel_id;
288 extern unsigned int BIOS_revision;
289 extern unsigned int mca_pentium_flag;
290
291 /*
292  * User space process size: (3GB default).
293  */
294 #define __TASK_SIZE             (__PAGE_OFFSET)
295 #define TASK_SIZE               ((unsigned long)__TASK_SIZE)
296
297 /* This decides where the kernel will search for a free chunk of vm
298  * space during mmap's.
299  */
300 #define TASK_UNMAPPED_BASE      PAGE_ALIGN(TASK_SIZE/3)
301
302 #define __HAVE_ARCH_ALIGN_STACK
303 extern unsigned long arch_align_stack(unsigned long sp);
304
305 #define HAVE_ARCH_PICK_MMAP_LAYOUT
306
307 /*
308  * Size of io_bitmap.
309  */
310 #define IO_BITMAP_BITS  65536
311 #define IO_BITMAP_BYTES (IO_BITMAP_BITS/8)
312 #define IO_BITMAP_LONGS (IO_BITMAP_BYTES/sizeof(long))
313 #define IO_BITMAP_OFFSET offsetof(struct tss_struct,io_bitmap)
314 #define INVALID_IO_BITMAP_OFFSET 0x8000
315 #define INVALID_IO_BITMAP_OFFSET_LAZY 0x9000
316
317 struct i387_fsave_struct {
318         long    cwd;
319         long    swd;
320         long    twd;
321         long    fip;
322         long    fcs;
323         long    foo;
324         long    fos;
325         long    st_space[20];   /* 8*10 bytes for each FP-reg = 80 bytes */
326         long    status;         /* software status information */
327 };
328
329 struct i387_fxsave_struct {
330         unsigned short  cwd;
331         unsigned short  swd;
332         unsigned short  twd;
333         unsigned short  fop;
334         long    fip;
335         long    fcs;
336         long    foo;
337         long    fos;
338         long    mxcsr;
339         long    mxcsr_mask;
340         long    st_space[32];   /* 8*16 bytes for each FP-reg = 128 bytes */
341         long    xmm_space[32];  /* 8*16 bytes for each XMM-reg = 128 bytes */
342         long    padding[56];
343 } __attribute__ ((aligned (16)));
344
345 struct i387_soft_struct {
346         long    cwd;
347         long    swd;
348         long    twd;
349         long    fip;
350         long    fcs;
351         long    foo;
352         long    fos;
353         long    st_space[20];   /* 8*10 bytes for each FP-reg = 80 bytes */
354         unsigned char   ftop, changed, lookahead, no_update, rm, alimit;
355         struct info     *info;
356         unsigned long   entry_eip;
357 };
358
359 union i387_union {
360         struct i387_fsave_struct        fsave;
361         struct i387_fxsave_struct       fxsave;
362         struct i387_soft_struct soft;
363 };
364
365 typedef struct {
366         unsigned long seg;
367 } mm_segment_t;
368
369 struct thread_struct;
370
371 struct tss_struct {
372         unsigned short  back_link,__blh;
373         unsigned long   esp0;
374         unsigned short  ss0,__ss0h;
375         unsigned long   esp1;
376         unsigned short  ss1,__ss1h;     /* ss1 is used to cache MSR_IA32_SYSENTER_CS */
377         unsigned long   esp2;
378         unsigned short  ss2,__ss2h;
379         unsigned long   __cr3;
380         unsigned long   eip;
381         unsigned long   eflags;
382         unsigned long   eax,ecx,edx,ebx;
383         unsigned long   esp;
384         unsigned long   ebp;
385         unsigned long   esi;
386         unsigned long   edi;
387         unsigned short  es, __esh;
388         unsigned short  cs, __csh;
389         unsigned short  ss, __ssh;
390         unsigned short  ds, __dsh;
391         unsigned short  fs, __fsh;
392         unsigned short  gs, __gsh;
393         unsigned short  ldt, __ldth;
394         unsigned short  trace, io_bitmap_base;
395         /*
396          * The extra 1 is there because the CPU will access an
397          * additional byte beyond the end of the IO permission
398          * bitmap. The extra byte must be all 1 bits, and must
399          * be within the limit.
400          */
401         unsigned long   io_bitmap[IO_BITMAP_LONGS + 1];
402         /*
403          * Cache the current maximum and the last task that used the bitmap:
404          */
405         unsigned long io_bitmap_max;
406         struct thread_struct *io_bitmap_owner;
407         /*
408          * pads the TSS to be cacheline-aligned (size is 0x100)
409          */
410         unsigned long __cacheline_filler[35];
411         /*
412          * .. and then another 0x100 bytes for emergency kernel stack
413          */
414         unsigned long stack[64];
415 } __attribute__((packed));
416
417 #define ARCH_MIN_TASKALIGN      16
418
419 #if ((1<<CONFIG_STACK_SIZE_SHIFT) < PAGE_SIZE)
420 #error (1<<CONFIG_STACK_SIZE_SHIFT) must be at least PAGE_SIZE
421 #endif
422 #define STACK_PAGE_COUNT        ((1<<CONFIG_STACK_SIZE_SHIFT)/PAGE_SIZE)
423
424 struct thread_struct {
425 /* cached TLS descriptors. */
426         struct desc_struct tls_array[GDT_ENTRY_TLS_ENTRIES];
427         unsigned long   esp0;
428         unsigned long   sysenter_cs;
429         unsigned long   eip;
430         unsigned long   esp;
431         unsigned long   fs;
432         unsigned long   gs;
433 /* Hardware debugging registers */
434         unsigned long   debugreg[8];  /* %%db0-7 debug registers */
435 /* fault info */
436         unsigned long   cr2, trap_no, error_code;
437 /* floating point info */
438         union i387_union        i387;
439 /* virtual 86 mode info */
440         struct vm86_struct __user * vm86_info;
441         unsigned long           screen_bitmap;
442         unsigned long           v86flags, v86mask, saved_esp0;
443         unsigned int            saved_fs, saved_gs;
444 /* IO permissions */
445         unsigned long   *io_bitmap_ptr;
446 /* max allowed port in the bitmap, in bytes: */
447         unsigned long   io_bitmap_max;
448 };
449
450 #define INIT_THREAD  {                                                  \
451         .vm86_info = NULL,                                              \
452         .sysenter_cs = __KERNEL_CS,                                     \
453         .io_bitmap_ptr = NULL,                                          \
454 }
455
456 /*
457  * Note that the .io_bitmap member must be extra-big. This is because
458  * the CPU will access an additional byte beyond the end of the IO
459  * permission bitmap. The extra byte must be all 1 bits, and must
460  * be within the limit.
461  */
462 #define INIT_TSS  {                                                     \
463         .esp0           = sizeof(init_stack) + (long)&init_stack,       \
464         .ss0            = __KERNEL_DS,                                  \
465         .ss1            = __KERNEL_CS,                                  \
466         .ldt            = GDT_ENTRY_LDT,                                \
467         .io_bitmap_base = INVALID_IO_BITMAP_OFFSET,                     \
468         .io_bitmap      = { [ 0 ... IO_BITMAP_LONGS] = ~0 },            \
469 }
470
471 static inline void load_esp0(struct tss_struct *tss, struct thread_struct *thread)
472 {
473         tss->esp0 = thread->esp0;
474         /* This can only happen when SEP is enabled, no need to test "SEP"arately */
475         if (unlikely(tss->ss1 != thread->sysenter_cs)) {
476                 tss->ss1 = thread->sysenter_cs;
477                 wrmsr(MSR_IA32_SYSENTER_CS, thread->sysenter_cs, 0);
478         }
479 }
480
481 #define start_thread(regs, new_eip, new_esp) do {               \
482         __asm__("movl %0,%%fs ; movl %0,%%gs": :"r" (0));       \
483         set_fs(USER_DS);                                        \
484         regs->xds = __USER_DS;                                  \
485         regs->xes = __USER_DS;                                  \
486         regs->xss = __USER_DS;                                  \
487         regs->xcs = __USER_CS;                                  \
488         regs->eip = new_eip;                                    \
489         regs->esp = new_esp;                                    \
490         load_user_cs_desc(smp_processor_id(), current->mm);     \
491 } while (0)
492
493 /* Forward declaration, a strange C thing */
494 struct task_struct;
495 struct mm_struct;
496
497 /* Free all resources held by a thread. */
498 extern void release_thread(struct task_struct *);
499
500 /* Prepare to copy thread state - unlazy all lazy status */
501 extern void prepare_to_copy(struct task_struct *tsk);
502
503 /*
504  * create a kernel thread without removing it from tasklists
505  */
506 extern int kernel_thread(int (*fn)(void *), void * arg, unsigned long flags);
507
508 extern unsigned long thread_saved_pc(struct task_struct *tsk);
509 void show_trace(struct task_struct *task, unsigned long *stack);
510
511 unsigned long get_wchan(struct task_struct *p);
512
513 #define THREAD_SIZE_LONGS      (THREAD_SIZE/sizeof(unsigned long))
514 #define KSTK_TOP(info)                                                 \
515 ({                                                                     \
516        unsigned long *__ptr = (unsigned long *)(info);                 \
517        (unsigned long)(&__ptr[THREAD_SIZE_LONGS]);                     \
518 })
519
520 #define task_pt_regs(task)                                             \
521 ({                                                                     \
522        struct pt_regs *__regs__;                                       \
523        __regs__ = (struct pt_regs *)KSTK_TOP((task)->thread_info);     \
524        __regs__ - 1;                                                   \
525 })
526
527 #define KSTK_EIP(task) (task_pt_regs(task)->eip)
528 #define KSTK_ESP(task) (task_pt_regs(task)->esp)
529
530
531 struct microcode_header {
532         unsigned int hdrver;
533         unsigned int rev;
534         unsigned int date;
535         unsigned int sig;
536         unsigned int cksum;
537         unsigned int ldrver;
538         unsigned int pf;
539         unsigned int datasize;
540         unsigned int totalsize;
541         unsigned int reserved[3];
542 };
543
544 struct microcode {
545         struct microcode_header hdr;
546         unsigned int bits[0];
547 };
548
549 typedef struct microcode microcode_t;
550 typedef struct microcode_header microcode_header_t;
551
552 /* microcode format is extended from prescott processors */
553 struct extended_signature {
554         unsigned int sig;
555         unsigned int pf;
556         unsigned int cksum;
557 };
558
559 struct extended_sigtable {
560         unsigned int count;
561         unsigned int cksum;
562         unsigned int reserved[3];
563         struct extended_signature sigs[0];
564 };
565 /* '6' because it used to be for P6 only (but now covers Pentium 4 as well) */
566 #define MICROCODE_IOCFREE       _IO('6',0)
567
568 /* REP NOP (PAUSE) is a good thing to insert into busy-wait loops. */
569 static inline void rep_nop(void)
570 {
571         __asm__ __volatile__("rep;nop": : :"memory");
572 }
573
574 #define cpu_relax()     rep_nop()
575
576 /* generic versions from gas */
577 #define GENERIC_NOP1    ".byte 0x90\n"
578 #define GENERIC_NOP2            ".byte 0x89,0xf6\n"
579 #define GENERIC_NOP3        ".byte 0x8d,0x76,0x00\n"
580 #define GENERIC_NOP4        ".byte 0x8d,0x74,0x26,0x00\n"
581 #define GENERIC_NOP5        GENERIC_NOP1 GENERIC_NOP4
582 #define GENERIC_NOP6    ".byte 0x8d,0xb6,0x00,0x00,0x00,0x00\n"
583 #define GENERIC_NOP7    ".byte 0x8d,0xb4,0x26,0x00,0x00,0x00,0x00\n"
584 #define GENERIC_NOP8    GENERIC_NOP1 GENERIC_NOP7
585
586 /* Opteron nops */
587 #define K8_NOP1 GENERIC_NOP1
588 #define K8_NOP2 ".byte 0x66,0x90\n" 
589 #define K8_NOP3 ".byte 0x66,0x66,0x90\n" 
590 #define K8_NOP4 ".byte 0x66,0x66,0x66,0x90\n" 
591 #define K8_NOP5 K8_NOP3 K8_NOP2 
592 #define K8_NOP6 K8_NOP3 K8_NOP3
593 #define K8_NOP7 K8_NOP4 K8_NOP3
594 #define K8_NOP8 K8_NOP4 K8_NOP4
595
596 /* K7 nops */
597 /* uses eax dependencies (arbitary choice) */
598 #define K7_NOP1  GENERIC_NOP1
599 #define K7_NOP2 ".byte 0x8b,0xc0\n" 
600 #define K7_NOP3 ".byte 0x8d,0x04,0x20\n"
601 #define K7_NOP4 ".byte 0x8d,0x44,0x20,0x00\n"
602 #define K7_NOP5 K7_NOP4 ASM_NOP1
603 #define K7_NOP6 ".byte 0x8d,0x80,0,0,0,0\n"
604 #define K7_NOP7        ".byte 0x8D,0x04,0x05,0,0,0,0\n"
605 #define K7_NOP8        K7_NOP7 ASM_NOP1
606
607 #ifdef CONFIG_MK8
608 #define ASM_NOP1 K8_NOP1
609 #define ASM_NOP2 K8_NOP2
610 #define ASM_NOP3 K8_NOP3
611 #define ASM_NOP4 K8_NOP4
612 #define ASM_NOP5 K8_NOP5
613 #define ASM_NOP6 K8_NOP6
614 #define ASM_NOP7 K8_NOP7
615 #define ASM_NOP8 K8_NOP8
616 #elif defined(CONFIG_MK7)
617 #define ASM_NOP1 K7_NOP1
618 #define ASM_NOP2 K7_NOP2
619 #define ASM_NOP3 K7_NOP3
620 #define ASM_NOP4 K7_NOP4
621 #define ASM_NOP5 K7_NOP5
622 #define ASM_NOP6 K7_NOP6
623 #define ASM_NOP7 K7_NOP7
624 #define ASM_NOP8 K7_NOP8
625 #else
626 #define ASM_NOP1 GENERIC_NOP1
627 #define ASM_NOP2 GENERIC_NOP2
628 #define ASM_NOP3 GENERIC_NOP3
629 #define ASM_NOP4 GENERIC_NOP4
630 #define ASM_NOP5 GENERIC_NOP5
631 #define ASM_NOP6 GENERIC_NOP6
632 #define ASM_NOP7 GENERIC_NOP7
633 #define ASM_NOP8 GENERIC_NOP8
634 #endif
635
636 #define ASM_NOP_MAX 8
637
638 /* Prefetch instructions for Pentium III and AMD Athlon */
639 /* It's not worth to care about 3dnow! prefetches for the K6
640    because they are microcoded there and very slow.
641    However we don't do prefetches for pre XP Athlons currently
642    That should be fixed. */
643 #define ARCH_HAS_PREFETCH
644 extern inline void prefetch(const void *x)
645 {
646         alternative_input(ASM_NOP4,
647                           "prefetchnta (%1)",
648                           X86_FEATURE_XMM,
649                           "r" (x));
650 }
651
652 #define ARCH_HAS_PREFETCH
653 #define ARCH_HAS_PREFETCHW
654 #define ARCH_HAS_SPINLOCK_PREFETCH
655
656 /* 3dnow! prefetch to get an exclusive cache line. Useful for 
657    spinlocks to avoid one state transition in the cache coherency protocol. */
658 extern inline void prefetchw(const void *x)
659 {
660         alternative_input(ASM_NOP4,
661                           "prefetchw (%1)",
662                           X86_FEATURE_3DNOW,
663                           "r" (x));
664 }
665 #define spin_lock_prefetch(x)   prefetchw(x)
666
667 extern void select_idle_routine(const struct cpuinfo_x86 *c);
668
669 #define cache_line_size() (boot_cpu_data.x86_cache_alignment)
670
671 #endif /* __ASM_I386_PROCESSOR_H */