vserver 1.9.3
[linux-2.6.git] / include / asm-ia64 / hw_irq.h
1 #ifndef _ASM_IA64_HW_IRQ_H
2 #define _ASM_IA64_HW_IRQ_H
3
4 /*
5  * Copyright (C) 2001-2003 Hewlett-Packard Co
6  *      David Mosberger-Tang <davidm@hpl.hp.com>
7  */
8
9 #include <linux/interrupt.h>
10 #include <linux/sched.h>
11 #include <linux/types.h>
12 #include <linux/profile.h>
13
14 #include <asm/machvec.h>
15 #include <asm/ptrace.h>
16 #include <asm/smp.h>
17
18 typedef u8 ia64_vector;
19
20 /*
21  * 0 special
22  *
23  * 1,3-14 are reserved from firmware
24  *
25  * 16-255 (vectored external interrupts) are available
26  *
27  * 15 spurious interrupt (see IVR)
28  *
29  * 16 lowest priority, 255 highest priority
30  *
31  * 15 classes of 16 interrupts each.
32  */
33 #define IA64_MIN_VECTORED_IRQ            16
34 #define IA64_MAX_VECTORED_IRQ           255
35 #define IA64_NUM_VECTORS                256
36
37 #define AUTO_ASSIGN                     -1
38
39 #define IA64_SPURIOUS_INT_VECTOR        0x0f
40
41 /*
42  * Vectors 0x10-0x1f are used for low priority interrupts, e.g. CMCI.
43  */
44 #define IA64_CPEP_VECTOR                0x1c    /* corrected platform error polling vector */
45 #define IA64_CMCP_VECTOR                0x1d    /* corrected machine-check polling vector */
46 #define IA64_CPE_VECTOR                 0x1e    /* corrected platform error interrupt vector */
47 #define IA64_CMC_VECTOR                 0x1f    /* corrected machine-check interrupt vector */
48 /*
49  * Vectors 0x20-0x2f are reserved for legacy ISA IRQs.
50  */
51 #define IA64_FIRST_DEVICE_VECTOR        0x30
52 #define IA64_LAST_DEVICE_VECTOR         0xe7
53
54 #define IA64_MCA_RENDEZ_VECTOR          0xe8    /* MCA rendez interrupt */
55 #define IA64_PERFMON_VECTOR             0xee    /* performanc monitor interrupt vector */
56 #define IA64_TIMER_VECTOR               0xef    /* use highest-prio group 15 interrupt for timer */
57 #define IA64_MCA_WAKEUP_VECTOR          0xf0    /* MCA wakeup (must be >MCA_RENDEZ_VECTOR) */
58 #define IA64_IPI_RESCHEDULE             0xfd    /* SMP reschedule */
59 #define IA64_IPI_VECTOR                 0xfe    /* inter-processor interrupt vector */
60
61 /* Used for encoding redirected irqs */
62
63 #define IA64_IRQ_REDIRECTED             (1 << 31)
64
65 /* IA64 inter-cpu interrupt related definitions */
66
67 #define IA64_IPI_DEFAULT_BASE_ADDR      0xfee00000
68
69 /* Delivery modes for inter-cpu interrupts */
70 enum {
71         IA64_IPI_DM_INT =       0x0,    /* pend an external interrupt */
72         IA64_IPI_DM_PMI =       0x2,    /* pend a PMI */
73         IA64_IPI_DM_NMI =       0x4,    /* pend an NMI (vector 2) */
74         IA64_IPI_DM_INIT =      0x5,    /* pend an INIT interrupt */
75         IA64_IPI_DM_EXTINT =    0x7,    /* pend an 8259-compatible interrupt. */
76 };
77
78 extern __u8 isa_irq_to_vector_map[16];
79 #define isa_irq_to_vector(x)    isa_irq_to_vector_map[(x)]
80
81 extern struct hw_interrupt_type irq_type_ia64_lsapic;   /* CPU-internal interrupt controller */
82
83 extern int assign_irq_vector (int irq); /* allocate a free vector */
84 extern void ia64_send_ipi (int cpu, int vector, int delivery_mode, int redirect);
85 extern void register_percpu_irq (ia64_vector vec, struct irqaction *action);
86
87 static inline void
88 hw_resend_irq (struct hw_interrupt_type *h, unsigned int vector)
89 {
90         platform_send_ipi(smp_processor_id(), vector, IA64_IPI_DM_INT, 0);
91 }
92
93 /*
94  * Default implementations for the irq-descriptor API:
95  */
96
97 extern irq_desc_t _irq_desc[NR_IRQS];
98
99 #ifndef CONFIG_IA64_GENERIC
100 static inline irq_desc_t *
101 __ia64_irq_desc (unsigned int irq)
102 {
103         return _irq_desc + irq;
104 }
105
106 static inline ia64_vector
107 __ia64_irq_to_vector (unsigned int irq)
108 {
109         return (ia64_vector) irq;
110 }
111
112 static inline unsigned int
113 __ia64_local_vector_to_irq (ia64_vector vec)
114 {
115         return (unsigned int) vec;
116 }
117 #endif
118
119 /*
120  * Next follows the irq descriptor interface.  On IA-64, each CPU supports 256 interrupt
121  * vectors.  On smaller systems, there is a one-to-one correspondence between interrupt
122  * vectors and the Linux irq numbers.  However, larger systems may have multiple interrupt
123  * domains meaning that the translation from vector number to irq number depends on the
124  * interrupt domain that a CPU belongs to.  This API abstracts such platform-dependent
125  * differences and provides a uniform means to translate between vector and irq numbers
126  * and to obtain the irq descriptor for a given irq number.
127  */
128
129 /* Return a pointer to the irq descriptor for IRQ.  */
130 static inline irq_desc_t *
131 irq_descp (int irq)
132 {
133         return platform_irq_desc(irq);
134 }
135
136 /* Extract the IA-64 vector that corresponds to IRQ.  */
137 static inline ia64_vector
138 irq_to_vector (int irq)
139 {
140         return platform_irq_to_vector(irq);
141 }
142
143 /*
144  * Convert the local IA-64 vector to the corresponding irq number.  This translation is
145  * done in the context of the interrupt domain that the currently executing CPU belongs
146  * to.
147  */
148 static inline unsigned int
149 local_vector_to_irq (ia64_vector vec)
150 {
151         return platform_local_vector_to_irq(vec);
152 }
153
154 #endif /* _ASM_IA64_HW_IRQ_H */