ftp://ftp.kernel.org/pub/linux/kernel/v2.6/linux-2.6.6.tar.bz2
[linux-2.6.git] / include / asm-m68knommu / mcfsim.h
1 /****************************************************************************/
2
3 /*
4  *      mcfsim.h -- ColdFire System Integration Module support.
5  *
6  *      (C) Copyright 1999-2003, Greg Ungerer (gerg@snapgear.com)
7  *      (C) Copyright 2000, Lineo Inc. (www.lineo.com) 
8  */
9
10 /****************************************************************************/
11 #ifndef mcfsim_h
12 #define mcfsim_h
13 /****************************************************************************/
14
15 #include <linux/config.h>
16
17 /*
18  *      Include 5204, 5206, 5249, 5272, 5282, 5307 or 5407 specific addresses.
19  */
20 #if defined(CONFIG_M5204)
21 #include <asm/m5204sim.h>
22 #elif defined(CONFIG_M5206) || defined(CONFIG_M5206e)
23 #include <asm/m5206sim.h>
24 #elif defined(CONFIG_M5249)
25 #include <asm/m5249sim.h>
26 #elif defined(CONFIG_M5272)
27 #include <asm/m5272sim.h>
28 #elif defined(CONFIG_M5282)
29 #include <asm/m5282sim.h>
30 #elif defined(CONFIG_M5307)
31 #include <asm/m5307sim.h>
32 #elif defined(CONFIG_M5407)
33 #include <asm/m5407sim.h>
34 #endif
35
36
37 /*
38  *      Define the base address of the SIM within the MBAR address space.
39  */
40 #define MCFSIM_BASE             0x0             /* Base address of SIM */
41
42
43 /*
44  *      Bit definitions for the ICR family of registers.
45  */
46 #define MCFSIM_ICR_AUTOVEC      0x80            /* Auto-vectored intr */
47 #define MCFSIM_ICR_LEVEL0       0x00            /* Level 0 intr */
48 #define MCFSIM_ICR_LEVEL1       0x04            /* Level 1 intr */
49 #define MCFSIM_ICR_LEVEL2       0x08            /* Level 2 intr */
50 #define MCFSIM_ICR_LEVEL3       0x0c            /* Level 3 intr */
51 #define MCFSIM_ICR_LEVEL4       0x10            /* Level 4 intr */
52 #define MCFSIM_ICR_LEVEL5       0x14            /* Level 5 intr */
53 #define MCFSIM_ICR_LEVEL6       0x18            /* Level 6 intr */
54 #define MCFSIM_ICR_LEVEL7       0x1c            /* Level 7 intr */
55
56 #define MCFSIM_ICR_PRI0         0x00            /* Priority 0 intr */
57 #define MCFSIM_ICR_PRI1         0x01            /* Priority 1 intr */
58 #define MCFSIM_ICR_PRI2         0x02            /* Priority 2 intr */
59 #define MCFSIM_ICR_PRI3         0x03            /* Priority 3 intr */
60
61 /*
62  *      Bit definitions for the Interrupt Mask register (IMR).
63  */
64 #define MCFSIM_IMR_EINT1        0x0002          /* External intr # 1 */
65 #define MCFSIM_IMR_EINT2        0x0004          /* External intr # 2 */
66 #define MCFSIM_IMR_EINT3        0x0008          /* External intr # 3 */
67 #define MCFSIM_IMR_EINT4        0x0010          /* External intr # 4 */
68 #define MCFSIM_IMR_EINT5        0x0020          /* External intr # 5 */
69 #define MCFSIM_IMR_EINT6        0x0040          /* External intr # 6 */
70 #define MCFSIM_IMR_EINT7        0x0080          /* External intr # 7 */
71
72 #define MCFSIM_IMR_SWD          0x0100          /* Software Watchdog intr */
73 #define MCFSIM_IMR_TIMER1       0x0200          /* TIMER 1 intr */
74 #define MCFSIM_IMR_TIMER2       0x0400          /* TIMER 2 intr */
75 #define MCFSIM_IMR_MBUS         0x0800          /* MBUS intr    */
76 #define MCFSIM_IMR_UART1        0x1000          /* UART 1 intr */
77 #define MCFSIM_IMR_UART2        0x2000          /* UART 2 intr */
78
79 #if defined(CONFIG_M5206e)
80 #define MCFSIM_IMR_DMA1         0x4000          /* DMA 1 intr */
81 #define MCFSIM_IMR_DMA2         0x8000          /* DMA 2 intr */
82 #elif defined(CONFIG_M5249) || defined(CONFIG_M5307)
83 #define MCFSIM_IMR_DMA0         0x4000          /* DMA 0 intr */
84 #define MCFSIM_IMR_DMA1         0x8000          /* DMA 1 intr */
85 #define MCFSIM_IMR_DMA2         0x10000         /* DMA 2 intr */
86 #define MCFSIM_IMR_DMA3         0x20000         /* DMA 3 intr */
87 #endif
88
89 /*
90  *      Mask for all of the SIM devices. Some parts have more or less
91  *      SIM devices. This is a catchall for the sandard set.
92  */
93 #ifndef MCFSIM_IMR_MASKALL
94 #define MCFSIM_IMR_MASKALL      0x3ffe          /* All intr sources */
95 #endif
96
97
98 #ifndef __ASSEMBLY__
99 /*
100  *      Definition for the interrupt auto-vectoring support.
101  */
102 extern void     mcf_autovector(unsigned int vec);
103 #endif /* __ASSEMBLY__ */
104
105 /****************************************************************************/
106 #endif  /* mcfsim_h */