patch-2_6_7-vs1_9_1_12
[linux-2.6.git] / include / asm-ppc / ppc_asm.h
1 /*
2  * include/asm-ppc/ppc_asm.h
3  *
4  * Definitions used by various bits of low-level assembly code on PowerPC.
5  *
6  * Copyright (C) 1995-1999 Gary Thomas, Paul Mackerras, Cort Dougan.
7  *
8  *  This program is free software; you can redistribute it and/or
9  *  modify it under the terms of the GNU General Public License
10  *  as published by the Free Software Foundation; either version
11  *  2 of the License, or (at your option) any later version.
12  */
13
14 #include <linux/config.h>
15
16 /*
17  * Macros for storing registers into and loading registers from
18  * exception frames.
19  */
20 #define SAVE_GPR(n, base)       stw     n,GPR0+4*(n)(base)
21 #define SAVE_2GPRS(n, base)     SAVE_GPR(n, base); SAVE_GPR(n+1, base)
22 #define SAVE_4GPRS(n, base)     SAVE_2GPRS(n, base); SAVE_2GPRS(n+2, base)
23 #define SAVE_8GPRS(n, base)     SAVE_4GPRS(n, base); SAVE_4GPRS(n+4, base)
24 #define SAVE_10GPRS(n, base)    SAVE_8GPRS(n, base); SAVE_2GPRS(n+8, base)
25 #define REST_GPR(n, base)       lwz     n,GPR0+4*(n)(base)
26 #define REST_2GPRS(n, base)     REST_GPR(n, base); REST_GPR(n+1, base)
27 #define REST_4GPRS(n, base)     REST_2GPRS(n, base); REST_2GPRS(n+2, base)
28 #define REST_8GPRS(n, base)     REST_4GPRS(n, base); REST_4GPRS(n+4, base)
29 #define REST_10GPRS(n, base)    REST_8GPRS(n, base); REST_2GPRS(n+8, base)
30
31 #define SAVE_NVGPRS(base)       SAVE_GPR(13, base); SAVE_8GPRS(14, base); \
32                                 SAVE_10GPRS(22, base)
33 #define REST_NVGPRS(base)       REST_GPR(13, base); REST_8GPRS(14, base); \
34                                 REST_10GPRS(22, base)
35
36 #define SAVE_FPR(n, base)       stfd    n,THREAD_FPR0+8*(n)(base)
37 #define SAVE_2FPRS(n, base)     SAVE_FPR(n, base); SAVE_FPR(n+1, base)
38 #define SAVE_4FPRS(n, base)     SAVE_2FPRS(n, base); SAVE_2FPRS(n+2, base)
39 #define SAVE_8FPRS(n, base)     SAVE_4FPRS(n, base); SAVE_4FPRS(n+4, base)
40 #define SAVE_16FPRS(n, base)    SAVE_8FPRS(n, base); SAVE_8FPRS(n+8, base)
41 #define SAVE_32FPRS(n, base)    SAVE_16FPRS(n, base); SAVE_16FPRS(n+16, base)
42 #define REST_FPR(n, base)       lfd     n,THREAD_FPR0+8*(n)(base)
43 #define REST_2FPRS(n, base)     REST_FPR(n, base); REST_FPR(n+1, base)
44 #define REST_4FPRS(n, base)     REST_2FPRS(n, base); REST_2FPRS(n+2, base)
45 #define REST_8FPRS(n, base)     REST_4FPRS(n, base); REST_4FPRS(n+4, base)
46 #define REST_16FPRS(n, base)    REST_8FPRS(n, base); REST_8FPRS(n+8, base)
47 #define REST_32FPRS(n, base)    REST_16FPRS(n, base); REST_16FPRS(n+16, base)
48
49 #define SAVE_VR(n,b,base)       li b,THREAD_VR0+(16*(n));  stvx n,b,base
50 #define SAVE_2VR(n,b,base)      SAVE_VR(n,b,base); SAVE_VR(n+1,b,base)
51 #define SAVE_4VR(n,b,base)      SAVE_2VR(n,b,base); SAVE_2VR(n+2,b,base)
52 #define SAVE_8VR(n,b,base)      SAVE_4VR(n,b,base); SAVE_4VR(n+4,b,base)
53 #define SAVE_16VR(n,b,base)     SAVE_8VR(n,b,base); SAVE_8VR(n+8,b,base)
54 #define SAVE_32VR(n,b,base)     SAVE_16VR(n,b,base); SAVE_16VR(n+16,b,base)
55 #define REST_VR(n,b,base)       li b,THREAD_VR0+(16*(n)); lvx n,b,base
56 #define REST_2VR(n,b,base)      REST_VR(n,b,base); REST_VR(n+1,b,base)
57 #define REST_4VR(n,b,base)      REST_2VR(n,b,base); REST_2VR(n+2,b,base)
58 #define REST_8VR(n,b,base)      REST_4VR(n,b,base); REST_4VR(n+4,b,base)
59 #define REST_16VR(n,b,base)     REST_8VR(n,b,base); REST_8VR(n+8,b,base)
60 #define REST_32VR(n,b,base)     REST_16VR(n,b,base); REST_16VR(n+16,b,base)
61
62 #ifdef CONFIG_PPC601_SYNC_FIX
63 #define SYNC                            \
64 BEGIN_FTR_SECTION                       \
65         sync;                           \
66         isync;                          \
67 END_FTR_SECTION_IFSET(CPU_FTR_601)
68 #define SYNC_601                        \
69 BEGIN_FTR_SECTION                       \
70         sync;                           \
71 END_FTR_SECTION_IFSET(CPU_FTR_601)
72 #define ISYNC_601                       \
73 BEGIN_FTR_SECTION                       \
74         isync;                          \
75 END_FTR_SECTION_IFSET(CPU_FTR_601)
76 #else
77 #define SYNC
78 #define SYNC_601
79 #define ISYNC_601
80 #endif
81
82 #ifndef CONFIG_SMP
83 #define TLBSYNC
84 #else /* CONFIG_SMP */
85 /* tlbsync is not implemented on 601 */
86 #define TLBSYNC                         \
87 BEGIN_FTR_SECTION                       \
88         tlbsync;                        \
89         sync;                           \
90 END_FTR_SECTION_IFCLR(CPU_FTR_601)
91 #endif
92
93 /*
94  * This instruction is not implemented on the PPC 603 or 601; however, on
95  * the 403GCX and 405GP tlbia IS defined and tlbie is not.
96  * All of these instructions exist in the 8xx, they have magical powers,
97  * and they must be used.
98  */
99
100 #if !defined(CONFIG_4xx) && !defined(CONFIG_8xx)
101 #define tlbia                                   \
102         li      r4,1024;                        \
103         mtctr   r4;                             \
104         lis     r4,KERNELBASE@h;                \
105 0:      tlbie   r4;                             \
106         addi    r4,r4,0x1000;                   \
107         bdnz    0b
108 #endif
109
110 #if !defined(CONFIG_44x)
111 /*
112  * On APUS (Amiga PowerPC cpu upgrade board), we don't know the
113  * physical base address of RAM at compile time.
114  */
115 #define tophys(rd,rs)                           \
116 0:      addis   rd,rs,-KERNELBASE@h;            \
117         .section ".vtop_fixup","aw";            \
118         .align  1;                              \
119         .long   0b;                             \
120         .previous
121
122 #define tovirt(rd,rs)                           \
123 0:      addis   rd,rs,KERNELBASE@h;             \
124         .section ".ptov_fixup","aw";            \
125         .align  1;                              \
126         .long   0b;                             \
127         .previous
128 #else  /* CONFIG_44x */
129
130 #define tophys(rd,rs)                           \
131         mr      rd,rs
132
133 #define tovirt(rd,rs)                           \
134         mr      rd,rs
135
136 #endif /* CONFIG_44x */
137
138 /*
139  * On 64-bit cpus, we use the rfid instruction instead of rfi, but
140  * we then have to make sure we preserve the top 32 bits except for
141  * the 64-bit mode bit, which we clear.
142  */
143 #ifdef CONFIG_PPC64BRIDGE
144 #define FIX_SRR1(ra, rb)        \
145         mr      rb,ra;          \
146         mfmsr   ra;             \
147         clrldi  ra,ra,1;                /* turn off 64-bit mode */ \
148         rldimi  ra,rb,0,32
149 #define RFI             .long   0x4c000024      /* rfid instruction */
150 #define MTMSRD(r)       .long   (0x7c000164 + ((r) << 21))      /* mtmsrd */
151 #define CLR_TOP32(r)    rlwinm  (r),(r),0,0,31  /* clear top 32 bits */
152
153 #else
154 #define FIX_SRR1(ra, rb)
155 #ifndef CONFIG_40x
156 #define RFI             rfi
157 #else
158 #define RFI             rfi; b .        /* Prevent prefetch past rfi */
159 #endif
160 #define MTMSRD(r)       mtmsr   r
161 #define CLR_TOP32(r)
162 #endif /* CONFIG_PPC64BRIDGE */
163
164 #define RFMCI           .long 0x4c00004c        /* rfmci instruction */
165
166 #ifdef CONFIG_IBM405_ERR77
167 #define PPC405_ERR77(ra,rb)     dcbt    ra, rb;
168 #define PPC405_ERR77_SYNC       sync;
169 #else
170 #define PPC405_ERR77(ra,rb)
171 #define PPC405_ERR77_SYNC
172 #endif
173
174 /* The boring bits... */
175
176 /* Condition Register Bit Fields */
177
178 #define cr0     0
179 #define cr1     1
180 #define cr2     2
181 #define cr3     3
182 #define cr4     4
183 #define cr5     5
184 #define cr6     6
185 #define cr7     7
186
187
188 /* General Purpose Registers (GPRs) */
189
190 #define r0      0
191 #define r1      1
192 #define r2      2
193 #define r3      3
194 #define r4      4
195 #define r5      5
196 #define r6      6
197 #define r7      7
198 #define r8      8
199 #define r9      9
200 #define r10     10
201 #define r11     11
202 #define r12     12
203 #define r13     13
204 #define r14     14
205 #define r15     15
206 #define r16     16
207 #define r17     17
208 #define r18     18
209 #define r19     19
210 #define r20     20
211 #define r21     21
212 #define r22     22
213 #define r23     23
214 #define r24     24
215 #define r25     25
216 #define r26     26
217 #define r27     27
218 #define r28     28
219 #define r29     29
220 #define r30     30
221 #define r31     31
222
223
224 /* Floating Point Registers (FPRs) */
225
226 #define fr0     0
227 #define fr1     1
228 #define fr2     2
229 #define fr3     3
230 #define fr4     4
231 #define fr5     5
232 #define fr6     6
233 #define fr7     7
234 #define fr8     8
235 #define fr9     9
236 #define fr10    10
237 #define fr11    11
238 #define fr12    12
239 #define fr13    13
240 #define fr14    14
241 #define fr15    15
242 #define fr16    16
243 #define fr17    17
244 #define fr18    18
245 #define fr19    19
246 #define fr20    20
247 #define fr21    21
248 #define fr22    22
249 #define fr23    23
250 #define fr24    24
251 #define fr25    25
252 #define fr26    26
253 #define fr27    27
254 #define fr28    28
255 #define fr29    29
256 #define fr30    30
257 #define fr31    31
258
259 #define vr0     0
260 #define vr1     1
261 #define vr2     2
262 #define vr3     3
263 #define vr4     4
264 #define vr5     5
265 #define vr6     6
266 #define vr7     7
267 #define vr8     8
268 #define vr9     9
269 #define vr10    10
270 #define vr11    11
271 #define vr12    12
272 #define vr13    13
273 #define vr14    14
274 #define vr15    15
275 #define vr16    16
276 #define vr17    17
277 #define vr18    18
278 #define vr19    19
279 #define vr20    20
280 #define vr21    21
281 #define vr22    22
282 #define vr23    23
283 #define vr24    24
284 #define vr25    25
285 #define vr26    26
286 #define vr27    27
287 #define vr28    28
288 #define vr29    29
289 #define vr30    30
290 #define vr31    31
291
292 /* some stab codes */
293 #define N_FUN   36
294 #define N_RSYM  64
295 #define N_SLINE 68
296 #define N_SO    100