patch-2_6_7-vs1_9_1_12
[linux-2.6.git] / include / asm-ppc64 / system.h
1 #ifndef __PPC64_SYSTEM_H
2 #define __PPC64_SYSTEM_H
3
4 /*
5  * This program is free software; you can redistribute it and/or
6  * modify it under the terms of the GNU General Public License
7  * as published by the Free Software Foundation; either version
8  * 2 of the License, or (at your option) any later version.
9  */
10
11 #include <linux/config.h>
12 #include <linux/compiler.h>
13 #include <asm/page.h>
14 #include <asm/processor.h>
15 #include <asm/hw_irq.h>
16 #include <asm/memory.h>
17
18 /*
19  * Memory barrier.
20  * The sync instruction guarantees that all memory accesses initiated
21  * by this processor have been performed (with respect to all other
22  * mechanisms that access memory).  The eieio instruction is a barrier
23  * providing an ordering (separately) for (a) cacheable stores and (b)
24  * loads and stores to non-cacheable memory (e.g. I/O devices).
25  *
26  * mb() prevents loads and stores being reordered across this point.
27  * rmb() prevents loads being reordered across this point.
28  * wmb() prevents stores being reordered across this point.
29  * read_barrier_depends() prevents data-dependent loads being reordered
30  *      across this point (nop on PPC).
31  *
32  * We have to use the sync instructions for mb(), since lwsync doesn't
33  * order loads with respect to previous stores.  Lwsync is fine for
34  * rmb(), though.
35  * For wmb(), we use sync since wmb is used in drivers to order
36  * stores to system memory with respect to writes to the device.
37  * However, smp_wmb() can be a lighter-weight eieio barrier on
38  * SMP since it is only used to order updates to system memory.
39  */
40 #define mb()   __asm__ __volatile__ ("sync" : : : "memory")
41 #define rmb()  __asm__ __volatile__ ("lwsync" : : : "memory")
42 #define wmb()  __asm__ __volatile__ ("sync" : : : "memory")
43 #define read_barrier_depends()  do { } while(0)
44
45 #define set_mb(var, value)      do { var = value; smp_mb(); } while (0)
46 #define set_wmb(var, value)     do { var = value; smp_wmb(); } while (0)
47
48 #ifdef CONFIG_SMP
49 #define smp_mb()        mb()
50 #define smp_rmb()       rmb()
51 #define smp_wmb()       __asm__ __volatile__ ("eieio" : : : "memory")
52 #define smp_read_barrier_depends()  read_barrier_depends()
53 #else
54 #define smp_mb()        __asm__ __volatile__("": : :"memory")
55 #define smp_rmb()       __asm__ __volatile__("": : :"memory")
56 #define smp_wmb()       __asm__ __volatile__("": : :"memory")
57 #define smp_read_barrier_depends()  do { } while(0)
58 #endif /* CONFIG_SMP */
59
60 #ifdef __KERNEL__
61 struct task_struct;
62 struct pt_regs;
63
64 #ifdef CONFIG_DEBUGGER
65
66 extern int (*__debugger)(struct pt_regs *regs);
67 extern int (*__debugger_ipi)(struct pt_regs *regs);
68 extern int (*__debugger_bpt)(struct pt_regs *regs);
69 extern int (*__debugger_sstep)(struct pt_regs *regs);
70 extern int (*__debugger_iabr_match)(struct pt_regs *regs);
71 extern int (*__debugger_dabr_match)(struct pt_regs *regs);
72 extern int (*__debugger_fault_handler)(struct pt_regs *regs);
73
74 #define DEBUGGER_BOILERPLATE(__NAME) \
75 static inline int __NAME(struct pt_regs *regs) \
76 { \
77         if (unlikely(__ ## __NAME)) \
78                 return __ ## __NAME(regs); \
79         return 0; \
80 }
81
82 DEBUGGER_BOILERPLATE(debugger)
83 DEBUGGER_BOILERPLATE(debugger_ipi)
84 DEBUGGER_BOILERPLATE(debugger_bpt)
85 DEBUGGER_BOILERPLATE(debugger_sstep)
86 DEBUGGER_BOILERPLATE(debugger_iabr_match)
87 DEBUGGER_BOILERPLATE(debugger_dabr_match)
88 DEBUGGER_BOILERPLATE(debugger_fault_handler)
89
90 #ifdef CONFIG_XMON
91 extern void xmon_init(void);
92 #endif
93
94 #else
95 static inline int debugger(struct pt_regs *regs) { return 0; }
96 static inline int debugger_ipi(struct pt_regs *regs) { return 0; }
97 static inline int debugger_bpt(struct pt_regs *regs) { return 0; }
98 static inline int debugger_sstep(struct pt_regs *regs) { return 0; }
99 static inline int debugger_iabr_match(struct pt_regs *regs) { return 0; }
100 static inline int debugger_dabr_match(struct pt_regs *regs) { return 0; }
101 static inline int debugger_fault_handler(struct pt_regs *regs) { return 0; }
102 #endif
103
104 extern int fix_alignment(struct pt_regs *regs);
105 extern void bad_page_fault(struct pt_regs *regs, unsigned long address,
106                            int sig);
107 extern void show_regs(struct pt_regs * regs);
108 extern int die(const char *str, struct pt_regs *regs, long err);
109
110 extern void flush_instruction_cache(void);
111 extern int _get_PVR(void);
112 extern void giveup_fpu(struct task_struct *);
113 extern void disable_kernel_fp(void);
114 extern void enable_kernel_fp(void);
115 extern void giveup_altivec(struct task_struct *);
116 extern void disable_kernel_altivec(void);
117 extern void enable_kernel_altivec(void);
118 extern void cvt_fd(float *from, double *to, unsigned long *fpscr);
119 extern void cvt_df(double *from, float *to, unsigned long *fpscr);
120 extern int abs(int);
121
122 extern struct task_struct *__switch_to(struct task_struct *,
123                                        struct task_struct *);
124 #define switch_to(prev, next, last)     ((last) = __switch_to((prev), (next)))
125
126 struct thread_struct;
127 extern struct task_struct * _switch(struct thread_struct *prev,
128                                     struct thread_struct *next);
129
130 static inline int __is_processor(unsigned long pv)
131 {
132         unsigned long pvr;
133         asm("mfspr %0, 0x11F" : "=r" (pvr)); 
134         return(PVR_VER(pvr) == pv);
135 }
136
137 /*
138  * Atomic exchange
139  *
140  * Changes the memory location '*ptr' to be val and returns
141  * the previous value stored there.
142  *
143  * Inline asm pulled from arch/ppc/kernel/misc.S so ppc64
144  * is more like most of the other architectures.
145  */
146 static __inline__ unsigned long
147 __xchg_u32(volatile int *m, unsigned long val)
148 {
149         unsigned long dummy;
150
151         __asm__ __volatile__(
152         EIEIO_ON_SMP
153 "1:     lwarx %0,0,%3           # __xchg_u32\n\
154         stwcx. %2,0,%3\n\
155 2:      bne- 1b"
156         ISYNC_ON_SMP
157         : "=&r" (dummy), "=m" (*m)
158         : "r" (val), "r" (m)
159         : "cc", "memory");
160
161         return (dummy);
162 }
163
164 static __inline__ unsigned long
165 __xchg_u64(volatile long *m, unsigned long val)
166 {
167         unsigned long dummy;
168
169         __asm__ __volatile__(
170         EIEIO_ON_SMP
171 "1:     ldarx %0,0,%3           # __xchg_u64\n\
172         stdcx. %2,0,%3\n\
173 2:      bne- 1b"
174         ISYNC_ON_SMP
175         : "=&r" (dummy), "=m" (*m)
176         : "r" (val), "r" (m)
177         : "cc", "memory");
178
179         return (dummy);
180 }
181
182 /*
183  * This function doesn't exist, so you'll get a linker error
184  * if something tries to do an invalid xchg().
185  */
186 extern void __xchg_called_with_bad_pointer(void);
187
188 static __inline__ unsigned long
189 __xchg(volatile void *ptr, unsigned long x, int size)
190 {
191         switch (size) {
192         case 4:
193                 return __xchg_u32(ptr, x);
194         case 8:
195                 return __xchg_u64(ptr, x);
196         }
197         __xchg_called_with_bad_pointer();
198         return x;
199 }
200
201 #define xchg(ptr,x)                                                          \
202   ({                                                                         \
203      __typeof__(*(ptr)) _x_ = (x);                                           \
204      (__typeof__(*(ptr))) __xchg((ptr), (unsigned long)_x_, sizeof(*(ptr))); \
205   })
206
207 #define tas(ptr) (xchg((ptr),1))
208
209 #define __HAVE_ARCH_CMPXCHG     1
210
211 static __inline__ unsigned long
212 __cmpxchg_u32(volatile int *p, int old, int new)
213 {
214         unsigned int prev;
215
216         __asm__ __volatile__ (
217         EIEIO_ON_SMP
218 "1:     lwarx   %0,0,%2         # __cmpxchg_u32\n\
219         cmpw    0,%0,%3\n\
220         bne-    2f\n\
221         stwcx.  %4,0,%2\n\
222         bne-    1b"
223         ISYNC_ON_SMP
224         "\n\
225 2:"
226         : "=&r" (prev), "=m" (*p)
227         : "r" (p), "r" (old), "r" (new), "m" (*p)
228         : "cc", "memory");
229
230         return prev;
231 }
232
233 static __inline__ unsigned long
234 __cmpxchg_u64(volatile long *p, unsigned long old, unsigned long new)
235 {
236         unsigned long prev;
237
238         __asm__ __volatile__ (
239         EIEIO_ON_SMP
240 "1:     ldarx   %0,0,%2         # __cmpxchg_u64\n\
241         cmpd    0,%0,%3\n\
242         bne-    2f\n\
243         stdcx.  %4,0,%2\n\
244         bne-    1b"
245         ISYNC_ON_SMP
246         "\n\
247 2:"
248         : "=&r" (prev), "=m" (*p)
249         : "r" (p), "r" (old), "r" (new), "m" (*p)
250         : "cc", "memory");
251
252         return prev;
253 }
254
255 /* This function doesn't exist, so you'll get a linker error
256    if something tries to do an invalid cmpxchg().  */
257 extern void __cmpxchg_called_with_bad_pointer(void);
258
259 static __inline__ unsigned long
260 __cmpxchg(volatile void *ptr, unsigned long old, unsigned long new, int size)
261 {
262         switch (size) {
263         case 4:
264                 return __cmpxchg_u32(ptr, old, new);
265         case 8:
266                 return __cmpxchg_u64(ptr, old, new);
267         }
268         __cmpxchg_called_with_bad_pointer();
269         return old;
270 }
271
272 #define cmpxchg(ptr,o,n)                                                 \
273   ({                                                                     \
274      __typeof__(*(ptr)) _o_ = (o);                                       \
275      __typeof__(*(ptr)) _n_ = (n);                                       \
276      (__typeof__(*(ptr))) __cmpxchg((ptr), (unsigned long)_o_,           \
277                                     (unsigned long)_n_, sizeof(*(ptr))); \
278   })
279
280 #endif /* __KERNEL__ */
281 #endif