patch-2_6_7-vs1_9_1_12
[linux-2.6.git] / include / asm-sparc / pgtsrmmu.h
1 /* $Id: pgtsrmmu.h,v 1.31 2000/07/16 21:48:52 anton Exp $
2  * pgtsrmmu.h:  SRMMU page table defines and code.
3  *
4  * Copyright (C) 1995 David S. Miller (davem@caip.rutgers.edu)
5  */
6
7 #ifndef _SPARC_PGTSRMMU_H
8 #define _SPARC_PGTSRMMU_H
9
10 #include <asm/page.h>
11
12 #ifdef __ASSEMBLY__
13 #include <asm/thread_info.h>    /* TI_UWINMASK for WINDOW_FLUSH */
14 #endif
15
16 /* Number of contexts is implementation-dependent; 64k is the most we support */
17 #define SRMMU_MAX_CONTEXTS      65536
18
19 /* PMD_SHIFT determines the size of the area a second-level page table entry can map */
20 #define SRMMU_REAL_PMD_SHIFT            18
21 #define SRMMU_REAL_PMD_SIZE             (1UL << SRMMU_REAL_PMD_SHIFT)
22 #define SRMMU_REAL_PMD_MASK             (~(SRMMU_REAL_PMD_SIZE-1))
23 #define SRMMU_REAL_PMD_ALIGN(__addr)    (((__addr)+SRMMU_REAL_PMD_SIZE-1)&SRMMU_REAL_PMD_MASK)
24
25 /* PGDIR_SHIFT determines what a third-level page table entry can map */
26 #define SRMMU_PGDIR_SHIFT       24
27 #define SRMMU_PGDIR_SIZE        (1UL << SRMMU_PGDIR_SHIFT)
28 #define SRMMU_PGDIR_MASK        (~(SRMMU_PGDIR_SIZE-1))
29 #define SRMMU_PGDIR_ALIGN(addr) (((addr)+SRMMU_PGDIR_SIZE-1)&SRMMU_PGDIR_MASK)
30
31 #define SRMMU_REAL_PTRS_PER_PTE 64
32 #define SRMMU_REAL_PTRS_PER_PMD 64
33 #define SRMMU_PTRS_PER_PGD      256
34
35 #define SRMMU_REAL_PTE_TABLE_SIZE       (SRMMU_REAL_PTRS_PER_PTE*4)
36 #define SRMMU_PMD_TABLE_SIZE            (SRMMU_REAL_PTRS_PER_PMD*4)
37 #define SRMMU_PGD_TABLE_SIZE            (SRMMU_PTRS_PER_PGD*4)
38
39 /*
40  * To support pagetables in highmem, Linux introduces APIs which
41  * return struct page* and generally manipulate page tables when
42  * they are not mapped into kernel space. Our hardware page tables
43  * are smaller than pages. We lump hardware tabes into big, page sized
44  * software tables.
45  *
46  * PMD_SHIFT determines the size of the area a second-level page table entry
47  * can map, and our pmd_t is 16 times larger than normal.  The values which
48  * were once defined here are now generic for 4c and srmmu, so they're
49  * found in pgtable.h.
50  */
51 #define SRMMU_PTRS_PER_PMD      4
52
53 /* Definition of the values in the ET field of PTD's and PTE's */
54 #define SRMMU_ET_MASK         0x3
55 #define SRMMU_ET_INVALID      0x0
56 #define SRMMU_ET_PTD          0x1
57 #define SRMMU_ET_PTE          0x2
58 #define SRMMU_ET_REPTE        0x3 /* AIEEE, SuperSparc II reverse endian page! */
59
60 /* Physical page extraction from PTP's and PTE's. */
61 #define SRMMU_CTX_PMASK    0xfffffff0
62 #define SRMMU_PTD_PMASK    0xfffffff0
63 #define SRMMU_PTE_PMASK    0xffffff00
64
65 /* The pte non-page bits.  Some notes:
66  * 1) cache, dirty, valid, and ref are frobbable
67  *    for both supervisor and user pages.
68  * 2) exec and write will only give the desired effect
69  *    on user pages
70  * 3) use priv and priv_readonly for changing the
71  *    characteristics of supervisor ptes
72  */
73 #define SRMMU_CACHE        0x80
74 #define SRMMU_DIRTY        0x40
75 #define SRMMU_REF          0x20
76 #define SRMMU_EXEC         0x08
77 #define SRMMU_WRITE        0x04
78 #define SRMMU_VALID        0x02 /* SRMMU_ET_PTE */
79 #define SRMMU_PRIV         0x1c
80 #define SRMMU_PRIV_RDONLY  0x18
81
82 #define SRMMU_FILE         0x40 /* Implemented in software */
83
84 #define SRMMU_PTE_FILE_SHIFT     8      /* == 32-PTE_FILE_MAX_BITS */
85
86 #define SRMMU_CHG_MASK    (0xffffff00 | SRMMU_REF | SRMMU_DIRTY)
87
88 /* SRMMU swap entry encoding
89  *
90  * We use 5 bits for the type and 19 for the offset.  This gives us
91  * 32 swapfiles of 4GB each.  Encoding looks like:
92  *
93  * oooooooooooooooooootttttRRRRRRRR
94  * fedcba9876543210fedcba9876543210
95  *
96  * The bottom 8 bits are reserved for protection and status bits, especially
97  * FILE and PRESENT.
98  */
99 #define SRMMU_SWP_TYPE_MASK     0x1f
100 #define SRMMU_SWP_TYPE_SHIFT    SRMMU_PTE_FILE_SHIFT
101 #define SRMMU_SWP_OFF_MASK      0x7ffff
102 #define SRMMU_SWP_OFF_SHIFT     (SRMMU_PTE_FILE_SHIFT + 5)
103
104 /* Some day I will implement true fine grained access bits for
105  * user pages because the SRMMU gives us the capabilities to
106  * enforce all the protection levels that vma's can have.
107  * XXX But for now...
108  */
109 #define SRMMU_PAGE_NONE    __pgprot(SRMMU_VALID | SRMMU_CACHE | \
110                                     SRMMU_PRIV | SRMMU_REF)
111 #define SRMMU_PAGE_SHARED  __pgprot(SRMMU_VALID | SRMMU_CACHE | \
112                                     SRMMU_EXEC | SRMMU_WRITE | SRMMU_REF)
113 #define SRMMU_PAGE_COPY    __pgprot(SRMMU_VALID | SRMMU_CACHE | \
114                                     SRMMU_EXEC | SRMMU_REF)
115 #define SRMMU_PAGE_RDONLY  __pgprot(SRMMU_VALID | SRMMU_CACHE | \
116                                     SRMMU_EXEC | SRMMU_REF)
117 #define SRMMU_PAGE_KERNEL  __pgprot(SRMMU_VALID | SRMMU_CACHE | SRMMU_PRIV | \
118                                     SRMMU_DIRTY | SRMMU_REF)
119
120 /* SRMMU Register addresses in ASI 0x4.  These are valid for all
121  * current SRMMU implementations that exist.
122  */
123 #define SRMMU_CTRL_REG           0x00000000
124 #define SRMMU_CTXTBL_PTR         0x00000100
125 #define SRMMU_CTX_REG            0x00000200
126 #define SRMMU_FAULT_STATUS       0x00000300
127 #define SRMMU_FAULT_ADDR         0x00000400
128
129 #define WINDOW_FLUSH(tmp1, tmp2)                                        \
130         mov     0, tmp1;                                                \
131 98:     ld      [%g6 + TI_UWINMASK], tmp2;                              \
132         orcc    %g0, tmp2, %g0;                                         \
133         add     tmp1, 1, tmp1;                                          \
134         bne     98b;                                                    \
135          save   %sp, -64, %sp;                                          \
136 99:     subcc   tmp1, 1, tmp1;                                          \
137         bne     99b;                                                    \
138          restore %g0, %g0, %g0;
139
140 #ifndef __ASSEMBLY__
141
142 /* This makes sense. Honest it does - Anton */
143 /* XXX Yes but it's ugly as sin.  FIXME. -KMW */
144 extern void *srmmu_nocache_pool;
145 #define __nocache_pa(VADDR) (((unsigned long)VADDR) - SRMMU_NOCACHE_VADDR + __pa((unsigned long)srmmu_nocache_pool))
146 #define __nocache_va(PADDR) (__va((unsigned long)PADDR) - (unsigned long)srmmu_nocache_pool + SRMMU_NOCACHE_VADDR)
147 #define __nocache_fix(VADDR) __va(__nocache_pa(VADDR))
148
149 /* Accessing the MMU control register. */
150 extern __inline__ unsigned int srmmu_get_mmureg(void)
151 {
152         unsigned int retval;
153         __asm__ __volatile__("lda [%%g0] %1, %0\n\t" :
154                              "=r" (retval) :
155                              "i" (ASI_M_MMUREGS));
156         return retval;
157 }
158
159 extern __inline__ void srmmu_set_mmureg(unsigned long regval)
160 {
161         __asm__ __volatile__("sta %0, [%%g0] %1\n\t" : :
162                              "r" (regval), "i" (ASI_M_MMUREGS) : "memory");
163
164 }
165
166 extern __inline__ void srmmu_set_ctable_ptr(unsigned long paddr)
167 {
168         paddr = ((paddr >> 4) & SRMMU_CTX_PMASK);
169         __asm__ __volatile__("sta %0, [%1] %2\n\t" : :
170                              "r" (paddr), "r" (SRMMU_CTXTBL_PTR),
171                              "i" (ASI_M_MMUREGS) :
172                              "memory");
173 }
174
175 extern __inline__ unsigned long srmmu_get_ctable_ptr(void)
176 {
177         unsigned int retval;
178
179         __asm__ __volatile__("lda [%1] %2, %0\n\t" :
180                              "=r" (retval) :
181                              "r" (SRMMU_CTXTBL_PTR),
182                              "i" (ASI_M_MMUREGS));
183         return (retval & SRMMU_CTX_PMASK) << 4;
184 }
185
186 extern __inline__ void srmmu_set_context(int context)
187 {
188         __asm__ __volatile__("sta %0, [%1] %2\n\t" : :
189                              "r" (context), "r" (SRMMU_CTX_REG),
190                              "i" (ASI_M_MMUREGS) : "memory");
191 }
192
193 extern __inline__ int srmmu_get_context(void)
194 {
195         register int retval;
196         __asm__ __volatile__("lda [%1] %2, %0\n\t" :
197                              "=r" (retval) :
198                              "r" (SRMMU_CTX_REG),
199                              "i" (ASI_M_MMUREGS));
200         return retval;
201 }
202
203 extern __inline__ unsigned int srmmu_get_fstatus(void)
204 {
205         unsigned int retval;
206
207         __asm__ __volatile__("lda [%1] %2, %0\n\t" :
208                              "=r" (retval) :
209                              "r" (SRMMU_FAULT_STATUS), "i" (ASI_M_MMUREGS));
210         return retval;
211 }
212
213 extern __inline__ unsigned int srmmu_get_faddr(void)
214 {
215         unsigned int retval;
216
217         __asm__ __volatile__("lda [%1] %2, %0\n\t" :
218                              "=r" (retval) :
219                              "r" (SRMMU_FAULT_ADDR), "i" (ASI_M_MMUREGS));
220         return retval;
221 }
222
223 /* This is guaranteed on all SRMMU's. */
224 extern __inline__ void srmmu_flush_whole_tlb(void)
225 {
226         __asm__ __volatile__("sta %%g0, [%0] %1\n\t": :
227                              "r" (0x400),        /* Flush entire TLB!! */
228                              "i" (ASI_M_FLUSH_PROBE) : "memory");
229
230 }
231
232 /* These flush types are not available on all chips... */
233 extern __inline__ void srmmu_flush_tlb_ctx(void)
234 {
235         __asm__ __volatile__("sta %%g0, [%0] %1\n\t": :
236                              "r" (0x300),        /* Flush TLB ctx.. */
237                              "i" (ASI_M_FLUSH_PROBE) : "memory");
238
239 }
240
241 extern __inline__ void srmmu_flush_tlb_region(unsigned long addr)
242 {
243         addr &= SRMMU_PGDIR_MASK;
244         __asm__ __volatile__("sta %%g0, [%0] %1\n\t": :
245                              "r" (addr | 0x200), /* Flush TLB region.. */
246                              "i" (ASI_M_FLUSH_PROBE) : "memory");
247
248 }
249
250
251 extern __inline__ void srmmu_flush_tlb_segment(unsigned long addr)
252 {
253         addr &= SRMMU_REAL_PMD_MASK;
254         __asm__ __volatile__("sta %%g0, [%0] %1\n\t": :
255                              "r" (addr | 0x100), /* Flush TLB segment.. */
256                              "i" (ASI_M_FLUSH_PROBE) : "memory");
257
258 }
259
260 extern __inline__ void srmmu_flush_tlb_page(unsigned long page)
261 {
262         page &= PAGE_MASK;
263         __asm__ __volatile__("sta %%g0, [%0] %1\n\t": :
264                              "r" (page),        /* Flush TLB page.. */
265                              "i" (ASI_M_FLUSH_PROBE) : "memory");
266
267 }
268
269 extern __inline__ unsigned long srmmu_hwprobe(unsigned long vaddr)
270 {
271         unsigned long retval;
272
273         vaddr &= PAGE_MASK;
274         __asm__ __volatile__("lda [%1] %2, %0\n\t" :
275                              "=r" (retval) :
276                              "r" (vaddr | 0x400), "i" (ASI_M_FLUSH_PROBE));
277
278         return retval;
279 }
280
281 extern __inline__ int
282 srmmu_get_pte (unsigned long addr)
283 {
284         register unsigned long entry;
285         
286         __asm__ __volatile__("\n\tlda [%1] %2,%0\n\t" :
287                                 "=r" (entry):
288                                 "r" ((addr & 0xfffff000) | 0x400), "i" (ASI_M_FLUSH_PROBE));
289         return entry;
290 }
291
292 extern unsigned long (*srmmu_read_physical)(unsigned long paddr);
293 extern void (*srmmu_write_physical)(unsigned long paddr, unsigned long word);
294
295 #endif /* !(__ASSEMBLY__) */
296
297 #endif /* !(_SPARC_PGTSRMMU_H) */