Merge to Fedora kernel-2.6.17-1.2187_FC5 patched with stable patch-2.6.17.13-vs2...
[linux-2.6.git] / include / asm-x86_64 / ipi.h
1 #ifndef __ASM_IPI_H
2 #define __ASM_IPI_H
3
4 /*
5  * Copyright 2004 James Cleverdon, IBM.
6  * Subject to the GNU Public License, v.2
7  *
8  * Generic APIC InterProcessor Interrupt code.
9  *
10  * Moved to include file by James Cleverdon from
11  * arch/x86-64/kernel/smp.c
12  *
13  * Copyrights from kernel/smp.c:
14  *
15  * (c) 1995 Alan Cox, Building #3 <alan@redhat.com>
16  * (c) 1998-99, 2000 Ingo Molnar <mingo@redhat.com>
17  * (c) 2002,2003 Andi Kleen, SuSE Labs.
18  * Subject to the GNU Public License, v.2
19  */
20
21 #include <asm/fixmap.h>
22 #include <asm/hw_irq.h>
23 #include <asm/apicdef.h>
24 #include <asm/genapic.h>
25
26 /*
27  * the following functions deal with sending IPIs between CPUs.
28  *
29  * We use 'broadcast', CPU->CPU IPIs and self-IPIs too.
30  */
31
32 static inline unsigned int __prepare_ICR (unsigned int shortcut, int vector, unsigned int dest)
33 {
34         unsigned int icr = shortcut | dest;
35
36         switch (vector) {
37         default:
38                 icr |= APIC_DM_FIXED | vector;
39                 break;
40         case NMI_VECTOR:
41                 icr |= APIC_DM_NMI;
42                 break;
43         }
44         return icr;
45 }
46
47 static inline int __prepare_ICR2 (unsigned int mask)
48 {
49         return SET_APIC_DEST_FIELD(mask);
50 }
51
52 #ifndef CONFIG_XEN_UNPRIVILEGED_GUEST
53 static inline void __send_IPI_shortcut(unsigned int shortcut, int vector, unsigned int dest)
54 {
55         /*
56          * Subtle. In the case of the 'never do double writes' workaround
57          * we have to lock out interrupts to be safe.  As we don't care
58          * of the value read we use an atomic rmw access to avoid costly
59          * cli/sti.  Otherwise we use an even cheaper single atomic write
60          * to the APIC.
61          */
62         unsigned int cfg;
63
64         /*
65          * Wait for idle.
66          */
67         apic_wait_icr_idle();
68
69         /*
70          * No need to touch the target chip field
71          */
72         cfg = __prepare_ICR(shortcut, vector, dest);
73
74         /*
75          * Send the IPI. The write to APIC_ICR fires this off.
76          */
77         apic_write(APIC_ICR, cfg);
78 }
79
80
81 static inline void send_IPI_mask_sequence(cpumask_t mask, int vector)
82 {
83         unsigned long cfg, flags;
84         unsigned long query_cpu;
85
86         /*
87          * Hack. The clustered APIC addressing mode doesn't allow us to send
88          * to an arbitrary mask, so I do a unicast to each CPU instead.
89          * - mbligh
90          */
91         local_irq_save(flags);
92
93         for_each_cpu_mask(query_cpu, mask) {
94                 /*
95                  * Wait for idle.
96                  */
97                 apic_wait_icr_idle();
98
99                 /*
100                  * prepare target chip field
101                  */
102                 cfg = __prepare_ICR2(x86_cpu_to_apicid[query_cpu]);
103                 apic_write(APIC_ICR2, cfg);
104
105                 /*
106                  * program the ICR
107                  */
108                 cfg = __prepare_ICR(0, vector, APIC_DEST_PHYSICAL);
109
110                 /*
111                  * Send the IPI. The write to APIC_ICR fires this off.
112                  */
113                 apic_write(APIC_ICR, cfg);
114         }
115         local_irq_restore(flags);
116 }
117 #endif /* CONFIG_XEN_UNPRIVILEGED_GUEST */
118
119 #endif /* __ASM_IPI_H */